Устройство для умножения числа на ряд констант

 

УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ ЧИСЛА НА РЯД КОНСТАНТ, содержащее сумматоры, отличающееся тем, что, с целью повышения быстродействия , устройство содержит 1 блоков формирования кратных (К - число разрядов числа, каждый.разряд числа двоично кодирован), входы каждого из которых соединены с входами соответствующих разрядов числа устройства , выходы одинаковых кратных блоков формирования кратных соединены в соответствии со значениями своих весов со входами разрядов соответствующего сумматора, выходы каждого сумматора являются вькодами произведения числа на соответствующую константу устройства.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19((11) SU (sl)4 G 06 F 7/52

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬП ИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ, К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Ъ (21) 3543235/24-24 (22) 13. 12. 82 (46) 30.07.85. Бюл. Р 28 (72) В.И.Кочергин, С.В.Кульбицкий и А.М.Кривенцов (53) 681.325(088.8) (56) Авторское свидетельство СССР

Н 826341,. кл. G 06 F 7/49, 1979.

Ричардс P.Ê. Арифметические операции на ЦВМ. М.: ИИЛ, 1957, с. 275, рис. 9-3. (54)(57) УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ

ЧИСЛА НА РЯД КОНСТАНТ, содержащее сумматоры, о т л и ч а ерее с я . тем, что, с целью повьппения быстродействия, устройство содержит K бло" ков формирования кратных (K - число разрядов числа, каждый. разряд числа двоично кодирован), входы каждого из которых соединены с входами соответствующих разрядов числа устройства, выходы одинаковых кратных блоков формирования кратных соединены в соответствии со значениями своих весов со входами разрядов соответствующего сумматора, выходы каждого сумматора являются выходами произведения числа на соответствующую константу устройства.

Составитель В.Березкин

Редактор М.Келемеш Техред О.Ващишина Корректор Л.Бескид

Тираж 710 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 4705/46

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

1 11704

Изобретение относится к цифровой вычислительной технике и предназначается в основном для применения в блоках умножения для систем счисления с основаниями больше двух, где используется метод кратных множимого.

Целью изобретения является повышение быстродействия.

На чертеже представлена структурная схема устройства для умножения числа на ряд констант.

Устройство содержит блоки 1.1, 1.2, ..., 1.К формирования кратных и сумматоры 2.1, 2.2, ... 2.(M — 2), где К вЂ” количество разрядов числа, M — - основание системы счисления.

Входы блоков 1.1, 1.2, ... 1.К подключены к входам 3 ° 1, 3.2, ..., 3.К соответствующих разрядов А, А,,..., 1

A„ числа А. На выходах 4.1, 4.2,..., 4.(M — 2) кратных каждого блока 1.i (i 1, .. °, К) формируются результаты умножения значения разряда А на

2, 3, ..., М вЂ” 1 в виде числа в соответствующей системе счисления, состоящего из младшего и старшего разрядов. Значения одинаковой кратности поступают с выходов 4.j одинаковых кратных блоков 1-.1, 1.2, 1.К, где j = 1, ..., М вЂ” 2, на входы .соответствующего сумматора 2.j где суммируются в соответствии со значениями своих весов. Выходы сумматоров

2.1, 2.2, ..., 2.(М вЂ” 2) соединены соответственно с выходами 5.1, 5.2, 5.(М вЂ” 2) произведения числа А на соответствующие константы 2, 3, М - 1 устройства.

Устройство для умножения числа на ряд констант Устройство для умножения числа на ряд констант 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх