Четырехзначный сумматор

 

ЧЕТЫРЕХЗНАЧНЫЙ СУММАТОР, содержащий пороговый детектор, два токовых отражателя с инжекционным питанием и три группы входов, две из которых состоят из прямых входов слагаемых и переноса сумматора,вход порогового детектора подключен к первой группе входов, а выход - к входу первого токового отражателя, первый выход которого подключен к выходу переноса сумматора, выход второго токового отражателя подключен к выходу суммы сумматора, о тличающийся тем, что, с целью повышения достоверности функционирования четырехзначного сумматора, пороговый детектор и токовые отражатели выполнены на составных транзисторах и введены два токовых отражателя на составных транзисторах с инжекдионным питанием, при этом вход третьего токового отражателя подключен к второй группе входов, выход - к второму, третьему и четвертому выходам второго токового отражателя , выход которого подключен к входу второго токового отражателя, выход которого подкачен к выходу четвертого токового отражателя, вход которого подключен к третьей группе входов, состоящей из инверсных входов слагаемых и переноса.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (19) (11) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3743429/24-21 (22) 21.05.84 (46) 23.11.85. Бюл. У 43 (71) Ленинградский институт инженеров железнодорожного транспорта им.акад.В.Н.Образцова (72) А.Е.Бобров (53) 621.375(088.8) (56) Авторское свидетельство СССР

У 974587, кл. H 03 К 19/091, 1981.

Авторское свидетельство СССР

В 1026313, кл. H 03 К 19/091, 1982. (54)(57) ЧЕТЫРЕХЗНАЧНЫЙ СУММАТОР, содержащий пороговый детектор, два токовых отражателя с инжекционным питанием и три группы входов, двЕ из которых состоят из прямых входов слагаемых и переноса сумматора, вход порогового детектора подключен к первой группе входов, а выход — к входу первого токового отражателя, первый выход которого подключен к выходу переноса сумматора, выход второго токового отражателя подключен к выходу суммы сумматора, о тл и ч а ю шийся тем, что, с целью повышения достоверности функционирования четырехзначного сумматора, пороговый детектор и токовые отражатели выполнены на составных транзисторах и введены два токовых отражателя на составных транзисторах с инжекционным питанием, при этом вход третьего токового отражателя подключен к второй группе входов, вьгход — к второму, третьему и четвертому выходам второго токового отражателя, выход которого подключен к входу второго токового отражателя, выход которого подключен к выходу четвертого токового отражателя, вход которого подключен к третьей группе входов, состоящей из инверсных входов слагаемых и переноса. Опорная последовательность

01234567

01234444

01233333

11110000

Вход 1

Вход 2

Вход 3

Вход 4

Три выхода 4

00003333

Выход 2

Вход 5

Выход 5

Выход 3

Выход 7

Выход 8

32 1 00000

32103333

01 230000

000001 23

00001 1 1 1

01 2301 23

Составитель А.Янов

Техред Л.Мартяшова Корректор И.Эрдейи

Редактор И.Николайчук

Заказ 7324/58 Тираж 871

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Филиал ППП "Патент", r.Ужгород, ул.Проектная, 4

1 . 1193

Изобретение относится, к импульсной технике и может быть использовано в устройствах обработки цифровой информации как элемент, выполненный в виде узла интегральной схемы на основе И Л-технологии.

I

Цель изобретения — повышение достоверности функционирования четырехэначного сумматора путем снижения требований к точности характеристик, 10 входящих в него элементов.

На чертеже приведена принципиальная схема четырехзначного сумматора.

Четырехзначный сумматор содержит пороговый детектор 1 и токовые отра- }э жатели 2-5 на составных транзисторах с инжекционным питанием, вход порогового детектора 1 с весом инжектора "4" подключен к первой группе входов 6, состоящей из прямых входов 2О слагаемых и переноса сумматора, а выход — к входу первого токового отражателя 4 с весом инжектора "1", первый выход которого подключен к выходу 7 переноса сумматора, а второй,$ третий и четвертый выходы - к входу второго токового отражателя 5 с весом инжектора "3", выход которого подключен к выходу 8 суммы сумматора и выходу четвертого токового отража- 3О теля 3 с весом инжектора "3", вход .которого подключен к третьей группе входов 9, состоящей из .инверсных входов слагаемых и переноса сумматора, вторая группа входов 10, состояЭЮ щая из прямых входов слагаемых и переноса сумматора, соединена со входом третьего. токового отражателя 2, выход которого подключен к входу ,второго токового отражателя 5 °

Устройство работает следующим образом.

Считается, что все 32 разных набора значений прямых слагаемых и переноса представляются упорядоченной по сумме весов токов последовательностью 0 1 2 3 4 5 6 7, которая при797 2 нимается эа опорную. Относительно этой последовательности необходимо получить последовательность переноса 0 0 0 0 1 1 1 1 на выходе 7 и последовательность 0 1 2 3 0 1 2 3 на выходе 8..

В таблице даны последовательности значений токов, упорядоченных относительно опорной последовательности для основных точек сумматора.

Точки сумматора Последовательности значений токов

Последовательности значений токов на выходах 7 и 8 соответственно переноса и суммы совпадают с требуемыми, т.е. предложенное устройство реализует функцию четырехзначного сумматора.

Четырехзначный сумматор Четырехзначный сумматор 

 

Похожие патенты:

Изобретение относится к логическим элементам с инжекторным питанием

Изобретение относится к импульсной технике и может использоваться как устройство согласоЕ лия с инжекционными логическими элеме гтеми

Изобретение относится к импульсной технике, в частности к интегральным схемам на элементах с инжекционным питанием (ИЛ), и может быть использовано при создании БИС в качестве элемента согласования схем ТТЛ и КМДП логики с

Изобретение относится к импульс;н6й технике, в частности к интеграль ным схемам на элементах шщсекционной Шоттки логики (НИШ)

Изобретение относится к импульсной технике, предназначено для построения систем сброса и обработки информации в БИС на основе инжекционной логики

Изобретение относится к импульсной технике, а именно к интегральнымсхемам с инжекционным питанием

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть использовано при создании БИС в качестве согласующего устройства
Наверх