Устройство для начальной установки динамической памяти

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано в запоминающих устройствах. Целью изобретения является повышение быстродействия устройства . Устройство содержит первый и второй мультиплексоры, блок местного управления, блок управления, счетчик адреса строки, счетчик адреса столбца, делитель частоты, счетчик циклов, генератор регенерации. Устройство позволяет сократить время начальной установки динамической памяти за счет управления записью в память в этом режиме тактовыми сигналами непосредственно с выхода генератора регенерации. Наличие в устройстве счетчика циклов позволяет осуществить многократное прописывание памяти начальной информацией, 1 ил. (Л

СОЮЗ COBETCHHX

СОЦИАЛИСТИЧЕСКИХ

РЕСпжЬЛИН

С51) 4 011 С 11/34

)

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬ1ТИЙ (21) 3536937/24-24 (22) 11,01.83 (46) 28.02.86. Бюл. У 8 (71) Киевский ордена Трудового Красного Знамени завод электронных вычислительных и управлякщих машин (72) Н.Н.Журавский, А.Г.Забуранный, В.Н.Загребной, В.Я.Мусиенко и А.М.Селигей (53) 68Г.326.7(088.8) (56) Авторское свидетельство СССР

Ф 760194, кл. С 11 С 29/00, 1980.

Патент США Ф 4006468, кл. 340-173, 1977. (54) УСТРОЙСТВО ДЛЯ НАЧАЛЬНОЙ УСТАНОВКИ ДИНАМИЧЕСКОЙ ПАМЯТИ (57) Изобретение относится к автоматике и вычислительной технике и мо„.SU„„1215134 A жет быть использовано в запоминающих устройствах. Целью изобретения является повышение быстродействия устройства. Устройство содержит первый и второй мультиплексоры, блок местного управления, блок управления, счетчик адреса строки, счетчик адреса столбца, делитель частоты, счетчик циклов, генератор регенерации.

Устройство позволяет сократить время начальной установки динамической памяти за счет управления записью в память в этом режиме тактовыми сигналами непосредственно с выхода генератора регенерации. Наличие в устройст- д

Щ ве счетчика циклов позволяет осуществить многократное прописывание памяти начальной информацией. 1 ил.

12151

Изобретение относится к автоматике и вычислительной технике и может быть использовано в запоминающих устройствах.

Цель изобретения.- повышение быст- 5

0 родействия устройства, а также расширение его функциональных возможностей.

На чертеже представлена схема устройства для начальной установки

t0 динамической памяти.

Устройство содержит первый мультиплексор 1, адресные входы 2, адресные выходы 3 первой группы, блок ,4 местного управления, триггер 5, блок 6 управления, второй мультиплексор 7, счетчик 8 адреса строки, счетчик 9 адреса столбца, адресные выходы 10 второй группы, генератор

11 регенерации, вход 12 начальной установки, управляющий вход 13, управляющие выходы 14, делитель 15 час-, тоты, счетчик !6 циклов.

Устройство для начальной установки динамической памяти работает следующим образом.

При включении питания на входе

12 начальной установки устройства формируется сигнал сброса, который устанавливает все узлы устройства в исходное состояние. Триггер 5 после установки в исходное нулевое состояние разрешает работу устройства в режиме начальной установки памяти. 35

После снятия сигнала сброса начинает работу генератор ll регенерации, который выдает импульсы на счетный вход делителя 15 частоты, предназначенного для деления часто- 40 ты генератора Il регенерации с целью получения необходимой частоты регенерации. Кроме того разряды делителя 15 частоты используются в качестве старших разрядов адреса, форми- 45 рующих код адреса группы (линейки) .микросхем памяти в накопителе. Код адреса поступает через первый мультиплексор l управляемый сигналом с единичного выхода триггера 5, на 50 адресные выходы первой группы Э устройства. Импульс с выхода генерато ра регенерации 11 поступает на вход блока местного управления 4, который на первом выходе 14 вырабатывает не- 55 обходимую последовательность сигна". лов, управляющих записью информации в накойитель запбминающего устройст34 2 ва, а на втором выходе 14 — сигналы, управляющие формированием указанной информации, например, в узле контроля. На адресных выходах 3 первой группы устройства и на адресных выходах 10 второй группы устройства формируется код адреса ячейки памяти. При этом на адресных выходах 10 второй группы устройства сначала вырабатывается код адреса строки, затем код адреса столбца микросхем памяти, поступающий через мультиплексор 7 соответственно с информационных выходов счетчика 8 адреса строки и с информационных выходов счетчика 9 адреса столбца. Переключение мультиплексора 7 осуществляется с помощью управляющих сигналов, последовательно формируемых узлом 6 управления под воздействием сигналов, поступающих с первого выхода блока 4 местного управления и с единичного выхода триггера 5. После формирования очередного импульса на выходе генератора 11 регенерации устройство

I с помощью делителя 1 5 частоты, счетчика 8 адреса строки, счетчика 9 адреса столбца, первого мультиплексора l, второго мультиплексора 7 формирует спедующнй код адреса ячейки памяти, а с помощью блока 4 местного управления снова вырабатывает необходимые управляющие сигналы.

Таким образом, устройство позволяет производить запись информации во все ячейки памяти запоминающего уст" ройства. При этом в режиме начальной установки памяти сигналы, необходимые для регенерации информации, устройством не вырабатываются, так как оно обеспечивает частоту обращения к строкам микросхем памяти, равную периоду регенерации. Для нормального функционирования некоторых микросхем памяти. необходимо после включения питания произвести многократную запись информации в ячейки памяти. В предлбженном устройстве это организуется с помощью счетчика 16 циклов, который задает необходимое количество циклов пройисывания. После заполне" ния счетчика 16 циклов триггер 5 устанавливается в единичное состояние, запрещая работу устройства в режиме начальной установки. Устройство пере-. водится в рабочий режим. В рабочем режиме на управляющий вход 13 устройства поступает сигнал обращения н

1215134 этом на адресных выходах 10 второй группы устройства формируется код адреса регенерируемой строки. После выполнения запоминающим устройством

5 регенерации в счетчик 8 адреса строки прибавляется единица. код подлежащей выттолнению операции.

На адресных входах 2 устройства устанавливается адрес обращения ° Блок 4 местного управления под воздействием сигнала обращения и кода подлежащей выполнению операции, поступающих по управляющему входу 13, а также с помощью сигналов с единичного и нуле вого выходов триггера 5 вырабатывает на первом, втором и третьем выходах следующие сигналы: на первом выходе— сигналы управления узлом 6 управления, на втором выходе - последовательность сигналов, управляющих записью или считыванием информации из накопителя запоминающего устройства, на третьем выходе — сигналы, посредством которых в запоминающем устройстве формируется код числа на запись в накопитель или фиксируется код числа, считанного из накопителя, в зависимости от выполняемой операции.

В рабочем режиме на адресных выходах

3 первой группы устройства формируется код адреса линейки микросхем памяти в накопителе, а на адресных выхо" дах 10 второй группы устройства последовательно устанавливается код адреса строки и столбца микросхем памяти. При этом этот первый 1 и второй 30

7 мультиплексоры под воздействттем управляющих снгиалов, поступающих соответственно с.единичного выхода триггера 5 и выхода узла управления 6, переключаются на прием кода 35 с адресных входов 2 устройства. После выполнения требуемой операции блок 4 местного управления формирует на третьем выходе 14 сигнал ответа. 40

Управление регенерацией, осуществляемое устройством, основано на разбиении всего периода регенерации на количество циклов регенерации, равное количеству строк. В течение 45 каждого из циклов осуществляется регенерация одной строки. Сигнал за" проса иа регенерацию, снимаемый с делителя 15 частоты, поступает на блок 4 местного управления, который 50 на первом выходе вырабатывает сигналы управления узлом 6 управления, а на первом выходе 14 формирует сигналы управления регенерацией в накопителе запоминающего устройства. Второй мультиплексор 7 переключается на третий вход с информационных выходов счетчика 8 адреса строки. При

Формула изобретения

Устройство для начальной установки динамической памяти, содержащее первый мультиплексор, входы первой группы которого являются входами устройства, выходы являются адресными выходами первой группы устройства, а вход выборки подключен к первому входу блока местного управления, прямому выходу триггера и к первому входу блока управления, второй вход которого соединен с первым выходом блока местного управления, а выходы подключены к входам выборки второго мультиплексора, входы первой и второй групп которого являются адресными входами устройства, входы третьей и четвертой групп подключены соответственно к информационным выходам счетчика адреса строки и счетчика адреса столбца, а выходы являются адресными выходами второй группы устройства, второй и третий входы блока местного управления соединены соответственно с первым выходом генератора регенерации и с инверсным выходом триггера, четвертый вход соединен с К -входом триггера, входа» ми генератора регенерации, счетчика адреса строки и счетчика адреса столбца и является входом начальной установки устройства, пятый вход блока местного управления является управляющим входом, а второй, третий и четвертый выходы — управляющими выходами устройства, выход переполнения счетчика адреса строки подключен к счетному входу счетчика адреса столбца, о т л и ч а ю щ е е с я тем, что, с целью повьапения быстродействия, в него введены делитель частоты и счетчик циклов, причем установочные входы делителя частоты и счетчика циклов соединены с входом начальной установки устройства, один выход делителя частоты подключен к шестому входу блока местного управления, а другие выходы соединены с входами второй группы первого мультиплексора, счетный вход делите1215134

Составитель О, Исаев

Техред С.Мигунова Корректор О. Луговая

Редактор М. Дылын

Заказ 908/57 Тираж 544 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патант", г. Ужгород, ул. Проектная, 4 ля частоты подключен к второму выходу генератора регенерации, а выход переполнения соединен со счетным входом счетчика адреса строки, счетный вход счетчика циклов подключен к выходу переполнения счетчика адреса столбца, а выход переполнения соединен с S --входом триггера.

Устройство для начальной установки динамической памяти Устройство для начальной установки динамической памяти Устройство для начальной установки динамической памяти Устройство для начальной установки динамической памяти 

 

Похожие патенты:

Изобретение относится к электронной технике и может быть использовано при создании интегральных микросхем запоминающего устройства (ЗУ) с энергонезависимым хранением информации

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к запоминающему устройству и к ведущему устройству, использующему это запоминающее устройство

Изобретение относится к вычислительной технике и автоматике и может быть использовано в запоминающих устройствах, выполненных на блоках памяти большой разрядности

Изобретение относится к микроэлектронике, а именно к запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано в приборах, работающих от автономного источника питания и предполагающих его замену без нарушения предварительно введенной в прибор информации

Изобретение относится к области вычислительной техники, может использоваться для построения запоминающих устройств, имеющих резервньй источник питания, и обеспечивает увеличение времени хранения информации при отключении питания

Изобретение относится к вычислительной технике и может быть использовано при создании мaлoмoro ;Ь x оперативггых запоминающих устройств, в частности вентильных запоминающих устройствJ время выборки и потребляемая мощность которых может варьироваться в широких пределах за счет изменения напряж - шя низковольтного источника питания

Изобретение относится к вычислительной технике и может быть использовано в репрограммируемых запоминающих устройствах

Изобретение относится к цифровой вычислительной технике, к средствам визуального отображения графической информации и может быть использовано для построения быстродействующих систем памяти для растровых графических систем отображения информации в реальном времени
Наверх