Контролируемый сумматор

 

Изобретение относится к области вычислительной техники и может быть использовано в устройствах обработки цифровой информации повышенной надежности. Цель изобретения сокращение объема оборудования. Поставленная задача достигается тем, что, с помощью блока свертки по модулю два складываются значения контрольных разрядов двух операндов и значения результата суммирования с контрольными .кодами, снимаемыми с выхода узлов формирования контрольного кода по модулю два, входяпцпс в состав блоков сложения. В узлах формирования контрольного кода по модулю два из значений первого и второго операндов и входного переноса на основании таблихцл истинности формируется сигнал, равный сумме по модулю два значений операндов входного и ВЫХОДНОГО переноса. Таким образом происходит форнированйе двумя независимыми путями значений сигналов свертки по модулю два нескольких чисел и сравнение их на блоке свертки цо модулю два. 3 ил. (П с to со х о СР

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ОПИСАНИЕ ИЗОБРЕТ

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21)- 3545848/24-24 (22) 28.01 .83 (46) 15.06.86. Бюл. И - 22 (71) Киевский ордена Ленина политехнический инсгитут им. 50-летия Великой Октябрьской социалистической революции (72) М.Г.Лукашевич, В.А.Остафин и А.М.Романкевич (53) 681.3 (088.8) (56) Авторское свидетельство СССР

:Ф 703817, кл, С 06 F 11/00, 1978.

Селлерс Ф. Методы обнаружения ошибок в работе ЭЦВМ,-Y.. Мир, 1972, с. 125, фиг. 7 6. (54) КОНТРОЛИРУЕКЙ СУММАТОР (57) Изобретение относится к области вычислительной техники и может быть использовано в устройствах обработки цифровой информации повышенной надежности. Цель изобретения—

ÄÄSUÄÄ 1238073 сокращение объема оборудования.

Поставленная задача достигается тем, что, с помощью блока свертки по модулю два складываются значения контрольных разрядов двух операндов и значения результата суммирования с контрольными, кодами, снимаемыми с выхода узлов формирования контрольного кода по модулю два, входящйх в состав блоков сложения. В узлах формирования контрольного кода по модулю два из значений первого и второго операндов и входного пере-. носа на основании таблицы истинности формируется сигнал, равный сумме по модулю два значений операндов входного и выходного переноса. Таким образом происходит формирование двумя независимыми путями значений сигналов свертки по модулю два нескольких чисел и сравнение их на блоке свертки цо модулю два. 3 ил.

1238073

7 фиу.2 жит узел формирования контрольного кода по модулю два, причем в каждом блоке сложения группы информационные входы узла формирования контрольного кода по модулю два объединены с входами первого и второго операндов и.входом переноса m-разрядного сумматора, выходы узлов формирования контрольного кода по модулюдва всех блоков сложения группы соединены с соответствующими входами блока свертки по модулю два, выход

5 переноса ш-разрядного сумматора последнего блока сложения группы соединен с соответствующим входом блока свертки по модулю два.

Составитель В.Гречнев

T ехред М. Ходанич

Корректор Л.1!атаи

Редактор M.Òoâòèí

Заказ 3292/49 Тйраж 671 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, г.Ужгород, ул. 1!роекгная,4

Контролируемый сумматор Контролируемый сумматор Контролируемый сумматор Контролируемый сумматор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении интегральных схем обработки цифровой информации при многоуроневом представлении информации

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при разработке надежных суммирующих узлов обработки цифровой информации

Изобретение относится к области вычислительной техники, а точнее к устройствам для сложении нескольких чисел, представленных как в двоичной , так и в двоично-десятичной системе счисления, и может использоваться в устройствах обработки информации

Изобретение относится к области вычислительной техники и может быть использовано в цифровых системах управления

Изобретение относится к вычислительной технике и предназначено для построения быстродействующих устройств обработки цифровой информации

Изобретение относится к вычислительной технике

Изобретение относится к области вычислительной техники и может быть использовано для построения многооперандных быстродействуюпщх арифметических устройств, в частности , при построении многовходовых сумматоров для реализации схем умножения и т.п

Изобретение относится к вычислительной технике и может быть использовано при построении многоразрядных сумматоров на МДП-транзисторах в качестве схемы ускоренного переноса

Изобретение относится к вычислительной технике и позволяет повысить быстродействие устройства, а также осуществить на одном устройстве сложение чисел в обратном и дополнительном кодах

Изобретение относится к области вычислительной техники, в частности к цифровым параллельным сдвигателям, используемым в процессорах малых и средних ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в устройствах контроля дискретной информации

Изобретение относится к цифровым командно-программным временным устройствам, осуществляющим управление автономными объектами, и является усовершенствованием известного устройства для управления объектом по а.с

Изобретение относится к цифровой вычислительной технике и может быть Т спользовано в цифровых электронных вычислительных машинахс представлением чисел в двоичном дополнительном коде
Наверх