Устройство для контроля распределителя импульсов

 

Изобретение относится к области Цифровой вычислительной техники и может быть использовано в ЭВМ и цифровых системах с повьшенной достоверностью функционирования, В устройство , содержащее триггер, четыре элемента И и элемент ИЛИ, введены п+1 триггеров, где п - количество выходов контролируемого распределителя, п+2 элементов И и п-2 коммутаторов, что прив одит к повышению достоверности контроля. 2 ил. со оо QO

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19) (П) (51) 4 G 06 Г 1 1/10

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

8(ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ -":ггрр- „

ОПИСАНИЕ ИЗОБРЕТЕНИЯ „"„," : ., /(И А BTOPCKOMY СВИДЕТЕЛЬСТВУ (21) 3787597/24-24 (22) 04.09.84 (46) 15.06.86. Бюл. ¹ 22 (72) Г.Н, Тимонькин, В.С.,Харченко, С.Н. Ткаченко и M.Ï. Ткачев (53) 681.3(088.8) (56) Авторское свидетельство СССР № 529488, кл. G 06 Р 11/00, 1975.

Авторское свидетельство СССР № 1045373, кл. G 06 F 11/10, 1982. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДЕЛИТЕЛЯ ИМПУЛЬСОВ (57) Изобретение относится к области цифровой вычислительной техники и может быть использовано в ЗВИ и цифровых системах с повьппенной достоверностью функционирования.. В устройство, содержащее триггер, четыре элемента И и элемент ИЛИ, введены n+1 триггеров, где n — количество выходов контролируемого распределителя, n+2 элементов И и и-2 коммутаторов, что приводит к повьппению достоверности контроля. 2 ил.

3 12

Изобретение относится к цифровой вычислительной технике и может быть использовано в ЭВИ и цифровых системах с повышенной достоверностью функционирования.

На фиг. 1 представлена функциональная схема устройства; на фиг. 2— временные диаграммы его работы.

Устройство для контроля распределителя импульсов (фиг. 1) содержит первый 1.1-1.п триггеры, (и+1}-ый. триггер 2, первый 3. 1-3.(п-2)-й ком- мутаторы, первый 4 и (n+2)-й 5 элементы И, второй 6. 1-6.(п+1)-й элементы И, элемент ИЛИ 7, первый 8,1-8.п выходы контролируемого распределителя импульсов — входы устройства, выход 9 сигнала.

Триггеры 1.1-1.п предназначены дпя запоминания факта поступления импульсов на первый 8.1-8.п входы устройства соответственно..Они переключаются в единичное состояние при поступлении заднего фронта импульса на объединенные 3 и С входы. Триггер 2 предназначен для запоминания факта поступления импульса .напервый 8. Iили

8.п-й входы, устройства. После поступления импульса на вход 8.1 триггера 2 устанавливается в "1", а после поступления импульса на вход 8.2"0". Коммутаторы 3. I — 3. (п-2) служат для формирования сигналов сброса триггеров 1.2 — 1. (и-1) соответственно. Элементы И 4 и 5 служат для формирования сигналов сброса триггеров 1.1 и I.n соответственно. Элементы И 6.1 †. 6.п служат для формирования сигнала ошибки при нарушении последовательности поступления импульсов на входы 8. — B.n устройства. Элемент ИЛИ 7 предназначен для формирования сигнала ошибки на выходе 9 устройства, сигнализирующего об искажении контролируемых последовательностей, Устройство работает следующим образом.

Перед началом работы триггеры 1 ° 2I.п и триггер 2 устанавливается в единичное состояние, а триггер 1.1 в нулевое состояние. Цепи установки триггеров !.1 " I.п и 2 в исходное состояние условно не.показаны.

Рассмотрим работу устройства, когда входные последовательности импуль сов формируются без искажений.

38079 2

Первым поступит импульс на вход

8.! устройства. Он пройдет через коммутатор 3,1 на вход сброса триггера

1,2 и установит его в "0". По заднему фронту этого импульса триггер 1 ° 1 установится в "1" ° Следующим посту- пит импульс на вход 8.2 устройства.

Он установит в "О" триггер 1.3 и в

"1" триггер 1.2 и так далее. Импульс, 10 поступивший на вход 8. (n-1), установит в "0" триггер I.п и в "1" триггер 1. (n-1), Импульс, поступивший на вход 8.п, установит в "0" триггер

2, который снимет единичный сигнал

15 с первых управпяющих входов коммутаторов 3.1 — 3. (п-2) и подаст единичный сигнал на вторые управляющие входы коммутаторов 3.1 — 3. (n-2). Одно-< временно этот импульс сбросит в 0

20 триггер 1. (и-1) и установит в единицу триггер 1 (фиг. 2). Следующим поступит импульс на вход 8. (п-1). устройства. Он сбросит в "0" триггер

8. (n-2) и установит в "I" триггер

25 8. (n-i) и т.д. Импульс, поступивший на вход 8.1, переключит. триггер

2 в единичное состояние, сбросит триг"

rep 1.2 и своим задним фронтом переключит триггер 1.1 в "1", В дальнейшем устройство будет функционировать аналогично описанному.

При наличии искажений в контролируемых последовательностях устройство работает следующим образом.

Пусть при нулевом состоянии триггера 2 на вход 8.2 устройства не поступит импульс после импульса на входе 8.3. Это приведет к тому (фиг. 2), что триггер 1.1 останется в единичном состоянии, а триггер 1,2 — в нулевом.

Тогда очередной импульс, поступивший на вход 8.1 устройства, пройдет через открытый элемент И 6.1 и элемент

ИЛИ 7 на выход 9 устройства, сигнализируя об искажении контролируемых последовательностей. Одновременно этот импульс установит триггер 2 в единичное состояние. В дальнейшем устройство будет работать аналогично описан50 ному (при отсутствии искажений входных последовательностей).

Пусть при единичном состоянии триггера 2 на вход 8.3 устройства не поступит импульс после импульса

55 на входе 8.2 (фиг. 2). Это приведет к тому, что триггер 1,4 останется в единичном состоянии, а триггер 1.3— в нулевом. Тогда очередной импульс, 38079 4 контроля и расширить класс контролируемых распределителей импульсов.

Формула изобретения ройства. з l2 поступивший на вход 8.4 устройства, пройдет через открытый элемент И б.4 и элемент ИЛИ 7 на выход 9 устройства, сигнализируя об искажении контролируемых последовательностей. В 5 дальнейшем устройство буде. функционировать аналогично описанному.

Рассмотрим работу устройства, когда на вход 8.1 устройства не поступит очередной импульс (фиг. 2). В 10 этом случае триггер 1.4 останется в единичном, а триггер 2 — в нулевом состоянии. Тогда очередные импульсы, поступившие последовательно на входы

8.2 — Я.п устройства, пройдут через элементы И 6.2-6п и элемент ИЛИ 7 на выход 9 устройства, сигнализируя . об искажении контролируемых последовательностей, При этом, состояния триггеров 1.1 — 1.п и 2 изменяться gp не будут.

Только при поступлении импульса на вход 8.п установится в "0" триггер 1. (n-I) (на фиг. 2 это вход

8.4 и триггер 1.3 соответственно, так25 как п=4). Следующий импульс, поступивший на вход 8. (n-1) устройства, сбросит триггер 1. (n-2) и своим задним фронтом установит триггер 1. (и-i) в единичное состояние. В дальнейшем, при отсутствии искажений входных последовательностей, устройство будет работать аналогично описанному (режим нормального функционирования).

Достоверность контроля, обеспечиваемая устроиством-прототипом, оце35 нивается вероятностью обнаружения ошибки и не превышает 0,5, так как в зависимости от момента (такта) воз- никновения ошибки она обнаруживается

40 только на одном из двух выходов кОнтролируемого распределителя. Предлагаемое устройство обеспечивает практически полный контроль искажений выходных последовательностей, формируе45 мых распределителем независимо от момента (такта) их возникновения, а значит обеспечивает выигрыш в досговерности контроля более чем в 2.

Предлагаемое устройство имеет значительно более широкую область

50 прнмейения, так как обеспечивает контроль и-выходных распределителей импульсов (n 2).

Использование изобретения позволяет существенно повысить достоверность

Устройство для контроля распределителя импульсов, содержащее первый триггер, первый, второй, третий и четвертый элементы И и элемент ИЛИ, причем выход первого элемента И соединен с входом установки в "О" первого триггера, выходы второго и третьего элементов И соединены соответственно с первым и вторым вхОдами элемента ИЛИ, выход которого является выходом ошибки устройства, о т л и— ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в устройство введены n+1 триггеров, где п — количество выходов контролируемого распределителя, и+2 элементов И и и-2 коммутаторов, причем каждый 1-й выход,. где Ь1,п, контролируемого распределителя соединен с первым входом (8+1)-ro элемента И, с входами ) и С Х-го триггера, с нервам информационным входом р-го коммутаторв, где Р =тэ 1, (и-2), выход каждого р-го коммутатора соединен с входом установки в "0" 6-го триггера, выход f-ro триггера соединен с вторым входом f-го элемента И выход

-o элемента И, где э=4, (n-1), ооедиH1 H o (i-1) -м входом элемента ИЛИ, первый и п é выходы контролируемого распределителя соединены соответственно с входом установки в "1" и входом установки в 0 (п+1)-ro триггера, единичный и нулевой выходы которого соединены соответственно с первым и вторым управляющими входами всех коммутаторов, второй и (п-1)-й выходы контролируемого распределителя соединены с первыми входами соответственно первого и (и+2)-го элементов И, нулевой и единичный выходы (n+l)-ro триггера соединены соответственно с вторыми входами первого и (n+2)-го элемента И, выход (n+2)-ro элемента И соединен с входом установки в "0" и-го триггера, второй информационный вход каждого и-го ком- мутатора соединен с (р+2)-м выходом контролируемого распределителя импульсов, К-вход 2-го триггера соединен с шиной нулевого потенциала уст"

1238079

Составитель И. Сигалов

Техред Л.Сердюкова Корректор М, Шароши

Редактор M. Товтин

Заказ 3293/50 Тираж 671 Подписное

ВНИИПИ.Государственного комитета СССР . по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r, Ужгород, ул. Проектная, 4

Устройство для контроля распределителя импульсов Устройство для контроля распределителя импульсов Устройство для контроля распределителя импульсов Устройство для контроля распределителя импульсов 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано в устройствах обработки цифровой информации повышенной надежности

Изобретение относится к области вычислительной техники, в частности к цифровым параллельным сдвигателям, используемым в процессорах малых и средних ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в устройствах контроля дискретной информации

Изобретение относится к цифровым командно-программным временным устройствам, осуществляющим управление автономными объектами, и является усовершенствованием известного устройства для управления объектом по а.с

Изобретение относится к цифровой вычислительной технике и может быть Т спользовано в цифровых электронных вычислительных машинахс представлением чисел в двоичном дополнительном коде

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем

Изобретение относится к автома тике и вычислительной технике и может быть использовано при тестовой диагностике дискретных объектов

Изобретение относится к системам и средствам автоматического контроля функциональных элементов и устройств импульсной техники

Изобретение относится к вычислительной технике и может быть использовано для контроля временной, диаграммы работы различных блоков управления и контроллеров
Наверх