Преобразователь параллельного кода в последовательный

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей из па раллельной формы представления информации в последовательную . Целью изобретения является расширение функциональных воз-. можностей преобразователя за счет формирования биполярных сигналов и повышение надежности его функционирования . Преобразователь содержит мультиплексор , три триггера, генератор импульсов, счетчик импульсов, дешифратор , шесть элементов И, два элемента ИЛИ, информационные входы, три управляющих входа, два информационных выхода и управляющий выход. 2 ил. i (Л 1C 4ifc СО О СО ч

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51) 4

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMV СВИДЕТЕЛЬСТВУ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей из параллельной формы представления информации в последовательную. Целью изобретения является расширение функциональных воэ- . можностей преобразователя эа счет формирования биполярных сигналов и повышение надежности его функционирования. Преобразователь содержит мультиплексор, три триггера, генератор импульсов, счетчик импульсов, дешифратор, шесть элементов И, два элемента ИЛИ, информационные входы, три управляющих входа, два информационных ф выхода и управляющий выход. 2 ил.

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3799395/24-24, (22) 04.10.84 (46) 07.07.86. Бюл. Ы- 25 (72) В.Д. Гладков (53) 681.325(088.8) (56) Авторское свидетельство СССР

У 549804, кл. G 06 F 5/06, 1977.

Интегральные микросхемы. Справоч. ник. /Под ред. Тарабрина Б.В.: Радио и связь, 1983, с. 461-463.

Авторское свидетельство СССР

Ф 875973, кл. G 06 F 5/04, 1981. (54) ПРЕОБРАЗОВАТЕЛЬ.ПАРАЛЛЕЛЬНОГОКОДА В ПОСЛЕДОВАТЕЛЬНЫЙ,,Я0„„1243097 А1

С:

Р

К)

CO

Ю

Ю

1 l243097 J0

Изобретение относится к автомати ке и вычислительной технике и может быть использовано при построении преобразователей из параллельной формы представления информации в последовательную.

Цель изобретения — расширение функциональных возможностей за счет формирования биполярных сигналов и повышение надежности функционирования устройства.

На фиг. 1 приведена схема преобразования параллельного кода в последовательный; на фиг.2 — временная диаграмма, поясняющая работу устройства.

Преобразователь параллельного кода в последовательный содержит мульти— плексор 1, первый 2, второй 3 и третий 4 триггеры, генератор 5 импульсов, счетчик б импульсов, дешифратор первый 8, второй 9, третий 10, четвертый 11, пятый 12 и шестой 13 элементы И, первый 14 и второй 15 элементы ИЛИ, информационные входы

16, первый 17, второй 18 и третий 19 управляющие входы, первый 20 и второй

21 информационные выходы и управляющий выход 22. Триггеры 2-4 относятся к типу RS-триггеров с входной .логикой. Все единичные входы триггеров 3 и 4, а также входы сброса триггера 4 собраны по И. Все счетные входы счетчика 6 также собраны по И.

Входы сброса триггера 2 и счетчика 6 собраны по ИЛИ.

Устройство работает следующим образом.

В исходном положении все триггеры

2-4 и счетчик 6 сброшены, а генератор 5 непрерывно вырабатывает импульсы (фиг.2), при этом на обоих информационных выходах 20 и 21 сигнал отсутствует.

Для установки преобразователя в исходное состояние необходимо подать на вход 18 импульс, который производит сброс триггера 2. Пуск преобра— эователя производится при появлении импульсного сигнала на входе 17,, устанавливающего в единичное состояние триггер 2.

Сигнал с прямого выхода триггера

2 в момент одновременного действия импульсов на четвертом и пятом выходах генератора 5 импульсов устанавливает в единичное состояние триггер

3, после чего начинает работать счет2О

2„i

Зс;

4 в

5r> чик 6 импульсов. Последний переключается тî Iько в моMåнт одновреMå»ногс действия импульсов на первом и пятом выходах генератора 5 импульсов.

После первого воздействия :IH счет»ый вход счетчика 6 импульсов »а его выходе устанавливается двоичный код, соответствующий числу 1. При этом значении кода через мупьтиплексор 1 проходит код первого разряда информационного байта. Код "1" передается через прямой выход мультиплексора

1, а код "0" передается через инверсный выход мультиплексора 1. Сигнал с прямого выхода мультиплексора

1 передается через элемент И 10 в момент действия импульса на втором выходе генератора 5 импульсов и через элемент И 11 в момент действия импульса на третьем выходе генератора

5 импульсов. Сигнал с инверсного выхода мультиплексора 1 передается через элемент И 12 в момент действия импульса »а втором выходе генератора

5 импульсов и через элемент И 13 в момент действия импульса на третьем выходе генератора 5 импульсов.

Сигналы с выходов элементов И 10 и 13 поступают через элемент ИЛИ 14 на вьгход 20,. а сиг»алы с выходов элементов И 1 1 и 12 поступают через эггемент ИЛИ 15 на выход 21. При передаче кода "1" любого разряд- парал— лельного двоичного кода сначала появляется сигнал на выходе 30., а за— тем — на выходе 21. При передаче кода ц . 0 .гюбого разряда параллельного кода сигнал сначала появляется на выходе

21, а затем — на выходе 20. Бо время передачи битов счетчик 6 импульсов переключается 11 раз, увеличивая каждый раз значение двоичного када на

+ .. После двенадцатого переключения счет-.ика 6 импульсов появляется сигнал ":--.а нервом инверсном выходе дешифратора 7, запрещающий передачу информации в канал связи. Этот же сигнал ..гспользуется для управления адpecîM передаваемых информационных байтов »а входе lá. После тринадцатого переключения счетчик 6 импульсоВ информация на выходах 20 и 21 также отсутствует, а в момент одновреме»нога действия импульсов на третьем и пятом выходах генератора 5 импульсов устанавливается в состояние 1" триггер 4. Счетчик 6 импульсов при этом устанавливается в состон яние О, но его работа продолжается

1243097 так как триггер 4 в момент действия импульсов на четвертом и пятом выходах генератора 5 импульсов устанавливается в состояние "О".

Работа преобразователя при передаче второго и последующих байтов повторяется. Передача последнего байта сопровождается управляющим импульсным сигналом на входе 19, который после установки триггера 4 в со- 10 стояние " 1" проходит через элемент

И 9 и производит сброс триггера 2.

Сигнал с инверсного выхода триггера

2 производит сброс триггера 3 и счетчика 6 импульсов, после чего преобразователь устанавливается в исходное состояние.

Формула изобретения

Преобразователь параллельного кода- в последовательный, содержащий первый, второй, третий, четвертый и. пятый элементы И, первый и второй элементы ИЛИ, первый и второй тригге- 25 ры, выходы второго и пятого элементов

И подключены соответственно к первому и второму входам первого элемента ИЛИ, вьгход которого является первым информационным выходом преобразователя, отличающийся тем, что, с целью расширения функциональных возможностей за счет формирования биполярньгх сигналов и повышения надежности функционирования,в него введены шестой элемент И, третий

3S триггер, генератор импульсов, дешифратор, счетчик импульсов и мультиплексор, информационные входы которого являются входами преобразователя, адресные входы объединены с соответствующими входами дешифратора и подключены к выходам счетчика импульсов, прямой выход соединен с первыми входами второго и третьего элементов И, а инверсный выход подключен к первым: 45 входам четвертог о и пятого элементов

И, вторые входы второго, третьего, четвертого и пятого элементов И объединены и подключены к выходу первого элемента И, первый вход которого объединен с первым установочным входом счетчика импульсов и соединен с выходом второго триггера, R -вход которого объединен с первым Н -входом счетчика импульсов и подключен к инверсному выходу первого триггера, прямой выход которого соединен с первым 5 †вход второго триггера, второй установочный вход счетчика импульсов соединен с первым выходом генератора импульсов, второй выход которого подключен к третьим входам второго и четвертого элементов И, третий выход соединен с первым 5 -входом третьего триггера и третьими входами третьего и пятого элементов И, четвертый выход подключен к первому

R -входу третьего триггера и второму

5-входу второго триггера, третий -вход которого объединен с вторыми

5 и R -входами третьего триггера и третьим установочным входом счетчика импульсов и соединен с пятым выходом генератора импульсов, второй R -вход счетчика импульсов объединен с первым входом шестого элемента И и подключен к прямому выходу третьего триггера, третий 5 -вход которого соединен с прямым выходом дешифратора, а .инверсный выход подключен к второму входу первого элемента И, третий . вход которого соединен с первым ин-. версным выходом дешифратора, второй инверсный выход которого соединен с четвертым входом первого элемента И и подключен к управляющему выходу преобразователя, 5 -вход и первый

R-вход первого триггера являются соответственно первым и вторым управляющими входами преобразователя, второй

R-вход первого триггера соединен с выходом шестого элемента И, второй вход которого является третьим управляющим входом преобразователя выходы третьего и четвертого элементов И подключены соответственно к первому и второму входам второго элемента ИЛИ, выход которого является вторым информационным выходом преобразователя.

1243097

Составитель О.Тюрина

Техред O.Сопко Корректор С.Шекмар

Редактор И.Дербак

Тираж 816 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открьггий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 3716/55

Производственно-полиграфическое предприяти .У е, г. жгород, ул .Проектная,

Преобразователь параллельного кода в последовательный Преобразователь параллельного кода в последовательный Преобразователь параллельного кода в последовательный Преобразователь параллельного кода в последовательный 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано В системах сбора, обработки и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых системах обмена массивами данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано для преобразования биполярного трехуровневого последовательного кода в однополярный параллельный код

Изобретение относится к вычислительной технике и может найти применение в радиолокационных станциях одновременного сопровождения по дальности путем математического стробирования больщого количества объектов различной протяженности и в других системах цифровой обработки сигналов с различным целевым назначением
Наверх