Таймер

 

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных системах для обеспечения работы в реальном масштабе времени. Целью изобретения является расширение функциональных возможностей за счет обеспечения непрерывности работы таймера во время считывания с него информации . Это обусловлено тем, что тактовые импульсы таймера не запрещаются при наличии сигнала разрешения чтения. Поставленная цель достигается за счет введения триггеров 9, П, 15, элементов И.10, 12, 13, 16, элементов ИЛИ 14, 19. 1 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1

„„Я0„„13 07 2 (5g 4 С 06 F 1/04

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTQPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

RO. ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4007234/24-24 (22) 14.01.86 (46) 15.05.87. Бюл. М -18 (72) С.И. Петренко и А.В. Шипулин (53) 681.3(088.8) (56) Авторское свидетельство СССР

N - 1005010, кл. С 06 F 1/04, 1981.

Авторское свидетельство СССР

Ф 1142822, кл. G 06 F 1/04, 1983. (54) ТАЙМЕР (57) Изобретение относится к вычислительной технике и может быть использовано в управляюших вычислительных системах для обеспечения работы в реальном масштабе времени. Целью изобретения является расширение функциональных возможностей за счет обеспечения непрерывности работы таймера во время считывания с него информации. Это обусловлено тем, что тактовые импульсы таймера не запрещаются при наличии сигнала разрешения чте, ния. Поставленная цель достигается за счет введения триггеров 9, 11, 15, элементов И 10, 12, 13, 16, элементов ИЛИ 14, 19. 1 ил.

1310792

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных системах для обеспечения работы в реальном масштабе времени. 5

Цель изобретения — расширение функциональных возможностей за счет обеспечения непрерывности работы таймера во время сыитывания с него информации.

На чертеже изображена функциональная схема таймера.

Таймер содержит вычитающий счетчик 1, регистр 2, группу 3 информационных входов таймера, вход 4 разреt5 шения записи таймера, вход 5 разрешения чтения таймера, тактовый вход 6 таймера, группу информационных выходов 7 таймера, выход 8 прерывания таймера, триггер 9, элемент И 10, триггер 11, элементы И 12 и 13, элемент ИЛИ 14,. триггер 15, элемент И 16, элемент ИЛИ-НЕ 17, элемент НЕ 18,элемент ИЛИ 19 и вход 20 начальной установки таймера.

Таймер работает следующим образом.

В исходном состоянии сигналом, поступающим по входу 20 начальной установки, счетчик 1, регистр 2, тригге30 ры 9, 11 и 15 устанавливаются в "0".

С входа б на вход элемента И 10 поступают тактовые сигналы таймера.Цифровое значение задаваемого временного интервала записывается с группы 3 .информационных входов таймера в счетчик 1 по импульсу, поступившему с входа 4 разрешения записи таймера на управляющий вход счетчика 1. Одновременно импульс записи поступает на единичный вход триггера 9 и устанавливает на его прямом выходе состояние "1", что разрешает прохождение тактовых сигналов через элемент И 10 на счет$5 ный вход счетчика 1, который начинает отсчет времени. После отсчета заданного временного интервала на выходе заема счетчика 1 появляется импульс, который поступает на единичный вход триггера 11 и устанавливает его

5G в единичное состояние. На инверсном выходе триггера 11 устанавливается сигнал "0", что запрещает поступление тактовых сигналов на счетный вход счетчика 1 через элемент И 10. Для

55 повторной работы таймера необходимо установить элементы таймера в исходное состояние и сигналом с входа 4 записать в таймер информацию с группы 3 информационных входов.

Считывание значения таймера осуществляется с помошью сигнала разрешения чтения, поступающего по входу 5.

Сигнал разрешения чтения может поступать на вход 5 в двух случаях — после отсчета таймером требуемого временного интервала (в исходном состоянии) и в процессе счета.

В первом случае сигнал с входа 5 поступает на вход элемента И 16. На другой его вход поступает сигнал "1" с выхода элемента ИЛИ-НЕ 17, так как таймер находится в исходном состоянии. Сигнал с выхода элемента ИЛИ 14 разрешает прохождение на выход 7 регистра 2 информации, считываемой с таймера.

:Во втором случае сигнал с входа. 5 через элемент И 1.2 поступает на вход элемента И 13. При поступлении с выхода элемента И 1О на другой входэлемента И 13 тактового импульса таймера на выходе элемента ИЛИ 14 формируется сигнал, который разрешает прохождение на выход 7 регистра информаUHH„ ñ÷èòûâàåìîé в данный момент счета с таймера. При этом на инверсном выходе триггера 15 импульсом с выхода элемента И 13 устанавливается уровень

"0"„ который запрещает прохождение сигнала с входа 5 через элемент И 12.

После окончания действия сигнала с вхоца 5 триггер 15 через элемент

HE 18, элемент ИЛИ 19 устанавливается в исходное состояние и снимает запрет с элемента И 13

При необходимости повторного считывания информации (в одном цикле работы таймера) вновь поступает сигнал на вход 5 с помощью которого по описанному алгоритму организуется считывание информации таймера..

Надежность считывания информации таймера в процессе его счета существенно повышается за счет задержки на элементах И 13 и ИЛИ 14 тактового импульса таймера, поступающего с выхода элемента И 10.

Формула изобретения

Таймер, содержащий вычитающий счетчик, регистр, элемент НЕ, о т— л и ч а ю шийся тем, что, с целью расширения функциональных возможностей за счет обеспечения непрерыв1310792

Составитель Е. Торопов

Редактор Е; Копча Техред И.Попович Корректор М. Демчик

Заказ 1891/44 Тираж 673 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 ности работы таймера во время считывания с него информации, в таймер введены три триггера, четыре элемента И, два элемента ИЛИ, причем группа входов задания временного интерва- 5 ла таймера соединена с группой информационных входов счетчика, группа выходов разрядов которого соединена с группой входов элемента ИЛИ-HE и с группой информационных входов регист- 10 ра, вход разрешения записи которого соединен с выходом первого элемента

ИЛИ, выход заема счетчика соединен с единичным входом первого триггера и является выходом прерывания таймера, группа выходов регистра является группой информационных выходов таймера, инверсный выход первого триггера соединен с первым входом первого элемента И, второй вход которого является тактовым входом таймера, вход разрешения записи таймера соединен с входом разрешения записи счетчика и с единичным входом второго триггера, 25 выход которого соединен с третьим входом первого элемента И, выход которого соединен со счетным входом счетчика и с первым входом второго элемента И, второй вход которого соединен с выходом третьего элемента И, вход разрешения чтения таймера соединен с входом элемента НЕ, с первым входом третьего элемента И и с первым входом четвертого элемента И, второй вход которого соединен с выходом элемента ИЛИ"НЕ, вход начальной установки таймера соединен с входом установки в "0" счетчика, с входом установки в "0" регистра, с нулевым входом первого триггера, с нулевым входом второго триггера и с первым входом второго элемента ИЛИ, выход которого соединен с нулевым входом третьего триггера, единичный вход которого соединен с выходом второго элемента И и с первым входом первого элемента ИЛИ, второй вход ко- торого соединен с выходом четвертого элемента И, инверсный выход третьего триггера соединен с вторым входом третьего элемента И, выход элемента НЕ соедийен с вторым входом второго элемента

ИЛИ.

Таймер Таймер Таймер 

 

Похожие патенты:

Изобретение относится к автоматике, вычислительной технике и может быть использовано в управлении кадровой памятью Дисплейных систем

Изобретение относится к вычислительной и измерительной технике и может быть использовано в устройствах управления ЭВМ и электронных коммутаторах

Изобретение относится к вычис-

Изобретение относится к области вычислительной техники и может быть использовано при построении вычислительных систем на базе нескольких однотипных цифровых вычислительных машин

Изобретение относится к области вычислительной техники и может быть использовано при создании синхронных резервированных вычислительных комплексов

Изобретение относится к запоминающим устройствам и может быть использовано в линиях задержки цифровой информации

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в управлякщих вычислительных системах с времяраспределейными функциями, а также в средствах службы единого времени или системах подсчета ресурса работы устройств

Изобретение относится к области вычислительной техники и предназначено для микропрограммной ЭВМ с разли ;ным циклом выполнения команд

Изобретение относится к вычислительной технике, а именно к специализированным вьгаислительным устройствам защиты от опосбок внешней памяти ЦВМ (накопителей на магнитных лентах, дисках и оптической памяти )

Изобретение относится к вычислительной технике и может быть использовано в устройствах для синхронизации , обеспечивающих требуемую последовательность и дпительность операций

Изобретение относится к электросвязи и может быть использовано для кадровой синхронизации приемников в системах передачи цифровой информации

Изобретение относится к радиосвязи и может быть использовано при приеме сигналов, содержащих блоки данных фиксированной длины

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано при построении систем управления синхронизацией цифровых вычислительных машин и многопроцессорных систем

Изобретение относится к вычислительной технике и может найти применение для управления контролем достоверности передачи информации

Изобретение относится к вычислительной технике и может быть использовано в устройствах оптической обработки информации, предназначенных для решения задач обработки двумерных массивов цифровых данных и изображений

Изобретение относится к автоматике и импульсной технике
Наверх