Динамическое запоминающее устройство с коррекцией ошибок

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 (19) (И) (I) 4 G 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ. КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3981628/24-24 (22) 25.1 1 ° 85 (46) 23.07.87. Бюл. Ф 27 (71) Минский радиотехнический институт (72): П.П.Урбанович (53) 681.327.6(088.8) (56) Авторское свидетельство СССР Ф 760194, кл. G II С 29/00, 1980.

Авторское свидетельство СССР

Р 1133625. кл. G !1 С 29/00, 1985. (54) ДИНАМИЧЕСКОЕ ЗАПОИИНА10ЩЕЕ УСТРОЙСТВО С КОРРЕКЦИЕЙ ОШИБОК (57) Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, выполненным на полупроводниковых динамических элементах. Целью изобретения является повышение надежности устройства. Устройство содержит блок 1 управления, накопитель 10 данных, счетчик 11, коммутаторы 12, 13, накопитель 14 признаков, дешифратор 17, регистр 21 адреса, блок 24 кодирования, регистр

25, блок 26 обнаружения ошибок и блоки 33 и 35 коррекции ошибок. Устройство выполняет функции хранения информации с коррекцией ошибок в режимах регенерации и считывания информации из накопителя. 1 з.п. ф-лы, 5 ил.

Изобретение относится к вычислительной технике, н частности к запоминающим устройствам (ЗУ), выполненным на полупроводниковых динамичес5 ких элементах.

Цель изобретения — поньппение надежности устройства.

На фиг.1 изображена. структурная схема предлагаемого устройства; на фиг.2 - функциональная схема блока управления; на фиг.3 — схема блока обнаружения ошибок; на фиг.4 — схема первого блока коррекции; на фиг.5схема второго блока коррекции.

Устройство (фиг, 1) содержит блок

1 управления, синхровход 2, вход 3 обРащениЯ, вход 4 Режима, выходы 5-9 блока 1 управления, накопитель )0 данных, счетчик 11, коммутаторы 12 и

13, накопитель )4 признаков, адресные входы 15 и информационные входы

16 накопителя !О, дешифратор 17 с входом 18, информационные входы 19 и 20 коммутатора 12, регистр 21 адрреса, информационные входы 22 и 23 коммутатора !3, блок 24 кодирования, регистр 25 данных, блок 26 обнаружения ошибок, информационный выход 27, контрольный выход 28 накопителя 10, выходы 29-32 блока 26, блок 33 коррекции ошибок с выходом 34, блок 35 коррекции ошибок, выход 36 накопителя

14, адресный вход 37, инФормационный вход 38 устройства и информационный выход 39 устройства.

Блок управления (фиг.2) содержит синхронизаторы 40 и 41, элементы

И 42-45, элементы ИЛИ 46-49 и триггеры 50 и 51. Позициями 52 и 53 обозна- 4р чены ныходы синхронизатора 40, пози- . цией 54 — выход синхронизатора 41.

Блок 26 обнаружения ошибок содержит (фиг.3) сумматоры 55-5? по модуmo два, элементы ИЛИ 58-60 и элементы И 61 и 62.

Блок 33 коррекции ошибки содержит сумматоры 63 и 64 по модулю два и дешифратор 65 (фиг.4).

Блок 35 коррекции ошибок содержит 5р (фиг.5) дешифратор бб и сумматор 67 по модулю два.

Устройство работает следующим образом.

В режиме записи информации íà Bzo- 55 ды 37 и 38 устройства поступает соответственно адрес ячейки накопителя и подлежащая записи в накопитель информация, в соответствии с которой блок

69 2

24 кодирования производит Формирование проверочных символов на основании используемого кода. Управляющие сигналы на входах коммутаторов 12 и

)3 пропускают на выходы соотнетственно сигналы с входов 19 и 22. На выходе 53 синхронизатора 40 — единичный сигнал (первый такт работы), н соответствии с которым и на выходе

5 блока 1 управления — сигнал логической единицы, который разрешает запись в накопитель 10 кодового слова с выхода коммутатора 13.

По приходу второго тактового импульса на выходе 53 синхронизатора

40 — нулевой сигнал, что приводит к смене логических состояний на выходах 5,7 и 8. По адресу, задаваемому счетчиком 11, происходит считывание информации (процесс регенерации), Считанные информационные 27 и контрольные 28 разряды кодового слона поступают на соответствующие входы сумматоров 55 и 56 (фиг.3), формирующие синдром. Если ошибок нет, синдром равен нулю и не равен нулю н противном случае. Если в этих ячейках накопителя )О нет ошибок, то на выходах 36 накопителя 14 — нулевые сигналы. При появлении первой ошибки она корректируется в блоке 35 инверсией ошибочного разряда. При этом на выходе 29 блока 26 — логическая единица, на выходах 5 и 9 блока 1 такой же сигнал, что позволяет. записать в накопитель 10 скорректирован-,. ное к довое слово через регистр 25, а в накопитель 14 — синдром ошибки (при появлении на выходе 52 синхронизатора 40 (фиг.2) единичного сигнала в третьем такте).

Если в считанном из накопителя 10 .слове нет ошибок, то содержимое соответствующих ячеек накопителя 14 не изменяется. После этого на выходе 6 блока 1 появляется сигнал логической единицы, который увеличивает содержимое счетчика I) на единицу. На этом цикл записи окончен.

В режиме считывания информации обращение к нужным ячейкам накопителя 10 осуществляется как и в режиме записи. На входе 4 — нулевой сигнал.

На выходах 5 и 9 блока I — сигналы, обеспечивающие считывание информации из напопителя 10 и соответствующих ячеек накопителя 14. Если в считанном слове не было и нет ошибок (на

55 з

13255 выходах 36 накопителя 14 и 31 блока

26 — нулевые сигналы), считанные иэ накопителя информационные символы проходят на выходы 39 устройства без изменений. Если в считанном слове появилась первая. ошибка, о чем свидетельствует отличный от нуля векторсиндром на выходах 31 блока 26 и нулевые сигналы на выходах 36 накопителя 14, синдром ошибки дешифрируется в дешифраторе 65 (фиг.4) и таким образом устанавливается местоположение ошибки. В сумматорах 64 ошибка корректируется. При поступлении следующего тактового сигнала скорректированное кодовое слово поступает в регистр 25, а синдром ошибки — на входы накопителя 14. Эта информация по единичным сигналам на выходах 5 и 8 блока 1 записывается по тому же адресу в накопители 10 и 14.

Если в считанном из накопителя слове нет ошибок, а на выходах 36— сигналы, отличные от нулевого (ошиб-, 25 ка из-за сбоя элемента памяти обнаружена и скорректирована при предыдущем обращении к этой ячейке), то изменения информационных символов не происходит, а в соответствующие разрыды накопителя 14 записываются нулевые символы.

В случае появления в считанном слове двух ошибок (одна появилась ранее и ее синдром хранится в накопителе 14), одна из ошибок (вторая) корректируется блоком 33, вторая ошибка (возникла по времени ранее) — в блоке 35. При поступлении следующего тактового импульса скорректированное кодовое слово через регистр 25 переписывается по тому же адресу в накопитель.

При отсутствии ошибок в считанном кодовом слове во втором и третьем тактах работы происходит, как и в

45 режиме записи, процесс регенерации информации.

Если обращения к накопителю нет (режим хранения), на шине 3 — нулевой сигнал и в устройстве за два такта (сигналы формируются синхронизатором 41) происходит регенерация (работает счетчик ll) с коррекцией ошибок: первый такт — считывание и коррекция ошибок, второй — запись скорректированного кодового слова в накопитель 10.

Таким образом, предлагаемое устройство выполняет функции хранения информации с коррекцией ошибок а режимах регенерации и считывания инфор- мации иэ накопителя.

Формула и э обретения

1 ° Динамическое запоминающее устройство с коррекцией ошибок, содержащее накопитель данных, адресный вход которого подключен к выходу дешифратора, вход которого подключен к выходу первого коммутатора, первый и второй информационные входы которого подключены соответственно к выходу счетчика и выходу регистра адреса, вход которого является адресным входом устройства, информационный вход накопителя данных подключен к выходу второго коммутатора, первый и второй информационные входы которого подключены соответственно к выходу регистра данных и к выходу блока кодирования, вход которого является информационным входом устройства, информационный и контрольный выходы накопителя данных подключены соответственно к первому и второму входам блока обнаружения ошибки, информационный выход и выход вектора ошибки которого подключены соответственно к первому и второму входам первого блока коррекции ошибок, блок управления, первый, второй, третий и четвертый выходы которого подключены соответственно к входу режима накопителя данных, к тактовому входу счетчика, к управляющему входу первого коммутатора и к управляющему входу второго коммутатора, первый, второй и третий входы блока управления являются соответственно синхровходом. входом обращения и входом режима устройства, етвертый вход блока управления подючен к выходу одиночной ошибки блока обнаружения ошибки, о т л и ч а ющ е е с я тем, что, с целью повышения надежности устройства, оно содержит накопитель признаков и второй блок коррекции ошибок, первый вход которого подключен к выходу первого блока коррекции ошибок, выход второго блока коррекции ошибок подключен к входу регистра данных и является информационным выходом устройства, адресный и информационный входы накопителя признаков подключены соответственно к выходу первого коммутатора и к выходу вектора ошибки блока обнаружения ошибок, информационный выход накопителя признаков подключен к третьему входу блока обнаружения ошибок, выход двойной ошибки которого подключен к пятому входу блока управления, пятый выход которого подключен к входу режима накопителя признаков.

2. устройство по п.1, о т л и— ч а ю щ е е с я тем, что блох управления содержит первый и второй синхронизаторы, первьп, второй, третий и четвертый элементы И, первый, второй, третий и четвертый элементы

ИЛИ и первый и второй триггеры, установочные входы которьгх являются соответственно четвертым и пятым входами блока управления, тактовый вход первого синхронизатора поцключен к так.товому входу второго синхронизатора и является первым входом блока управления, вход управления первого синхронизатора подключен к входу управления второго синхронизатора и является вторым входом блока управления, первый вход первого элемента И подключен к первым входам третьего и четвертого элементов И и является третьим входом блока управления, первый выход первого синхронизатора под25569 6 ключен к второму входу четвертого элемента И и к первому входу первого элемента ИЛИ и является третьим выходом блока управления, второй выход первого синхронизатора подключен к первому входу второго элемента И, к второму входу третьего элемента И, к первым входам третьего и четвертого элементов ИЛИ и к тактовым входам

f0 первого и второго триггеров, выход первого триггера подключен к вторым входам первого и второго элементов

И и третьему входу третьего элемента

И, выход которого подключен к первоf5 му входу второго элемента ИЛИ, выход которого является первым выходом блока управления, выход второго синхронизатора подключен к вторым входам второго, третьего и четвертого эле20 ментов ИЛИ, третьи входы второго, третьего и четвертого элементов ИЛИ подключены соответственно к выходу второго элемента И, к выходу четвертого элемента И и к выходу второго

25 триггера, вьгход первого элемента И подключен к второму входу первого элемента ИЛИ, выход которого является вторым выхоцом блока управления, вьгходы третьего и четвертого элемен30 тов ИЛИ являются соответственно четвертым и пятым выходами блока управления.

1325569

Составитель С.Шустенко

Техред А.Кравчук Корректор Г.Решетник

Редактор H.Òóïèöà

Заказ 3116/49 Тираж 589 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Динамическое запоминающее устройство с коррекцией ошибок Динамическое запоминающее устройство с коррекцией ошибок Динамическое запоминающее устройство с коррекцией ошибок Динамическое запоминающее устройство с коррекцией ошибок Динамическое запоминающее устройство с коррекцией ошибок 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть применено для контроля блоков постоянной памяти, выполненных на больших интегральных схемах

Изобретение относится к вычислительной технике и может быть использовано при контроле регистров сдвига

Изобретение относится к вычислительной те.хнике и может быты использовано при со: дании систем памяти с повышенной функциональной надежностью

Изобретение относится к вычислительной технике и может быть использовано для тестового контроля регистров сдвига

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам с самоконтролем, и может быть применено для контроля блоков модульной памяти при однонаправленном характере модульных ошибок

Изобретение относится к вычислительной технике и может быть использовано для повьшения надежности хранения информации

Изобретение относится к вычислительной технике и может быть использовано для тестового диагностирования полупроводниковой памяти

Изобретение относится к вычислительной технике и может найти применение в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано для функционального контроля блоков оперативной памяти

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх