Система передачи дискретной информации

 

Изобретение относится к электросвязи и обеспечивает повьшение хоустойчивости передачи дискретной информации. Система передачи дискретной информации содержит на передающей стороне: генератор 1 тактовых импульсов, формирователь 2 сигнала фазового пуска, блок 3 задержки, элементы ИЛИ 4-6, RS-триггер 7, счетчик СЛ сд sj

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (и) А1 (5)) 4 Н 04 L 7 04 -7

ГОСУДАРСТНЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И.ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

l3

1 Р(21) 3936823/24-09 (22) 09.08.85 (46) 23.07.87. Бюл. Р 27 (72) И.И. Родькин, В.А. Романов, А.Н. Завьялов, Ю.А. Погодин и В.А. Ефимов (53) 621.394.14 (088.8) (56) Авторское свидетельство СССР

1Р 172353, кл. Н 04 L 7/ 10, 1963.

Авторское свидетельство СССР

1Р 1282347, 28,01.86. (54) СИСТЕМА ПЕРЕДАЧИ ДИСКРЕТНОЙ ИН-

ФОРМАЦИИ (57) Изобретение относится к электросвязи и обеспечивает повышение noMe" хоустойчивости передачи дискретной информации. Система передачи дискретной информации содержит иа передакицей стороне: генератор 1 тактовых импульсов, формирователь 2 сигнала фазового пуска, блок 3 задержки, элементы ИЛИ 4-6, RS-триггер 7, счетчик

13257

8 импульсов, регистр 9 сдвига и цифровой компаратор (ЦК) 10 сигналов, а на приемной стороне: регенератор 11 входного сигнала, анализатор 12 сигнала фазового пуска, блоки 13 и 14 задержки, элементы И 15, RS-триггеры

16 и 17, элементы ИЛИ 18 и 19, счетчики 20 и 21 импульсов, блок 22 ключей и дешифратор 23 комбинации окончания передачи информации. По- тактовым импульсам генератора 1 формирователь 2 вырабатывает рекуррентную последовательность (сигнал фазового пуска), которая через элемент ИЛИ 6 поступает в канал 24 связи. Сигналы внешнего источника информации записываются в регистр 9 по задержанному блоком 3 задержки сигналу формирова19. теля 2 "Конец цикла". Сигналы с RSтриггера 7 разрешают работу счетчика

8 и ЦК 10. При равенстве значения счетчика 8, записанному в регистре 9, на выходе ЦК 10 появляется сигнал, .который запускает формирователь 2. С этого момента передается рекуррентная последовательность фазового пуска.

В регенераторе 11 осуществляется синхронизация по тактам принимаемой информации ее регенерация. Анализатор

12 путем регистрации рекуррентной закономерности поступления сигналов

"1" и "0" выделяет сигнал фазового пуска. его второй сигнал разрешает поступление импульсов инфор †. мации из канала связи на счетчик 21 . 1 ил.

Изобретение относится к электросвязи и может быть использовано в ,системах сеансной передачи дискретной информации.

Целью изобретения является повы- 5 шение помехоустойчивости передачи дискретной информации.

На чертеже представлена структурная электрическая схема системы передачи дискретной информации.

Система передачи дискретной информации содержит на передающей стороне генератор 1 тактовых импульсов, формирователь 2 сигналов фазового пуска, блок 3 задержки, первый 4, 15 второй 5 и третий 6 элементы ИЛИ, RSтриггер 7, счетчик 8 импульсов, регистр 9 сдвига и цифровой компаратор 10 сигналов, а на приемной стороне — регенератор 11 входного сигнала, 2О анализатор 12 сигнала фазового пуска, первый 13 и второй 14 блоки задержки, элемент И 15, первый 16 и второй

17 RS-триггеры, первый 18 и второй 19 элементы ИЛИ, первый 20 и второй 21

25 счетчики импульсов, блок 22 ключей и дешифратор 23 комбинации окончания передачи информации, а также канал

24 связи.

Система передачи дискретной инфор- З0 мации работает следующим образом.

Прн передаче дискретной информации в системе передачи дискретной информации сигнал начала передачи поступает на вход "Пуск" формирователя

2 через второй элемент ИЛИ 5. С этого момента по тактовым импульсам генератора 1 формирователь 2 вырабатывает рекуррентную последовательность (сигнал фазового пуска), которая поступает через третий элемент ИЛИ 6 на вход канала 24 связи. Передача рекуррентной последовательности длится полный рекуррентный цикл, в конце которого вырабатывается сигнал на выходе "Конец цикла" формирователя 2, который поступает на выход "Запрос информации на передачу" системы передачи дискретной информации и через блок 3 задержки на S-вход RS-триггера 7 и тактовый вход регистра 9. По сигналу "Запрос информации на передачу" внешний источник информации выдает сигналы на информационные входы системы передачи дискретной информации, которые записываются в регистр

9 задержанным сигналом "Конец цикла", Сигналы с инверсного и прямого выходов RS-триггера 7 разрешают соответственно работу счетчика 8 и сравнение чисел в цифровом компараторе 10. Счетчик 8 вырабатывает на выходе соответствующего разряда (младшего разряда) последовательность чередующихся символов "1" и "0" с длительностью элементарной посылки рекур13257

40

3 рентной последовательности фазового пуска. Эти символы поступают на передачу через третий элемент ИЛИ 6.

На приемной стороне чередующиеся посылки " 1" и "0" способствуют поддер5 манию синхронизации по тактам. Через определенное число тактовых импульсов число на выходах разрядов счетчика 8 становится равным числу, установившемуся на выходах разрядов 10 регистра 9 при записи в его ячейки значения передаваемой информации. Как следствие этого на выходе цифрового компаратора 10 появляется сигнал, который осуществляет запуск формирова- 15 теля 2 через, второй элемент ИЛИ 5.

С этого момента производится передача рекуррентной последовательности фазового пуска. Первый же символ

"1" этой последовательности осуще- 20 ствляет установку по R-входу RS-триггера 7 через первый элемент ИЛИ 4.

Сигналами с прямого и инверсного вы4 ходов RS-тригегра 7 осуществляются соответственно запрет сравнения чи- 25 сел в цифровом компараторе 10 и установка в нулевое состояние счетчика 8, а также и удержание его в этом состоянии весь рекуррентный цикл.

После завершения передачи сигнала 30 фазового пуска запрашивается новая ин.формация на передачу, осуществляется ее запись .в регистр 9 и передача чередующихся символов "1" и "0" до тех пор, пока число на выходах разрядов счетчика 8 не станет равным ,числу, установившемуся на выходах разрядов регистра 9 при новой записи информации.

Завершение передачи информации происходит после передачи специальной комбинации окончания и подачи на вход "Конец передачи информации" системы передачи дискретной информации после очередного сигнала запроса информации на передачу. При этом происходит удержание RS-триггера 7

ao R-входу через первый элемент ИЛИ

4, что вызывает прекращение передачи.50

Прием дискретной информации в системе передачи дискретной информации осуществляется следующим образом.

Сигналы из канала 24 связи поступают на вход регенератора 11, в котором осуществляется синхронизация по тактам принимаемых сигналов информации, ее регенерация и выдача сигналов информации с информационно- го выхода регенератора 11 в соответствии с тактовыми импульсами, поступающими с ere тактового выхода. Анализатор 12 производит выделение из потока поступающих на его информационный вход последовательности рекуррентного фазового пуска путем регистрации на наперед заданном интервале времени рекуррентной закономерности поступления посылок 1 и 0". После регистрации зачетного отрезка принимаемой рекуррентной последовательности и окончания рекуррентного цик.— ла анализатор 12 формирует сигнал

"Фазовый пуск", который поступает на S-вход первого RS-триггера 16, сигналами с прямого и инверсного выходов которого соответственно разрешается прохождение последующих сигналов "Фазовый пуск через элемент И

15 и работа первого счетчика 20. Первый сигнал "Фазовый пуск" не проходит через элемент И 15 из-за задержки сигнала с прямого выхода первого RSтриггера 16 первым блоком 13 задержки на время длительности сигнала "Фазовый пуск". Первый счетчик 20 ведет счет тактовых импульсов до числа, равного числу разрядов в рекуррентной последовательности фазового пуска и вырабатывает в конце сигнал, который устанавливает по S-входу второй RSтриггер 17, сигналы с инверсного и прямого выходов которого соответственно разрешают работу второму счетчику 21 и устанавливают и удерживают в нулевом состоянии первый счетчик

20 через первый элемент ИЛИ 18. Второй сигнал "Фазовый пуск" с выхода анализатора 12 поступает через элемент И 15 на управляющий вход блока

22 ключей, вход второго блока 14 задержки и на выход "Разрешение на получение информации" системы передачи дискретной информации. Второй счетчик 21 работает в режиме счета тактовых импульсов на интервале между соседними фазовыми пусками за вычетом времени, равного длительности рекуррентной последовательности фазового пуска. При этом на выходах разрядов второго счетчика 21 за это время устанавливается число, равное числу, записанному в регистр 9 передающей стороны. При включении ключей блока

22 ключей сигналы дискретной информации передаются на информационные выходы системы передачи дискретной информации. Эта информация принимает1325719 с выхода которого подается через вто- 15

25.

40 повышения помехоустойчивости,на передающей стороне введены последовательно соединенные первый элемент ИЛИ, RSся внешним приемником информации по сигналу "Разрешение на получение информации". После истечения времени задержки во втором блоке 14 задержки на его выходе появляется сигнал, который устанавливает по R-входу второй RS-триггер 17, сигналы с инверсного и прямого вьгходов которого соответственно запрещают работу второго счетчика 21 и разрешают работу первого счетчика 20. Окончание приема происходит в случае приема комбинации окончания передачи информации, дешифрируемой дешифратором 23, сигнал рой элемент ИЛИ 19 на К-вход первого

RS-триггера 16. Если интервал между соседними фазовыми пусками становится более максимально допустимого при передаче информации, то происходит переполнение второго счетчика 21, сигнал с выхода переполнения (R-выход) которого при этом поступает через второй элемент ИЛИ 19 также на установку по R-входу первого RSтриггера 16.

Формула изобретения

Система передачи дискретной информации, содержащая на передающей стороне последовательно соединенные генератор тактовых импульсов и формирователь сигнала фазового пуска, а также регистр сдвига, на приемной стороне — последовательно соединенные регенератор входного сигнала и анализатор сигнала фазового пуска, а так,же блок ключей, при этом тактовый

,выход регенератора входного сигнала подсоединен к тактовому входу анализатора сигнала фазового пуска, причем информационные входы регистра сдвига и выходы блока ключей являются соответственно информационными входами и выходами системы, а вход регенератора входного сигнала является канальным входом системы, о т— л и ч а ю щ а я с я тем,что,с целью триггер, цифровой компаратор сигналов и второй элемент ИЛИ, последовательно соединенные счетчик импульсов и третий элемент ИЛИ, а также блок задержки, при этом выход второго элемента ИЛИ подсоединен к входу "Пуск" формирователя сигнала фазового пуска, выход Конец цикла" которого через блок задержки подсоединен к S35

45 входу RS-триггера и тактовому входу регистра сдвига, вьмоды разрядов которого подсоединены к первым информационным входам цифрового компаратора сигналов, вторые информационные .входы которого подключены к соответствующим выходам разрядов счетчика импульсов, тактовый и установочный входы счетчика импульсов подключены соответственно к выходу генератора тактовых им и инверсному выходу RS-триггера, а выход сигнала фазового пуска формирователя сигнала фазового пуска подсоединен к входу первого элемента ИЛИ и второму вхо ду третьего элемента ИЛИ, причем вторые входы первого и второго элементов ИЛИ являются соответственно входами "Конец передачи информации" и

"Начало передачи информации" системы, а выход "Конец цикла" формирователя сигнала фазового пуска и выход третьего элемента ИЛИ являются соответст- . венно выходом "Запрос информации на передачу" и канальным выходом системы на приемной стороне введены последовательно соединенные первый RS- ., триггер, первый элемент ИЛИ, первый счетчик импульсов, второй RS-триггер и второй счетчик импульсов, последовательно соединенные первый блок за- держки, элемент И и второй блок за держки, последовательно соединенные дешифратор комбинации окончания пере" дачи информации и второй элемент ИЛИ, при этом TBKTQBblA выход регенератора входного сигнала подсоединен к тактовым входам первого счетчика импуль- сов и второго счетчика импульсов, выходы разрядов и выход переполнения которого подсоединены соответственно к информационным входам блока ключей и второму входу второго элемента ИЛИ, выход которого подсоединен к R-входу первого RS — òðèããåðà, выход анализатора сигнала фазового пуска подсое-. динен к S-входу первого RS-триггера и через элемент И к управляющему входу блока ключей, выходы которого подсоединены к соответствующим входам дешифратора комбинации окончания передачи информации, выход второго блока задержки подсоединен к R-входу второго RS-триггера, а прямые выходы первого и второго RS-триггеров подсоединены соответственно к входу первого блока задержки и второму входу первого элемента ИЛИ, причем выход элемента Иявляется выходом Разрешение на получение информации системы.

Система передачи дискретной информации Система передачи дискретной информации Система передачи дискретной информации Система передачи дискретной информации 

 

Похожие патенты:

Изобретение относится к технике передачи дискретной информации и может быть использовано в аппаратуре сеансной связи для формирования сигналов Начало сообщения, Цикловая синхронизация (С) и Конец передачи сообщения

Изобретение относится к электротехнике

Изобретение относится к вычислительной технике и может быть использовано в цифровых системах передачи данных для сопряжения источника информации с каналом связи

Изобретение относится к электросвязи

Изобретение относится к электросвязи

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике и может быть применено в системах связи в качестве фильтра

Изобретение относится к электросвязи

Изобретение относится к радиотехнике и обеспечивает увеличение помехоустойчивости

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике

Изобретение относится к технике электросвязи, а именно к области передачи сигналов времени по цифровым каналам
Наверх