Микропрограммное устройство управления

 

Изобретение относится к вычислительной технике и может быть использовано при построении устройств управления систолических, матричных, конвейерных и других мультипроцессорных систем, использующих параллельную обработку информации. Цель изобретения - расширение области применения за счет реализации программируемой динамической адаптации маршрутов передачи данных. Для этого в устройство, содержащее блок памяти .программ, блок управляющей памяти, два регистра адреса, два регистра микрокоманд, мультиплексор логических УСЛОВИЙ, триггеры пуска и программирования , генератор тактовыхимпульсов , два коммутатора, два элемента ИЛИ, два элемента И и первый элемент задержки, введены регистр управления , блок формирования адреса, мультиплексор программирования, с третьего по седьмой элементы ИЛИ и с второго по четвертый элементы задержки с соответствующими связями. 1 з.п. ф-лы, 4 ил. (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (i9i SU(iii

А1 (Ю 4 G 06 F 9 22

) )3 с

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPbITHA (21) 3971319/24-24 (22) 28,10.85 (46) 23.11.87. Бюл. У 43 (71) Ленинградский политехнический институт им. M.È.Êàëèíèíà (72) В.Н.Самошин (53) 681.325(088.8) (56) Бахтиаров Г.Д. Цифровая обра- ботка сигналов. Проблемы и основные направления повышения эффективности. — Зарубежная радиоэлектроника, 1984, Ф 12, с.48-66.

Авторское свидетельство СССР

:У 1133594, кл. G 06 Р 9/22, 1985. (54) МИКРОПРОГРАИИНОЕ УСТРОЙСТВО УПРАВЛЕНИЯ (57) Изобретение относится к вычислительной технике и может быть использовано при построении устройств управления систолических, матричных, конвейерных и других мультипроцессорных систем, использующих параллельную обработку информации. Цель изобретения — расширение области применения за счет реализации программируемой динамической адаптации маршрутов передачи данных. Для этого в устройство, содержащее блок памяти программ, блок управляющей памяти, два регистра адреса, два регистра микрокоманд, мультиплексор логических условий, триггеры пуска и программирования, генератор тактовых импульсов, два коммутатора, два элемента ИЛИ, два элемента И и первый элемент задержки, введены регистр управления; блок формирования адреса, мультиплексор программирования, с третьего по седьмой элементы ИЛИ и с второго по четвертый элементы saдержки с соогветствующими связями.

1 з.п. ф-лы, 4 ил.

13541

Изобретение относится к вычислительной технике и может быть использовано при построении устройств управления систолических, матричных, 5 конвейерных и других мультипроцессорных систем, использующих параллельную обработку информации.

Цель изобретения — расширение области применения устройства за счет реализации программируемой динамической адаптации маршрутов передачи данных.

На фиг.1 приведена функциональная схема устройства; на фиг.2 — функцио" нальная схема блока формирования адреса; на фиг.3 — устройство в составе систолического процессора; на фиг.4 — блок-схема алгоритма функционирования устройства. ?О

Микропрограммное устройство управления (фиг.1) содержит блок 1 памяти программ, блок 2 управляющей памяти, регистр 3 управления, первый регистр 4 адреса, первый регис".р 5 ?5 микрокоманд, второй регистр 6 адреса, второй регистр 7 микрокоманд,триггер

8 пуска RS-типа, триггер 9 программирования RS-типа, генератор 10 тактовых импульсов (ГТИ), первый 11 и 30 второй 12 коммутаторы, первый мультиплексор 13, мультиплексор 14 логических условий, блок 15 формирования адреса, первый 16 и второй 17 элементы И, первый 18, второй 19, третий

20, четвертый 21, пятый 22., шестой

23 и седьмой 24 элементы И11И, первый элемент 25 задержки, синхровход

26 регистра 5, второй 27, третий 28 и четвертый 29 элементы задержки.Так- 4g же показаны синхровход 30 регистра 7, вход 31 кода операции, вход 32 признака перепрограммирования„ вход 33 запуска, вход 34 прерывания и вход

35 логических условий устройства, выход 36 кода операции, выход 37 по. ля конфигурации, выход 38 поля приема данных, выход 39 поля адреса занесения информации, выход 40 поля адреса считывания, выход 41 поля выдачи данных устройства.

Блок 15 формирования адреса (фиг.2) содержит счетчик 42 индексации столбцов, счетчик 43 индексации строк, регистр 44 адреса, первый 45, второй

46 и третий 47 элементы И, счетчик

43 имеет выход 48. Кроме того, блок

15 содержит четвертый элемент И 49, первый 50 и второй 51 элементы ИЛИ, 92 2 первый 52 и второй 53 одновибраторы по фронту импульса. с задержкой и элемент 54 задержки.

Микропрограммное устройство управления на фиг.3 показано в структуре систолического процессора, Систолический процессор в общем случае содержит микропрограммное устройство 55 управления, входной буфер 56, входной коммутатор 57 (К1), программируемую систолическую матрицу 58 (ПСМ), выходной коммутатор 59 (К2) и выходной буфер 60, которые осуществляют связь с управляющей машиной через шину данных (ЩЦ), Это позволяет добиться гибкости в функционировании сис.толического процессора и получении результата вычислений в программируемой систолической матрице (СМ), в которой возможно как программирование каждого процессорного элемента (ПЭ) в массиве, так и конфигурации связей между ними (маршрутов прохождения данных), что позволяет использовать в устройстве преимущества программируемой динамической адаптации: гибкость, высокое быстродействие, относительную универсальность при решении определенного класса задач.

Функционирование устройства основано на двух основных режимах: настройка ПЭ в систолическом процессоре (СП) на 811Я- или М1МД-обработку (блок I); решения задачи на СП с использованием динамической адаптации структуры процессора и маршрутов передачи данны:: в процессоре (блоки ?Т-V).

Мультиплексор 14 логических усО ловий предназначен для реализации логической функции

P — Я х; у;

1=1 где х — значейие i ro логического

1 условия на входе 35 устройства; у; = Д k !

9 если в соответствующем

/.;

I разряде поля 7.6 регистра 7 записана 1 ; (E если в соответствую1 и щем разряде поля 7.6 регис, ра 7 записан "0".

5419

20

30

40

50

3 13

m — - разрядность кода логических условий, поступающего на вход 35 устройства; р — разрядность поля логических условий регистра 7, причем р е 2

Микропрограммное устройство управления функционирует в двух режимах: режим программирования ПЭ CM на S1ÌÄ- или М1МД-обработку; режим выработки управляющих сигналов с программируемой динамической адаптацией структуры СП и маршрутов передачи данных в СП.

Режим программирования ПЭ CM на

81МД- или М1МД-обработку инициируется одновременной подачей двух единичных импульсов на входы 32 и 33 устройства, которые устанавливают триггеры 9 и 8 соответственно в нулевое и единичное состояния (фиг,1), Кроме того, импульс, поступающий на вход 33 устройства, обнуляет все регистры устройства, подготавливая их к работе. Единичное состояние триггера 8 обеспечивает запуск ГТИ

10, последовательность импульсов которого синхронизирует работу устройства.

На вход 31 устройства подается код операции (команда) с управляющей машины. Эта информация заносится и хранится до следующего приема команды в регистр 3. Формат записанной команды состоит из четырех основных частей и хранится в полях 3.1-3.4 регистра 3. Поле 3.1 регистра 3 хранит код операции, на который необходимо настроить все ПЭ CM (в случае 81МД-организации), или код операции микропрограммы (блока 1 памяти), по которому каждому ПЭ СМ с помощью блока 15 присвоен свой код операции, которую он выполняет в процес се М1МД-обработки. Поле 3.2 регистра

3 представляет собой один разряд, единичное значение которого говорит о необходимости настройки ПЭ СМ на

М1МД-обработку, а нулевое — на 81МДобработку. информации, проходящей через CM. Поле 3.3 регистра 3 содержит код операции (начальный адрес микропрограммы), который управляет динамической адаптацией маршрутизации прохождения данных в CM и способом приема данных в CM в зависимости от выполнения логических условий на входе 35 устройства. Поле-метка 3.4

4 регистра 3 индицирует единичный сигнал только в случае необходимости перепрограммирования ПЭ в СМ в соответствии с необходимым алгоритмом.

Единичные сигналы с инверсного выхода триггера 9 и поля 3.2 регистра

3 (в случае настройки на М1МД-обработку) поступают соответственно на третий и второй входы элемента И 16, открывая его для прохождения тактовых импульсов ГТИ 10. Нулевой сигнал с прямого выхода триггера 9, поступая на первый вход элемента И 17, запрещает прохождение через него тактовых импульсов, а следовательно и второй режим функционирования устройства °

Нулевой сигнал с выхода элемента

ИЛИ 19,поступая на соответствующие входы коммутатора 11, разрешает прохождение кода операции (начального адреса микропрограммы) из поля 3.1 регистра 3 на информационный вход регистра 4. Эта запись синхронизируется первым тактовым импульсом с выхода элемента И 16. По адресу в регистре 4 происходит считывание из блока 1 памяти в регистр 5 кода операции (определенного ПЭ в СМ) и этот код с выхода поля 5.2 регистра 5 через мультиплексор 13, который работает по первому входу (на его управляющем входе — единичный уровень сигнала с поля 3.2 регистра 3) поступает на выход устройства, где с соответствующим адресом ПЭ в СМ, для которого эта информация предназначена, образует группу сигналов на выходе

36 устройства, Информация с выхода 36 устройства поступает в IICM (фиг;3), где обрабатывается соответствующим образом. Адрес следующей микрокоманды с выхода поля 5.1 регистра 5, проходя через открытый первый вход коммутатора 11 (по единичному сигналу с выхода элемента ИЛИ 19), по второму тактовому импульсу записывается в регистр 4 адреса и программирование ПСМ на М1МД-обработку продолжено аналогично рассмотренному. IIo окончании программирования ПСМ единичный сигнал конца микропрограммы с поля 5.3 регистра 5 через второй вход элемента ИЛИ 17 поступает нa установочный вход триггера 9 и устанавливает этот триггер в единичное состояние, которое индицирует процесс завершения программирования

ПСМ на М1МД- или 51МД-обработку.

5 13

Адресация ПЭ в ПСМ при программировании происходит с помощью блока 15 (фиг„2) следующим образом.В начале программирования ПСМ счетчики

42 и 43, а также регистр 44 находят— ся в нулевом состоянии. Единичный сигнал с поля 3.4 регистра 3 поступает на третий (тактовый) вход блока

15, разрешая тем самым прохождение тактовых импульсов на суммирующий вход счетчика 42. По завершении первого тактового импульса на выход 36 устройства выдан код операции на

ПЭ в ПСМ, имеющий адрес "0,0" (нумерация строк и столбцов начинается с нуля),так как элемент 28 задержки задержит первый тактовый импульс ва время одного такта и увеличения содержимого счетчиков 42 и 43 не происходит.

Второй тактовый импульс, поступая на суммирующий вход счетчика 42, увеличивает его содержимое на "1" и оставляет счетчик 43 в нулевом со стоянии. Этот же импульс, проходя через элемент 54 задержки (что обусловлено переходными процессами счетчиков) синхронизирует запись адреса следующего ПЭ в ПСМ .("0,1"), для которого предназначен очередной код операции в поле 5.2 регистра 5. При достижении адреса граничного ПЭ в

ПСМ в данной строке на выходе элемента И 46 появляется единичный сигнал, который обеспечивает через элемент И 47 увеличение содержимого счетчика 43 (устанавливает номер следующей строки) и через одновибратор 52 и элемент ИЛИ 50 обнуляет, счетчик 42. Таким образом, происходит последовательное формирование адресов (код номера строки и код номера столбца), которые фиксируются и выдаются на выход 36 устройства с регистра 44. При достижении последней строки на выходе 48 счетчика 43 индицируется единичный сигнал„ и при достижении последнего столбца (последний адресуемый ПЭ в ПСМ) единичный сигнал на выходе элемента И

46, проходя через открытый элемент

И 49, выдает на выход признака индикации блока 15 единичный сигнал и че. рез одновибратор 53 и элементы ИЛИ

50 и 51 обнуляет счетчики 42 и 43, подготавливая блок 15 к следующему циклу программирования.

При настройке ПЭ в СП на SIÙ-обработку (что индицируется нулевым

54192 б

55 сигналом в поле 3.2 регистра 3) мультиплексор 13 работает по своему второму входу (на его управляющем входе — нулевой сигнал) и на выход 36 устройства поступает код операции из поля 3.1 регистра 3 (единый для всех ПЭ B массиве), и происходит последовательная настройка всех ПЭ на этот код с помощью блока 15 аналогично рассмотренному. При завершении программирования ПЭ в ПСМ на выходе элемента ИЛИ 20 появляется единичный сигнал, который перебрасывает триггер 9 в единичное состояние и через время задержки элемента 27 обнуляет регистры 4 и 5, подготавливая их к следующему этапу программирования.Таким образом, завершение режима настройки ПЭ СМ индицируется единичным состоянием триггера 9. После программирования ПЭ в ПСМ устройство готово к функционированию во втором режиме °

В режиме выработки управляющих сигналов с программируемой динамической адаптацией структуры СП и маршрутов передачи данных в СП единичный уровень сигнала с прямого выхода триггера 9 открывает элемент И 17 для прохождения тактовых импульсов с ГТИ

10 на входы синхронизации регистра

6, блока 2 и регистра 7. Нулевой сигнал с выхода элемента ИЛИ 24, поступая на соответствующие входы коммутатора 12, разрешает прохождение информации из поля 3.3 регистра 3 (кода операции) на информационный вход регистра 6, синхронизация записи в который происходит по тактовому импульсу с выхода элемента И 17. Начинается функционирование группы блоков устройства, включающей коммутаторы 12, регистр 6, блок 2 памяти, регистр 7 микрокоманд, мультиплексор 14 логических условий, элементы

ИЛИ 23 и 24, элемент И 17 и элемент

29 задержки, обусловленное переходными процессами регистра 6 и блока

2 памяти. По каждому тактовому импульсу в СП выдается микрокоманда, формат которой представлен полями регистра 7. Поле 7.1 регистра 7 (выход 37 устройства) задает структуру

ПСМ, т.е, определяет конфигурацию пространственных связей между ПЭ в

CM (фиг.1 и 3). Поля 7..4 и 7.3 (выходы 40 и 39 устройства) определяют адреса считывания и занесения инфор4192

7 135 мации соответственно до обработки и после обработки информации СП.

Ноля 7.2 и 7,5 регистра 7 (выходы

38 и 41 устройства) задают маршруты передачи данных относительно входного и выходного буферов в ПСМ. Поле

7.6 регистра 7 является полем логических условий и совместно с информацией, поступающей на. вход 35 устройства, с помощью мультиплексора

14 и элемента ИЛИ 23 задает ветвления в микропрограмме в случае необходимости динамической адаптации структуры СП и маршрутов передачи данных.

B точках ветвления микропрограммы с помощью элемента ИЛИ 23 и коммутатора 12 происходит модификация адреса в соответствии со значением логического условия на выходе мультиплексора 14. При появлении единичного сигнала на выходе поля 7,8 регистра 7 (выполнение микропрограммы закончено) решение задачи СП завершается и по этому сигналу происходит обнуление регистров 6 и 7 и триггера 8 пуска. ГТИ 10 заканчивает свою работу до следующего цикла функционирования устройства. Если в следующем цикле фуйкционирования устройства нет необходимости перепрограммирования операции ПЭ в СП, то его работа начинается подачей единичного сигнала на вход 33 устройства и нулевого сигнала на вход 32 устройства (триггер

9 сохраняет свое единичное состояние), Формат команды, записанной из управляющей машины в регистр 3, в этом случае соответствует нулевым полям 3.1, 3.2 и 3.4 и ненулевому полю 3.3 регистра 3, т.е. в "активизированном™ режиме задействованы выходы 37-41 устройства. Выход 36 устройства "активизируется" только в режиме программирования ПЭ СП.

Работа устройства может быть прервана (например, по сигналу управляющей машины или оператора) единичным импульсом, поступающим на вход 34 устройства. В случае необходимости перепрограммирования ПЭ в СП на новый алгоритм и решения задачи с заданным алгоритмом функционирование устройства происходит аналогично рассмотренному.

Формула изобретения

1. Микропрограммное устройство управления,содержащее блок памяти про-.

55 грамм, блок управляющей памяти, первый и второй регистры адреса, первый и второй регистры микрокоманд, мультиплексор логических условий, триггер пуска, триггер программирования, генератор тактовых импульсов,первый и второй коммутаторы, два элемента ИЛИ, два элемента И и первый элемент задержки, причем выход первого коммутатора соединен с информационным входом первого регистра адреса, выход первого регистра адреса подключен к адресному входу блока памяти программ, выход которого соединен с информационным входом первого регистра микрокоманд, выход поля адреса следующей микрокоманды первого регистра микрокоманд подключен к первому информационному входу первого коммутатора, вход запуска устройства соединен с единичным входом триггера пуска, выход которого подключен к входу запуска генератора тактовых импульсов, выход второго коммутатора соединен с информационным входом второго регистра адреса, выход которого подключен к адресному входу блока управляющей памяти, выход которого соединен с информационным входом второго регистра микрокоманд, выход поля логических условий второго регистра микрокоманд подключен к первому входу мультиплексора логических условий, второй вход которого является входом логических условий устройства, выход поля адреса следующей микрокоманды второго регистра микрокоманд подключен к первому информационному входу второго коммутатора, выход первого элемента ИЛИ подключен к нулевому входу триггера пуска, первый и второй входы первого элемента ИЛИ соединены соответственно с входом прерывания устройства и выходом поля признака выполнения микропрограммы второго регистра микрокоманд, первый и второй входы и выход второго элемента ИЛИ подключены соответственно к модифицируемому разряду поля адреса следующей микрокоманды второго регистра микрокоманд, выходу мультиплексора логических условий и модифицируемому разряду первого информационного входа второго коммутатора, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения за счет реализации программируемой динамической адаптации мар1354192 шрутов передачи данных, оно содержит регистр управления, блок формирования адреса, мультиплексор программирования, третий, четвертый, пятый, шестой и седьмой элементы ИЛИ, второй, третий и четвертый элементы задержки, при этом выход первого элемента И соединен с входом синхронизации первого регистра адреса и входом первого элемента. задержки, выход которого подключен к входу разрешения обращения блока памяти программ и входу синхронизации первого регистра микрокоманд, первый и второй входы третьего элемента ИЛИ соединены соответственно с выходом второго элемента задержки и входом запуска устройства, выход третьего элемента ИЛИ подключен к входам сброса первого регистра адреса и первого регистра микрокоманд, вход и выход четвертого элемента ИЛИ соединены соответственно с выходом первого регистра адреса и управляющим входом первого коммутатора, пер вый, второй и третий входы первого элемента И подключены соответственно к выходу генератора тактовых импульсов, выходу поля признака обработки регистра управления и инверсному выходу триггера программирования, первый и второй информационные входы, управляющий вход и выход мультиплексора программирования соединены соответственно с выходом поля кода операции первого регистра микрокоманд, выходом поля кода операции регистра управления, выходом поля признака обработки регистра управления и выходом кода операции устройства, вход сброса, первый и второй тактовые входы, информационный выход и выход признака индексации блока формирования адреса подключены соответственно к входу запуска устройства, выходу третьего элемента задержки, выходу поля метки перепрограммирования регистра управления, выходу кода операции устройства и первому входу пятого элемента ИЛИ, второй вход и выход которого соединены соответственно с выходом поля конца микропрограммы первого регистра микрокоманд и входом второго элемента задержки, единичный и нулевой входы и прямой выход триггера программирования подключены соответственно к выходу пятого элемента ИЛИ, входу признака перепрограммирования устройства и пер5

55 вому входу второго элемента И, второй вход которого соединен с выходом генератора тактовых импульсов, который подключен также к входу третьего элемента задержки, выход второго элемента И соединен с входом синхронизации второго регистра адреса и входом четвертого элемента задержки, выход которого подключен к входу разрешения обращения блока управляющей памяти и входу синхронизации второго регистра микрокоманд, выходы поля конфигурации, поля приема данных, поля адреса записи, поля адреса считывания и поля выдачи данных которого соединены с одноименными выходами устройства, вход сброса, информационный вход, вход синхронизации и выход поля начального адреса регистра управления подключены. соответственно к входу запуска устройства,входу кода операции устройства, входу синхронизации устройства и второму информационному входу второго коммутатора, первый и второй входы и выход шестого элемента ИЛИ соединены соответственно с выходом поля признака выполнения микропрограммы второго регистра микрокоманд, входом запуска устройства и входами сброса второго регистра адреса и второго ретистра микрокоманд, а вход и выход седьмого элемента ИЛИ подключены соответственно к выходу второго регистра адреса и управляющему входу второго коммутатора.

2. Устройство по п.1, о т л и — ч а ю щ е е с я тем, что блок формирования адреса содержит счетчик индексации столбцов, четыре элемента И, счетчик индексации строк, регистр адреса, два элемента ИЛИ, два оцновибратора и элемент задержки, вход и выход которого соединены соответственно с выходом первого элемента И и входом синхронизации реги— стра адреса, первый и второй входы и выход первого элемента И подключены соответственно к первому и второму тактовым входам блока и счетному входу счетчика индексации столбцов, выход которого соединен с первым информационным входом регистра адреса и входом второго элемента И, выход которого подключен к первому входу третьего элемента И и входу первого одновибратора, вход сброса блока соединен с входом сброса реll 1З гистра адреса и первыми входами первого и второго элементов ИЛИ, второй и третий входы и выход первого элемента ИЛИ подключены соответственно к выходу первого одновибратора, выходу второго одновибратора и входу сброса счетчика индексации столбцов, второй вход и выход второго элемента ИЛИ соединены соответственно с выходом второго одновибратора и входом сброса счетчика индексации строк, выход которого подключен к второму информационному входу

54192 регистра адреса.и первому входу четвертого элемента И, второй вход которого соединен с выходом второго элемента И, выход четвертого эле5 мента И подключен к выходу приэнака индексации блока и входу второго оцновибратора, второй вход и выход третьего элемента И соединены соот10 ветственно с выходом первого элемента И и тактовым входом счетчика индексации строк, а выход регистра адреса подключен к информационному выходу блока.

1354192

Составитель Г. Виталиев

Редактор Н.Бобкова Техред А.Кравчук

Корректор Л. Пилипенко

Заказ 5695/44 Тираж 671 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная,4

Микропрограммное устройство управления Микропрограммное устройство управления Микропрограммное устройство управления Микропрограммное устройство управления Микропрограммное устройство управления Микропрограммное устройство управления Микропрограммное устройство управления Микропрограммное устройство управления 

 

Похожие патенты:

Изобретение относится к цифровой вычислительной технике, в частности к устройствам приоритета, и может быть использовано для обработки запросов на обслуживание от нескольких активных устройств

Изобретение относится к вычислительной технике и может быть использовано в распределенных автоматизированных системахсбора и обработки информации

Изобретение относится к области вычислительной техники, а именно к устройствам для определения f7f,.r старших значащих разрядов, и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах приема и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах с асс циативной выборкой

Изобретение относится к вычислительной технике, может быть использовано в ассоциативных запоминающих устройствах, в схемах выбора приоритета и является усовершенствованием устройства по авт

Изобретение относится к вычислительной технике, а именно к устройствам приоритета

Изобретение относится к вычислительной технике, в частности к устройствам приема и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними и запоминающими устройствами, а также в автоматизированных банках данных

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними устройствами или -запоминающими устройствами с многоформатным представлением данных

Изобретение относится к вычислительной технике и может быть использовано в схемах приоритета, в ;- системах аппаратного контроля средств вычислительной техники

Изобретение относится к автоматике и вычислительной технике, а точнее к приоритетной обработке данных, и предназначено для использования в мультипроцессорных системах, в локальных сетях и в системах распределенного управления

Изобретение относится к вычислительной технике и может быть использовано для организации доступа к коллективно используемому ресурсу

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к вычислительной технике и предназначено для использования в локальных вычислительных сетях с шинной топологией для управления передачей пакетов данных через общий канал

Изобретение относится к способам управления перегрузкой сообщениями элементарной программы в электронной системе коммутации

Изобретение относится к области вычислительной техники и может быть применено в системах обмена данными

Изобретение относится к отвечающей системе, то есть способной к работе в реальном масштабе времени и толерантной к ошибкам системе для обработки сигналов, с множеством блоков обработки данных, которые соединены друг с другом через блоки передачи данных

Изобретение относится к вычислительной технике и может найти применение в отказоустойчивых многопроцессорных системах для перераспределения нагрузки между процессорами во время отказов

Изобретение относится к вычислительной технике и может быть использовано в устройствах последовательно-параллельного обслуживания запросов абонентов с переменным распределением потоков информации по линиям связи
Наверх