Синхронный делитель частоты

 

Изобретение относится к импульсной технике и может быть использовано , например, при построении хронизаторов, цифровых синтезаторов и электромузыкальных инструментов. Целью изобретения является увеличение коэффициента деления. Синхронный делитель частоты содержит пять IK- триггеров 1-5, пять элементов И 6- 10, входную шину 11 и шину 12 сброса . Работа синхронного делителя частоты , выполненного по предложенной схеме, определяется лоп-гческими уравнениями для I- и К- входов всех 1К Триггеров и поясняется временными диаграммами, приведенными в описании изобретения. Цикл работы синхронного. делителя частоты повторяется через каждь1Й тридцать один входной импульс.. 2 ил. с е

СОЮЗ СОЕЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (191 (И) А1 (51)4 Н 03 К 23/40

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4096069/24-21 (22) 23.07.86 (46) 15.05.88. Бюл. 1- 18 (72) В.И.1 1яснов (53) 621.374 (088.8) (56) Авторское свицетельство СССР

М - 1226660, кл. Н 03 К 23/40, 11..10.84.

Авторское свидетельство СССР

Р 1322470, кл. Н 03 К 23/40, l2.02.86, (54) СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ (57) Изобретение относится к импульс- ной технике и может быть использовано, например, при построении хронизаторов, цифровых синтезаторов и электромузыкальных инструментов.

Целью изобретения является увеличение коэффициента деления. Синхронный делитель частоты содержит пять IKтриггеров 1-5, пять элементов И 6l0, входную шину 11 и шину 12 сброса. Работа синхронного делителя частоты, выполненного по предложенной схеме, определяется логическими уравнениями для I H К- входов всех

IK-триггеров и поясняется временными диаграммами, привеценными в описании изобретения. Цикл работы синхронного. целителя частоты повторяется через каждый тридцать один входной импульс..

2 ил.

1396275

Изобретение относится к импульсной технике и может быть использовано, например, при построении хронизаторов, цифровых синтезаторов часто- 5 ты, электромузыкальных инструментов.

Цель изобретения — увеличение коэффициента деления.

На фиг.l приведена электрическая функциональная схема синхронного делителя частоты; на фиг.2 — временные диаграммы, поясняющие его работу.

Синхронный делитель частоты содержит первый 1, второй 2, третий 3, четвертый 4 и пятый 5 IK-триггеры, 15 первый 6, второй 7, третий 8, четвертый 9 и пятый 10 элементы И, входную шину 11 и шину 12 сброса, которые соединены соответственно с С- и Rвходами всех IK-триггеров 1 — 5. Вы- 20 ход первого элемента И.6 соединен с

I- и К.-входами пятого IK-триггера 5, первый вход — с инверсным выходом четвертого IK-триггера 4, второй вход — с К-входом первого IK-триггера 1, с первым входом пятого элемента И 10 и с прямым выходом второго

IK-триггера 2, I-вход которого соединен с прямым выходом первого IK-триггера 1, Х-вход которого соединен с ЗО прямым выходом третьего IK-триггера 3, I-вход которого соединен с вы— ходом четвертого элемента И 9, первый вход которого соединен с прямым выходом четвертого IK 4.

Инверсный выход первого IK-триггера

1 соединен с К-входом второго IKтриггера 2, с вторыми входами четвертого и пятого элементов И 9 и !О, с третьим входом первого элемента И 6 и с первыми входами второго 7 и третьего 8 элементов И, вторые входы которых соединены с четвертым входом первого элемента И 6 и с инверсным выходом тРетьего IK-триггеРа 3, 45 третьи входы — соответственно с инверсным выходом пятого 5 и с прямым выходом второго. 2 IK-триггеров, выходы — соответственно с I- и с

К-входами четвертого IK-триггера

Выход пятого элемента И 10 подключен к К-входу третьего ЕК-триггера 3.

При указанной схеме соединения элементов синхронного делителя частоты логические уравнения для I- и К-вхо55 дов всех IK-триггеров 1 — 5 следующие:

1 q g, 2 1 1 > 1(I,= q,q„q„ I = q„Qq,q Q,; — q,; Кэ- q,q„ 1 ЛЗ! qlqЛ 3 0 где индексы у буквенных обозначений соответствуют номеру Ек-триггера, а Q u Q обозначают сигнал соответственно на прямом и инверсном выходах IK--триггера.

На фиг.2 обозначены вход — входной сигнал (входные импульсы) на шине ll i — порядковый номер состояния (такта 1 синхронного делителя час» тоты и порядковый номер входного импульса на шине 11; Q — сигнал на прямом выходе j -го ЕК-триггера, где

j = 1,2,...,5.

Работа синхронного делителя часто ты, определяемая логическими уравнениями для I- и К-входов всех IK-триггеров 1 вЂ, 5 проходит в следующем порядке.

По сигналу "Сброс", поступающему в виде импульса по шине 12, все ЕК-триггеры 1 — 5 устанавливаются в исходное (нулевое) состояние, после чего состояния выходов (фиг.2, при i = О} будут Г „= 0; 0 = О; 0 = О, 0 = 0;

О.

На основании логических уравнений для I- и К-входов всех IK-триггеров синхронного делителя частоты состояния I- и К вЂ вход следующие: — Q>= О1 Ег= q „= О, Ез- Q,Q,= О

I - q „q q — I ) — q „q q 3q - О.

К1 Q = О, к - Q„= 1, К Q„Q = О;

К,= q,q,q, = 0; К = @ q„q,q,= О, Поскольку IK-триггер по последующему входному импульсу при I = 0 и

К = 0 не изменяет своего состояния, при I = 1 и К = 1 переключается в противоположное состояние, при

I = и К = 0 переключается в состояние "1", а при I = 0 и К = в состояние "0", то по первому входному импульсу, поступающему по шине

ll после окончания действия сигнала на шине 12, IK-триггер 4 переключается в состояние "1",а остальные IKтриггеры 1,2,3 и 5 не изменяют своего состояния (фиг.?, при = 1).

При этом состояния выходов становятся равнь;

1396775

Q = 1

q5= О.

Изменяются и состояния входов:

1; I,--1;,=0;

1 у 2

K 0K 1,К,-О,К-О,К-О.

В ре з уль тате, по в торому входному !

О импульсу на шине 11 устройство переходит в свое второе состояние, которое характеризуется следующими значениями выходов и входов IK-триггеров

1 — 5 (фиг.2, при i=2) °

40 изобретения

Формула

Синхронный делитель частоты, содержащий первый, второй, третий, Q. О; Q p o Q.= =1; О = 1; О = О;

I1 11 It 0; I 1; 1 Î; Х 0

К„- О; К = 1, "К - О; К = О; К вЂ” О.

Рассматривая и далее таким же образом работу синхронного делителя частоты получим все состояния входов и выходов каждого IK-триггера 1 — 5 25 при всех значениях i. В пятнадцатом такте Q становится равной "1"

5 (фиг а 2 при i = 1 5) а Это происходит в конце пятнадцатого такта, и это значение Q затем сохраняется в те- 3О чение с шестнадцатого по тридцатый такты, а по тридцать первому входному импульсу на шине 11 все IK-триггеры 1 — 5 возвращаются в исходное состояние.

На этом заканчивается цикл работы синхронного делителя частоты. Далее его работа повторяется через каждый тридцать один входной импульс. ! четвертый и пятый ХК-триггеры, Си R-входы которых соединены соответственно с входной шиной и с шиной сброса, первый элемент И, выход которого соединен с I- и К-входами пятого IK-триггера, первый вход — с инверсным выходом четвертого IK-триг— гера, второй вход — с К-входом первого IK-триггера, второй элемент И, выход которого соединен с I-входом четвертого IK-триггера, К-вход которого соединен с выходом третьего элемента И, первый и второй входы которого соединены с инверсными выходами соответственно первого и третьего IK- òðèããåðîâ, о т л и ч а ю шийся тем, что, с целью повышения коэффициента деления, в него введены четвертый и пятый элементы И, первый вход первого из которых соединен с прямым выходом четвертого IKтриггера, выход — с I-входом третьего IK-триггера, прямой выход которого соединен с I-входом первого IK-триггера, прямой выход которого соединен с I-входом второго IK-триггера, прямой выход которого соединен с третьим входом третьего элемента .И, с вторым входом первого элемента И и с первым входом пятого элемента И, вы-. ход которого соединен с I-входом третьего IK-триггера, второй вход— с вторым входом четвертого элемента

И, с К-входом второго IK-триггера, с инверсным выходом первого IK-триггера, с первым входом второго элемента

И и с третьим входом первого элемента И, четвертый вход которого соединен с вторым входом третьего элемента И и с вторым входом второго элемента И, третий вход которого соединен с инверсным выходом пятого IK-триггера.

Составитель А.Соколов

Редактор Е.Копча Техред Л.Сердюкова Корректор M.Ïîæo

Заказ 2504/57 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

il3035, Москва, Ж-35, Раушская наб,, ц. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Синхронный делитель частоты Синхронный делитель частоты Синхронный делитель частоты Синхронный делитель частоты 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано при построении хронизаторов, цифровых синтезаторов частоты и электромузыкаль.ньгх инструментов

Изобретение относится к импульсной технике и может быть использовано , например, при построении синхронизаторов, цифровых синхронизаторов, цифровых синтезаторов частоты и -

Изобретение относится к импульсной технике и может быть использовано , например, при построении хронизаторов, цифровых синтезаторов частоты , электромузыкальных инструментов и других приборов

Изобретение относится к импульсной технике и может бь1ть использовано , например, в синтезаторах частоты

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и синтезаторах частот

Изобретение относится к цифровой вычислительной технике и дискретной

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления
Наверх