Одноразрядный двоичный сумматор

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1411736 А1

1511 С 06 F 7/50

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4184764/24-24 (22) 21 . 01 . 87 (46) 23.07..88. Бюл. У 27 (72) 10.Г.Дьяченко (53) 681.325.5(088.8) (56) Патент США.9 4071905, кл. G 06 F 7/50, опублик. 1978.

Патент США У 4417314,— кл. С 06 F 7/50, опублик. 1983. (54) ОДНОРАЗРЯДНЫИ ДВОИЧНЬ1И СУММАТОР .,(57) Изобретение относится к области вычислительной техники и может использоваться при проектировании циф ровых устройств обработки данных и интегральных микросхем. Цель изобре тения - расширение функциональных возможностей за счет реализации функции вычитания. Сумматор содержит узел

1 формирования сигнала суммы, узел 2 формирования сигнала распространения переноса, узел 3 формирования сигнала генерации переноса, коммутатор 4, узел 5 управляемой инверсии, входы

6, 7, 8 первого и второго операндов и переноса, выходы 9, 10, 11 сигналов суммы, распространения переноса, генерации переноса, выход 12 переноса, вход 13 управления режимом работы.

1 ил.

14t 1736

Р = (ASQ) В = (А9 ) va;

G = (АЩ) /В = (A61Q) В;

С = Со V о0 о ((9 )нВ) У(АЩ ).В.

Функции P u G являются вспомогательными, расширяющими функциональные возможности сумматора, позволяет организовать ускоренный перенос при органиэации многоразрядного сумматора.

Формула и з о б р е т е н и я

Составитель В.Б

Техред N. Хода н

Редактор В.Петраш

Заказ 3655/44 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, -35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Изобретение относится к вычислительной технике и может использовать ся при проектировании цифровых устl ройств обработки данных и интегральных микросхем, Цель изобретения - расширение функциональных возможностей эа счет воэможности реализации функции вычитания, 10

На чертеже представлена схема сумматора, Сумматор содержит узел 1 формирования сигнала суммы, узел 2 формирования сигнала распространения переноса, узел 3 формирования сигнала генерации переноса, коммутатор 4, узел

5 управляемой инверсии, входы 6 и 7 первого и второго операндов, вход 8 переноса, выход 9 сигнала суммы, вы- 20 ход 10 сигнала распространения перекоса, выход 11 сигнала генерации переноса, выход 12 сигнала переноса, вход 13 управления режимом работы.

В представленной схеме подаваемый на вход 6 первый операнд эадан в прямой форме А, подаваемый на вход 7 второй операнд задан в инверсной форме B а поцаваемый на вход 8 перенос задан в прямой форме С, в связи с чем узел 1 выполнен на псслецовательно вк;ночевых элементах РАВНОЗНАЧНОСТЬ 1 и 11ЕРАВНОЗНАЧНОСТБ 15, узел

2 — на элементе И-НЕ 16, узел 3 вЂ, на ,элементе ИХ%-НЕ 17 узел 5 — на эле9

35 менге НЕРАВНОЗНАЧНОСТЪ 18. (Сумматор работает следующим образом.

При подаче на вход 13 сигнала Q=1 выполняется операция "А плюс В", где операнды А и В представлены в прямых кодах. При Я=О сумматор выполняет операцию "А минус В" также в прямых кодах.

Реализуемые сумматором на выходах

9 — 12 функции соответственно суммы, распространения переноса, генерации переноса и переноса таковы . (Area)9C =АВВЮ.;

Одноразрядный двоичный сумматор, содержащий узел формирования сигнала суммы, узел формирования сигнала распространения переноса, узел формирования сигнала генерации переноса и коммутатор, причем вхоцы узла формирования сигнала суммы соединены с входами первого и второго операндов и переноса сумматора, а выход — с выходом сигнала суммы сумматора, первые входы узлов формирования сигнала распространения переноса и узла формирования сигнала генерации переноса соединены с входом второго операнда сумматора, а выходы подключены к выходам сигнала распространения .переноса и.сигнала генерации переноса сумматора, выход коммутатора соединен с выходом сигнала переноса сумматора, управляющий вход подключен к входу переноса сумматора, а информационные входы коммутатора соединены с выхо" дами узлов формирования сигнала распространения переноса и сигнала генерации переноса, о т л и ч а.ю— шийся тем, что, с целью расширения функциональных возможностей за счет возможности реализации функции вычитания, в сумматор введен узел управляемой инверсии, информационный вход которого соединен с входом первого операнда сумматора, управляющий вход подключен к входу. управления ре- жимом работы сумматора, а выход подключен к вторым входам узлов формирования сигнала распространения переноса и сигнала генерации переноса. ерезкин ич Корректор В Бутяга

Одноразрядный двоичный сумматор Одноразрядный двоичный сумматор 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике

Сумматор // 1406591
Изобретение относится к вычис- 1лительной технике, в частности к устройствам для арифметической и ло/J гической обработки цифровой информации

Изобретение относится к вычислительной технике и может быть использовано при разработке быстродействующих устройств обработки цифровой информации

Изобретение относится к области вычислительной техники и позволяет складывать или вычитать числа, представленные в форме с плавающей запятой

Изобретение относится к области вычислительной техники и может быть использовано для построения арифметических блоков специализированных вычислительных устройств, ведущих обработку чисел в последовательном коде

Изобретение относится к вычислительной технике и может быть использовано для построения арифметико-логических устройств с плавающей запятой высокого быстродействия

Изобретение относится к импульсной технике и может быть использовано в устройствах обработки импульсных сигналов, а также в цифровых синтезаторах частот

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх