Устройство для распознавания отказов

 

Изобретение относится к средствам контроля сложньпс цифровых систем и может быть использовано для выявления и диагностики неисправностей в шрфоком классе объектов контроля . Цель изобретения - расширение функциональных возможностей устройства за счет распознавания отказов по комбинациям двоичных кодов состояния. Устройство содержит регистр 1, блок 2 элементов И, блок 3 . сравнения, два элемента И 4,5, два блока 6,7 памяти , элемент НЕ 8, блок 9 индикации , регистр 10, счетчик 11 и генератор тактовых импульсов. Распознавание отказов устройством осуществляют пут ем выделения значимой для данного о тказа группы битов кода ситуации и проверки их на совпадение со . значениями, характерными для данного отказа. Положительный эффект достигается за счет введения двух блоков памяти, регистра, блока сравнения и блока элементов Я. 1 ил. vS

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

G06 F 1100

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4147496/24-24 (22) 17. 11. 86 (46) 07.11.88. Бюл. ¹ 41 (71) Уфимский авиационный институт им.Серго Орджоникидзе (72) В.Н.Керчин, Е.Г.Лебедев, В.Н.Анненков и Г.С.Керчина (53) 681.3 (088.8) (56) Дмитриев А.К. Распознавание отказов в системах электроавтоматики.И.: Энергоатомиздат, 1983, с. 87.

Авторское свидетельство СССР № 1059550, кл. G 05 В 23/02, 1983. (S4) УСТРОЙСТВО ДЛЯ РАСПОЗНАВАНИЯ

ОТКАЗОВ (57) Изобретение относится к средствам контроля сложных цифровых систем и может быть использовано для выявления и диагностики неисправностей в широком классе объектог контроля. Цель изобретения -- расширение функциональных возможностей устройства за счет распознавания отказов по комбинациям двоичных кодов состояния.

Устройство содержит регистр 1, блок

2 элементов И, блок 3 сравнения, два элемента И 4,5, два блока 6,7 памяти, элемент НЕ 8, блок 9 индикации, регистр 10, счетчик 11 и генератор тактоьых импульсов. Распозна.вание отказов устройством осуществляют путем выделения значимой для данного отказа группы битов кода ситуации и проверки их на совпадение со значениями. характерными для данного ф отказа. Положительный эффект достигается за счет введения двух блоков памяти, регистра, блока сравнения и блока элементов H. 1 ил. цикл „ч!;,; 1,. каждот О яг>во!,— л ", -;;.

ПРИ IOЛ)ЗЛЕ.: !.":" : .(С дах сче тч1-i, 1 j (:

И з по.-:."=::.!я< т(..!:.!.-, осущест -;. !з =:!": .:::::..!-!. ".

Н "1.О !3 С "!!!1!!Е 1 С!1 P гистр . .!1:--Р, СРЯВНЕ1-П1Я КОЦО!- .:.O. .-:"i едицич11ого ур:;T;"aê...;тВЫ1! g ttIi 1ЕНТ М *- ., " Р"

ДИ11с т;: -,!",;-ОГ;.г;,....,:: !.;: .i C i;

Адрес ;.:-:.çc:ë::ñè.t..с

МЕРС" . 1К Я ЗЯ 3 Яi .OÑ:I- " Г

10 с в;,л:, Одc:.,-; Орс.! О блОI» !3 р!! дика и- ;, oq-„t»:.-1:: у, „:т.!!.! г!

-::!!2 1Ы;(Изобретены"=,,;т:;11О:..:::òoë -.;.::р Ядств;», контроля сложных .„ифро:ян1;, сж: <= . ; и может быть использовано для выявления и диагностики неиспря--" Ос ей B шир!-;ком классе Объ:= .tt"ГОБ i Ое! Р(f.!!1,.

Целью изобретет-..-!!! яг-г!я-: геR pa.cci .:рение ф . !1кцчо!! ! 1,->!и г .: 03 ...1 л, c; - с," устройства за счет ita!с!to.- ;:,"ля 1; c ;*" казов по комoч11яция;, !! - c" "t:ii, i.t <

С О С Т О Я В1 И Я, На чертеже прег!От:-:ц.!!з!!" тстройствя.

Ус тззО!1" .Т Ь О;".-t; с o2t t " ОЕ

5 два элеменIa И ц !.! -, -1!1,-, кяцчи лет у т!-, (;

I-1ера гор 12 тактовtt! -с т!-.:"и :, ..;::-.,,! !!-,"gaotIct3ItaT. д ttt," ч! с-.:;;;1;,,-- — т;;;;.tt(1...! адреса, по кото.",:: r, -:.- -я:,-„, -:;-, - . !.-.--О;;:..:

А, и " !., ",7!Тон !-.: !;-: О1 )я!;.!!1:-;.:. ; 1-":-; .,-.-. !! g стро11с на рабо .:; .-. -л -,—.-1-:!-"; образом.

ТДOИцt.tь!!! сз т при . Няк» в а) (t,o ц ОГ(717д i! : . -! !т!! ный в реги! тр !. и!.;.-;: —,;.;:: -.= "rp, входы блока 2 элемент":: l -., гтот.-t=,рядно лс!г!1!.-"!ес:".11 у-..1:..!<-.",1!яе.".с"; ня IIeкт; р

; iI

KR, ° ..д е7 !, !! . ъ !.! з *уг сряв11е!Iие . tcic;Ii ",; —., ::: 1 г..--"--.. к

1; >, пря1 !1;: е! !!:! -, - О

С >!!/PC÷!з<>, =! . - -" ° "" . . — — " —.(--т» и обеpt, .! It!ay ;Inc "1 .- -! -;;.,, н! !-;,,ь

Ьор вектор c. Б 1 и .! первого О и .с,"-Орог!: 7 .. :„...:,. -;;-ai г, соответствс1!1:.о, С-..:.-:1::!к,,-,бо;

Таким образом, в каждый момент времени индицируется послецний распознанный отказ для того чтобы

У привлечь внимание к факту возникновения отказа„ даже если отказ временный и в дальнейшем ситуация вновь становится нормальной. Б этом случае

Ф чтобы сбросить информацию об отказе, достаточно принудительно установить в единицу все разряды первого регистра 10 (код 11 ... 1 зарезервирован a нормальной ситуацией). По адресу и

1 первого б и второго 7 блоков памяти (a также по всем незадействованным адресам, если число отказов не совпадает со степенью двойки)

=---a ooÿòñÿ двоичные вектора 00 ... 0 и 11 ... 1 соответственно. !!Ормула изобретения

Устройство для распознавания отказов, содержащее первый регистр, счетчик, генератор тактовых импульсов, дна элемента И, элемент НЕ и блок индикации, причем выход первого элемента И соединен с входом записи г1ервого регистра, группа выходов которого соединена с группой входов блока индикации„ выход генератора тактовых импульсов соединен с входом элемента БЕ и тактовым входом счетчика., группа информационных выходов которого соединена с группой информациопных входов первого регистра и с группой входов второго элемента И, выход элемента НЕ соединен с первым входом первого элемента И, о т л и--::. ающ е е ся тем, что, сцелью расширения функциональных возможнос тей устройства за счет распознавания отказов по комбинациям двоичных ко дов состояния, H него введены второй регистр, блок элементов И, блок сравнения и два блока памяти, причем pyIIna адресных входов первого и второ-о блоков памяти объединены и под::жючены к группе информационных выходов счет--1икя, группы выходов первого и !.-руппы выходов второго блоков памяти соединены с первой группой входов блока элементов И и с первой группой

:входов блока сравнения соответственно, группа выходов блока элементов И. соединена с второй группой входов блока сравнения, выход сравнения которого соединен с вторым входом первого

Составитель И.Иваныкин

Техред М.Ходанич Корректор В.Бутяга

Редактор И.Шулла

Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 5647/48

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 з 14361 элемента И, группа информационных входов устройства соединена с группой информационных входов второго регистра, группа выходов которого сое14

4 динена с второй группой входов блока элементов И, вход записи второго регистра соединен с выходом второго элемента И,

Устройство для распознавания отказов Устройство для распознавания отказов Устройство для распознавания отказов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для построения арифметических блоков повышенной надежности

Изобретение относится к электросвязи и может быть использовано для передачи цифровых сигналов

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств обработки дискретной информации

Изобретение относится к вычислительной технике и позволяет повысить достоверность результатов выполнения операций и надежность путем придания устройству для вычитания свойств самокоррекции и устойчивости к отказам

Изобретение относится к вычислительной технике и может быть использовано в составе средств защиты от ошибок при обмене информацией, а также в аппаратуре передачи данных

Изобретение относится к вычислительной технике и может быть использовано при цифровой обработке параметров объектов, представленных как случайные величины, искаженные помехами

Изобретение относится к области вычислительной техники и позволяет повысить стабильность выходной информации устройства за счет предотвращения выдачи этой информации до момента завершения рабочего цикла устройства

Изобретение относится к въпис лительной технике и может быть использовано в минии макроЭВМ, работающих в системе остаточных классов ((СОК)

Изобретение относится к вычислительной технике, в частности к полупроводниковым запоминающим устройствам

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных структурах для контроля достоверности выполнения арифметических операций

Изобретение относится к вычислительной технике и может быть использовано в модулярных нейрокомпьютерных системах

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации
Наверх