Сигнатурный анализатор

 

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики дискретных блоков. Цель изобретения - повьппение достоверности контроля за счет обеспечения заданной величины сдвига между активными фронтами синхронизирующего сигнала и фронтами контролируемого сигнала. Сигнатурный анализатор содержит формирователь сигнатур, состоящий из сумматора 1 по модулю два и регистра 2 сдвига, первый блок 3 индикации, формирователь 4 коротких импульсов, группу элементов 5 задержки, мультиплексор 6, два элемента 7, 8 задержки, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 9, элемент И 10, счетчик 1 1 :мпульсов, первый переключатель 12, коммутатор 13, второй переключатель 14, дешифратор 15, второй блок 16 индикации. Сущность изобретения состоит в обеспечении оптимального выбора величины задержки сигнала синхронизации относительно контролируемого сигнала, при котором устраняется возможность различного восприятия одного и того же перепада контролируемого сигнала в смежных циклах измерения сигнатуры. 2 ил. Ф (Л с

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)4 * 06 F 11/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТ8ЕННЫИ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4236257/24-24 (22) 27.04.87 (46) 15.12.88. Бюл, № 46 (71) Харьковское научно-производственное объединение по системам автоматизированного управления (72) Ю.А.Ванжула, К,В.Кувшинов, Ю.В,Розен, В.Н.Тупкало и К.M.Óñåíêo (53) 681.3(088.8) (56) Авторское свидетельство СССР № 1048475, кл. Г 06 Р 11/00, 1982.

Авторское свидетельство СССР №,1141415, кл. С 06 F 11/26, 1981, (54) СИГНАТУРНМ1 АНАЛИЗАТОР (57) Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики

t дискретных блоков. Цель изобретения— повышение достоверности контроля эа счет обеспечения заданной величины сдвига между активными фронтами син„„30„„444776 А 1 хронизирующего сигнала и фронтами контролируемого сигнала. Сигнатурный анализатор содержит формирователь сигнатур, состоящий из сумматора 1 по модулю два и регистра 2 сдвига, первый блок 3 индикации, формирователь 4 коротких импульсов, группу элементов 5 задержки, мультиплексор

6, два элемента 7, 8 задержки, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 9, элемент И 10 счетчик 11 импульсов, первый переключатель 12, коммутатор 13, второй переключатель 14, дешифратор 15, второй блок 16 индикации. Сущность изобретения состоит в обеспечении оптимального выбора величины задержки сигнала синхронизации относительно контролируемого сигнала, при котором устраняется возможность различного восприятия одного и того же перепада контролируемого сигнала в смежных циклах измерения сигнатуры. 2 ил.

14447

Изобретение относится к вычислительной технике и может. быть использовано для контроля и диагностики дискретных блоков, Цель изобретения — повышение дос5 товерности контроля.

На фиг. 1 изображена структурная схема сигнатурного анализатора; на фиг. 2 — временные диаграммы его

10 работы.

Сигнатурный анализатор содержит формирователь сигнатур, состоящий из сумматора 1 по модулю два и регистра 2 сдвига, первый блок 3 индикации, формирователь 4 коротких импульсов, группу элементов 5.1-5,„ задержки, мультиплексор 6, элементы

7 и 8 задержки, элемент ИСКЛЮЧАЮЩЕЕ

ИЛИ 9, элемент И 10, счетчик 11 им- 2р пульсов, первый переключатель 12, коммутатор 13, второй переключатель

14, дешифратор 15, второй блок 16 индикации, синхровход 17, установочный 18 и инвормационный 19 входы. 25

Сигнатурный анализатор работает следующим образом.

При работе сигнатурного анализаI тора используются два режима прове" рок: режимы "Эталон" и "Работа". Вы" 30 бор режима проверок осуществляется с помощью переключателя 14 режима работы путем установки на его выходе соответствующего логического сигнала управления коммутатором 13.

Режим "Эталон" используется для снятия сигнатур в контрольных точках эталонного (заведомо исправного) объекта диагностирования. Эталонная сигнатура формируется в ниде пятизначного числа: четыре цифры — это собственно сигнатура данной. контрольной точки, а пятая цифра — формализованное значение кода временной задержки, вводимой вручную оператором по каналу син- „ хронизации сигнатурного анализатора,,при которой обеспечивается устойчивое отображение значения сигнатуры первым блоком 3 индикации, Режим "Работа" используется для поиска неисправнос50 тей в отказавшем дискретном блоке.

Б этом режиме предварительно необходимо с помощью переключателя 12 задержки набрать код задержки эталонной сигйатуры для выбранной точки, После этого производится измерение самой сигнатуры.

В режиме "Эталон" непосредственно перед измерением сигнатуры на вход 18

76 2 выдается сигнал установка" и происходит обнуление счетчика 11 импульсов. Через синхровход 17 сигнатурного анализатора на вход формирователя 4 коротких импульсов поступает сигнал синхронизации (фиг. 2а), с выхода которого короткие синхроимпульсы (фиг. 2б), сформированные по активно" му положительному перепаду синхросигнала, поступают на (n+1)-вход селектора импульсов и на вход первого элемента задержки. Задержанные сии хроимпульсы с соответствующих выходов первого и второго элементов задержки (фиг. 2в и фнг. 2г) поступают на соответствующие входы мультиплексо" ра 6.Код задержки с выходов счетчика

11 импульсов через коммутатор 13 поступает на входы второго блока 16 индикации и дешифратора 15. При нулевом коде задержки на выходе дешифратора 15 сформируется сигнал управления, который откроет мультиплексор по первому его входу,в результате че,гЬ на синхровход регистра 2 сдвига поступа. ют синхроимпульсы, имеющие нулевую задержку относительно синхроимпульсов, поступающих на синхровход 17 сигна турного анализатора. Данные импульсы с задержкой, равной 9 /2, где Р— номинальная задержка контролируемого сигнала, с выхода элемента 7 задержки поступают на первый вход элемента

И 10, а контролируемый сигнал через информационный вход 19 (фиг. 2е) поступает на информационный вход сумматора 1 по модулю два, на первый (че» рез элемент 8 задержки с задержкой на время (фиг. 2ж)) и на второй входы элемента ИСКЛЮЧА10ЩЕЕ ИЛИ 9. На выходе элемента ИСКЛ10ЧА10ЩЕЕ ИЛИ 9 сформируется импульс длительностью .Т, передний фронт которого совпадает с фронтом контролируемого сигнала (фиг. 2з), Этот импульс поступает на второй вход элемента И 10 и на его выходе формируется импульс (фиг, 2к), факт существования которого означает, что,активный фронт синхроимпульса, .( по которому произошло занесение информации в регистр 2 сдвига, лежит в области возможных флуктуаций фронта информационного сигнала, поэтому для устойчивого (однозначного) формирования значения сигнатуры для данкой контрольной точки объекта диагностирования необходимо увеличить задержку сигнала синхронизации относительно

14447 (информацивходного контролируемого онного) сигнала, Сформированный импульс с выхода элемента И 10 поступает на счетный вход счетчика 11 импульсов и увеличи$ вает значение счетчика 11 на единицу.

На этом первый цикл установки задержки заканчивается. Очередной цикл начинается с того, что дешифратор 15 rg в зависимости от значения кода на выходе счетчика 11 импульсов вырабатывает соответствующий управляющий сигнал (соответствующий унитарный выходной код), который иницирует про- 1б хождение через мультиплексор 6 импульсов, поступающих с первого выхода элементов 5 задержки, т,е ° импульсов с задержкой, равной Г относительно активного фронта синхросигнала, 2п поступающего на синхровход 17 (фиг.

2д), т.е. второй цикл. Аналогичным образом снова происходит анализ попа: дания активного фронта, задержанного на время, синхроимпульса в об" ласть возможных флуктуаций фронта контролируемого (информационного) сигнала. Если задержка синхроимпульсов снова окажется недостаточной, то содержание счетчика 11 импульсов сно- 30 ва увеличится на единицу. В случае установления оптимальной задержки подсчет импульсов прекращается и вторым блоком 16 индикации отображается неизменное значение кода оптимальной задержки, а после окончания последующего цикла измерения сигнатуры на, табло первого блока 3 индикации фиксируется истинное (эталонное) значение.сигнатуры, характеризующей выб- 4О ранную контрольную точку объекта диагностирования, В режиме "Работа" сигнатурный анализатор работает следующим образом. Выбор режима 1 Работа| осуществ- 4> ляется с помощью переключателя 14 режима работы. Б результате данного выбора на выход коммутатора 13 подключается вторая группа его входов, соединенная с выходами переключателя

12 задержки. Непосредственно перед измерением сйгнатуры в выбранной контрольной точке с помощью цереключателя 12 задержки набирается соответствующий эталонный код задержки, контроль установки которого-осуществляется с помощью второго блока 16 индикации. В результате срабатывания дешифратора 15 на выход мультиплек76

4 сора 6 подключается тот его вход„ который сооответствует эталонному коду задержки. Необходимо отметить, что выбор значения временной задержки (области возможных флуктуаций фронтов контролируемых сигналов объекта диагностирования) производится с некоторым запасом относительно расчетного значения, поэтому в режиме "Работа" исключается возможность совпадения фронтов контролируемых сигналов с активными фронтами сигнала синхронизации.

Таким образом, в предлагаемом сигнатурном анализаторе исключается совпадение активных фронтов синхронизирующего сигнала с фронтами контролируемых сигналов, в результате чего повышается достоверность контроля.

Формула изобретения

Сигнатурный анализатор, содержащий формирователь сигнатур, элемент

ИСКЛЮЧАВШЕЕ ИЛИ, элемент И, первый элемент задержки и первый блок индикации, причем информационный вход формирователя сигнатур соединен с входом элемента ИСКЛ10ЧАЮЦЕЕ ИЛИ и является информационным входом анализатора, выход элемента исключающее

ИЛИ соединен с первым входом элемента

И, второй вход которого соединен с выходом первого элемента задержки, группа информационных выходов формирователя сигнатур соединена с группой информационных входов первого блока индикации, о т л и ч а ю щ и и с .я тем, что, с целью повышения достоверности контроля, анализатор -содержит д>ормирователь коротких импульсов, группу из и последовательно соединенных элементов задержки, мультиплексор, второй элемент задержки, счетчик импульсов, коммутатор, два переключателя, дешифратор и второй блок индикации, причем вход формиро" вателя коротких импульсов является синхровходом анализатора, выход формирователя коротких импульсов соеди : нен с (и+1)-ым информационным входом мультиплексора и входом nepsora элемента задержки группы, выходы элементов задержки группы соединены с первого-,по и-й информационными входами мультиплексора, группа управляющих входов которого соединена с

1444776

АкаиРюю Авиийый

Актиlииц

Ю

3 г

Составитель С ° Старчихин

Редактор А. Ревин Техред Л.Олийнык Корректор М. Васильева

Заказ 6482/48 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4 группой выходов дешифратора, выход мультиплексора соединен с синхровходом формирователя сигнатур и входом первого элемента задержки, ин» формационный вход анализатора через второй элемент задержки соединен с вторым входом элемента ИСКЛЮЧА10ЩЕЕ

ИЛИ, счетный вход счетчика импульсов соединен с выходом элемента И, установочный вход счетчика импульсов является установочным входом анализатора, группа разрядных выходов счетчика импульсов соединена с первой группой информационных входов коммутатора, вторая группа информационных входов которого. соединена с группой выходов первого переключателя, управляющий вход коммутатора соединен с выходом второго переключателя, группа выходов коммутатора соединена с группами входов дешифратора и второго блока индикации.

Сигнатурный анализатор Сигнатурный анализатор Сигнатурный анализатор Сигнатурный анализатор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных узлов

Изобретение относится к вычислительной технике и может быть ис , пользовано для контроля и диагностики цифровых устройств различного назначения по методу сигнатурного анализа

Изобретение относится к коитрольио-измерительной техиике и предназначено для контроля цифровых интегральных схем с ко1 инациоиной 4 внутренней структурой в составе логических , плат

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики дискретньк объектов

Изобретение относится к вычислительной технике и может быть использовано для регистрации сигналов неисправности от логических блоков

Изобретение относится к вычислительной технике и может быть использовано в контрольно-диагностической аппаратуре для контроля функционирования и локализации неисправностей цифровых устройств

Изобретение относится к вычислительной технике и может быть использовано для контроля цифровых узлов

Изобретение относится к вычислительной технике и предназначено для комплексной отладки устройств, построенных на БИС и микропроцессорных БИС

Изобретение относится к вычислительной технике и может быть использовано в система.х тестового диагностирования цифровых устройств в качестве анализатора выходных реакций

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении БИС с самодиагностикой

Изобретение относится к вычислительной технике и может быть использовано для поиска неисправностей в многоразрядных цифровых схемах методом сигнатурного анализа

Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных объектов

Изобретение относится к автоматике и вычислительной технике и позволяет сократить аппаратные затраты при построении многоканальных сигнатурных анализат оров

Изобретение относится к вычислительной технике и может быть использовано в контрольно-диагностической аппаратуре для контроля функционирования и локализации неисправностей цифровых узлов

Изобретение относится к вычислительной технике и может быть использовано в системах контроля правильности функционирования цифровых блоков

Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля и диагностирования цифровой аппаратуры.Целью изобретения является сокращение времени обнаружения многократных искажений выходных сигналов объекта контроля в нескольких тактах работы

Изобретение относится к вычислительной технике и может найти применение в системах контроля и диагностирования цифровых устройств
Наверх