Формирователь сигнатур

 

Изобретение относится к автоматике и вычислительной технике и позволяет сократить аппаратные затраты при построении многоканальных сигнатурных анализат оров. Формирователь сигнатур содержит з ниверсальный четырехзарядный регтлстр сдвига 1, два мультиплексора 2, 3, элементы ИСКЛЮ

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (191 111) (51) 4 G F l l 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ г1,.ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И 01КРЫТИЯМ

ПРИ ГКНТ СССР (21) 4252619/24-24 (22) 01.06.87 (46) 07.02.89. Бюл. У 5 (72) В.И.Заславский, А.В.Зорин, А.С.Календарев и И.Е.Новиков (53) 681.3(088.8) (56) Вопросы радиоэлектроники. Сер.

ТПО, 1982, Ф 1, с.114-117.

Авторское свидетельство СССР

В 1238075, кл. G 06 Р ll/00, 1984. ! (54) ФОРМИРОВАТЕЛЪ СИГНАТУР (57) Изобретение относится к автоматике и вычислительной технике и позволяет сократить аппаратные затраты при построении многоканальных сигнаI турных aHBJIHsaTopoB. Формирователь сигнатур содержит универсальный четырехзарядный регистр сдвига 1, два мультиплексора 2, 3, элементы ИСКЛ101456959

Целью изобретения является сокращение аппаратных затрат при построе- 10 нии многовходовых сигнатурных анализаторов.

На фиг.l представлена структурная схема предлагаемого формирователя сигнатур; на фиг.2 — схема объединения четырех формирователей сигнатур в последовательный анализатор; на фиг.3 — схема объединения формирова" телей в параллельный анализатор.

Формирователь содержит четырехраз- 20 рядный универсальный регистр 1 сдвига, первый 2 и второй 3 мультиплексоры, первый 4, второй 5, третий 6, четвертый 7 и пятый 8 элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, ключевой элемент 9, элементы И 10 и KIH 11, элемент НЕ 12, группу информационных выходов 1316, первую группу входов 17 — 20 задания полинома обратной связи, вторую группу входов 21 и 22 задания по- 30 линома обратной связи, информационные входы 23 — 26, тактовый вход 27, установочный вход 28, первый вход 29 задания режима работы, вход 30 обрат" ной связи группы последовательных анализаторов, входы 31 и 32 задания режима работы, вход 33 обратной связи параллельного анализатора, выход, 34 свертки по модулю два формирователя, вход 35 сдвига регистра, ин- 40 формационные входы 36 — 39 регистра, управляющие входы 40 и 41 регистра, На первую группу входов 17-20 задания полинома обратной связи подается, соответственно, один из вариантов кода 0000 - . 1111, который устанавливает мультиплексоры 2 и 3 в необходимое состояние. Можно принять, что, например, при подаче на входы 17 и 18 и на входы 19 и 20 формирователя кодовых комбинаций 00 осуществляется подключение первых информационных входов, 01 — вторых информационных входов, 10 — третьих информационных входов, 11 — четвертых информационных входов мультиплексоров 2 и 3.

ЧАЮЩЕЕ ИЛИ 4,5,6,7,8, ключевой элемент 9, элементы И I О,,11 и НЕ 12.

На основе предлагаемого формирователя сигнатур может быть построен как одноканальный, так и многоканальный сигнатурный анализатор. Для увеличения числа каналов многоканального анализатора или разрядности после"

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля и диагностики в системах автоматики, вычислительных и в других цифровых устройствах. довательного анализатора можно объединить в группы четырехразрядные формирователи с помощью внешней коммутации, т.е. можно образовывать множество вариантов построения сигнатурных анализаторов с различными полиномами обратных связей и разрядностью. 3 ил. тактовый вход 42 регистра, установочный вход 43 регистра.

Объединенный последовательный и параллельный (многовходовый) сигнатурные анализаторы (фиг.2 и 3) содержат формирователи 44 сигнатур, коммутация которых осуществляется проводными соединениями.

Регистр 1 устанавливается в исходное состояние при подаче сигнала на вход 43. На входы 31 и 32 задания режима работы регистра подается кодовая комбинация в зависимости от необходимости работы регистра в режиме параллельного занесения информации.или в сдвиговом режиме. На вход

29 задания режима работы формирователя подается единичный сигнал для организации обратной связи между выходами разрядов регистра 1 и его входом 35 сдвига при работе в сдвиговом режиме или между выходами разрядов регистра 1 и его четвертым информационным входом 39 в режиме параллельного анализатора.

1456959

Если регистр 1 работает в сдвиговом режиме, то информация поступает только с четвертого информационного входа 26 формирователя через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5 и элемент

HJIH 11 на вход 35 сдвига регистра 1, информационные входы 36-39 регистра

1 закрыты комбинацией сигналов на входах 31 и 32 задания режима работы регистра.

При работе регистра 1 в параллельном режиме вход 35 сдвига регистра

1 закрыт комбинацией сигналов на вхо" дах 31 и 32 задания режима работы регистра, а информационные входы 3639 регистра открыты той же комбинацией сигналов на входах 31 и 32. Информация поступает на информационные входы 36-39 регистра с информационных входов 23-26 формирователя через элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 5-8.

Для обеспечения работы формирователя сигнатур в режиме параллельного анализатора необходимо путем внешней коммутации соединить выход 16 формирователя с входом 33 обратной связи параллельного анализатора.

Для обеспечения работы формирователя сигнатур в режиме последовательного анализатора необходимо на вход 30 обратной связи группы последовательных анализаторов подать нулевой сигнал для того, чтобы не искажалась информация, поступающая с четвертого информационного входа 26 формирователя на вход 35 сдвига регистра 1.

Для реализации определенного полинома обратной связи на входы 17—

20 формирователя необходимо подать один из вариантов кода 0000+1111, После этого в случае работы в режиме параллельного анализатора на информационные входы 23-26 подается диагностируемая последовательность сигналов и осуществляется ее свертка по выбранному полиному. В случае работы в режиме последовательного анализатора диагностируемая последовательность сигналов подается только на информационный вход 26. Свертка диагностируемой последовательности с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5 поступает через элемент ИЛИ-11 иа вход сдвига регистра 1. Информационные входы 23-25 формирователя в этом случае. не используются, поскольку

15 ойи являются входами элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 6-8, выходы которых соединены с информационными входами

36 — 38 регистра I которые, в свою очередь, заблокированы кодовой комбинацией сигналов, поступающей на управляющие входы 40 и 41 регистра

1 с входов 31 и 32 задания режима работы регистра. При необходимости повысить достоверность диагностирования в процессе его проведения изменяется код на первой группе sxoдов 17-20 формирователя, т.е. меняется образующий полином.

Таким образом, осуществляется функционирование одного четырехразрядного формирователя сигнатур.

ДЛЯ УВЕЛИЧЕНИЯ ЧИСЛЯ KÈÍßËO МНО гокаиального анализатора или разрядности последовательного анализатора можно объединить в группы четырех" разрядные формирователи с помощью внешней коммутации, т.е. можно образовывать множество вариантов построения сигнатурных анализаторов с различными полнномами обратных связей и Разрядностью.

Например, для построения восьмиразрядного сигнатурного анализатора последовательного типа выход 16 первого формирователя сигнатур подсоединяется к входу 30 обратной связи

35 группы последовательных анализаторов второго формирователя сигнатур, выход 34 первого формирователя подсоединяется к информационному входу 26 второго, выход 34 свертки по модулю два второго формирователя подсоединяется к входу 30 обратной связи группы последовательных анализаторов первого формирователя. Устанавливаются коды полиномов первого и

45 вторОГО фОрмирОвателей сигнятур пуу» тем подачи управляющих сигналов на первую группу входов 17 — 20 задания полинома обратной связи первого и второго формирователей. На входы 29 задания Режима Работы пеРвого и второго формирователей подается единичный или нулевой сигнал в зависимости от необходимости организации обратных связей с выходов разрядов регистров на входы регистров при последовательном режиме работы первого и второго формирователей.

При построении восьмираэрядного сигнатурного анализатора параллельг l

5 1456959 ного типа выход 16 первого формиро-. вателя подсоединяется к входу 33 обратной связи параллельного анализатора, выход 16 второго формирователя подсоединяется к входу 33 первого формирователя. Так же, как в случае последовательного анализатора, устанавливаются коды полиномов первого и второго формирователей сигнатур и на входы 29 задания режима работы обоих формирователей подается единичный или нулевой сигнал.

Возможно также построение сигнатурных анализаторов и для полиномов большей степени. На фиг.2 и 3 приведены, соответственно, схемы построения еигнатурных анализаторов последовательного и параллельного типов для полиномов 16 степени.

Таким образом, отличием предлагаемого решения от известного являет" ся то, что в зависимости от подаваемых сигналов на вход задания режима работы формирователя и на входы задания режима работы регистра формирователь сигнатур может работать как последовательный или многовходовой сигнатурный анализатор.

Положительный эффект — экономия оборудования при использовании изобретения по сравнению с известными решениями которая выявляется при по5 строении многоканального анализатора.

Так, для построения четырехканального анализатора необходим один формирователь, выполненный по предлагаемойосхеме. В то же время для построения этого анализатора требуется четыре известных четырехразрядных формирователя.

Формула изобретения

Формирователь сигнатур, содержащий регистр сдвига, два мультиплексора, первый и второй элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и ключевой элемент, причем тактовый и установочный входы регистра сдвига являются соответственно тактовым и установочным входами формирователя, первый разрядный выход регистра сдвига соединен с первым информационным входом первого мультиплексора и является первым информационным выходом формирователя, второй разрядный выход регистра сдвига соединен с вторым информационным входом первого мультиплексора, пер5

55 вым информационным входом второго мультиплексора и является вторым информационным выходом формирователя, третий разрядный выход регистра сдви" га соединен с третьим информационным входом первого мультиплексора, вторым информационным входом второго мультиплексора и является третьим информационным выходомформирователя,четвертый разрядный выход регистра сдвига соединен с третьим информационным входом второго мультиплексора и является четвертым информационным выходом формирователя, группы входов управления первого и второго мультиплексоров образуют первую группу входов задания полиномов обратной связи формирователя, четвертые информационные входы первого и второго муль" типлексоров образуют вторую группу входов задания полиномов обратной связи формирователя, выходы первого и второго мультиплексоров соединены с входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является первым информационным входом формирователя, а выход соединен с информационным входом ключевого элемента, выход которого является выходом свертки по модулю два формирователя, отличающийся тем, что, с целью сокращения аппаратных затрат, формирователь содержит третий, четвертый и пятый элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент И, элемент, ИЛИ и элемент НЕ, причем первый вход элемента И соединен с выходом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, управляющий вход ключевого элемента соединен с выходом элемента НЕ, вход которого соединен с вторым входом элемента И и является первым входом задания режима работы формировате" ля, второй, третий и четвертый информационные входы формирователя подключены к первым входам третьего, четвертого и пятого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соответственно, выходы которых подключены соответственно к первому, второму и третьему информаионным входам параллельной записи регистра сдвига, четвертый информационный вход параллельной записи которого соединен с выходом элемента И и первым входом элемента ИЛИ, второй вход которого является входом обрат1456959

Раг..7

Составитель С.Старчихин

Редактор О.Юрковецкая Техред М.Ходанич Корректор В.Бутяга г

Заказ 7489/47 Тираж 667 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r . Ужгород, ул . Проектная, 4 ной связи формирователя для группы по следов ательных анализ ато ров, выход элемента ИЛИ соединен с входом сдвига регистра сдвига, управляющие входы регистра сдвига образуют группу входов задания режима работы формирователя, второй вход третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ является входом обратной связи формирователя для параллельного анализатора, первый и второй информационные выходы регистра сдвига соединены с вторыми входами четвертого и пятого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соответственно. сливаcrC/7

Рпи раЮалы юиифы

Формирователь сигнатур Формирователь сигнатур Формирователь сигнатур Формирователь сигнатур Формирователь сигнатур 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных объектов

Изобретение относится к вычислительной технике и может быть использовано для поиска неисправностей в многоразрядных цифровых схемах методом сигнатурного анализа

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении БИС с самодиагностикой

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики дискретных блоков

Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных узлов

Изобретение относится к вычислительной технике и может быть ис , пользовано для контроля и диагностики цифровых устройств различного назначения по методу сигнатурного анализа

Изобретение относится к коитрольио-измерительной техиике и предназначено для контроля цифровых интегральных схем с ко1 инациоиной 4 внутренней структурой в составе логических , плат

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики дискретньк объектов

Изобретение относится к вычислительной технике и может быть использовано для регистрации сигналов неисправности от логических блоков

Изобретение относится к вычислительной технике и может быть использовано в контрольно-диагностической аппаратуре для контроля функционирования и локализации неисправностей цифровых узлов

Изобретение относится к вычислительной технике и может быть использовано в системах контроля правильности функционирования цифровых блоков

Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля и диагностирования цифровой аппаратуры.Целью изобретения является сокращение времени обнаружения многократных искажений выходных сигналов объекта контроля в нескольких тактах работы

Изобретение относится к вычислительной технике и может найти применение в системах контроля и диагностирования цифровых устройств

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств

Изобретение относится к устройствам технической диагностики и может быть использовано при контроле и поиске дефектов в радиоэлектронной аппаратуре

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств различного назначения по методу сигнатурного анализа

Изобретение относится к автоматике и вычислительной технике и может быть использовано в автоматизированных системах контроля и диагностики средств цифровой электронной техники при контроле больших объемов диагностической информации
Наверх