Буферное запоминающее устройство

 

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

А1 (19) (11) (51) 4 С 1 1 С 1 9 / 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCKOMV СВИДЕТЕЛЬСТВУ

f0 п

17

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

llO ИЗОБРЕТЕНИЯМ И OTHPblTHRM

ПРИ ГКНТ СССР (21) 4089000/24-24 (22) 14.07.86 (46) 28,02.89. Бюл. ¹- 8 (72) А.В.Глухов (53) 68 1.327,66(088.8) (56) Авторское свидетельство СССР ¹ 974411, кл. С 11 С 19/00, 1980 °

Авторское свидетельство СССР № 763970, кл. G 11 С 19/00, 1977. (54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к цифровой вычислительной технике, технике передачи дискретной информации и телеграфии и может найти применение в аппаратуре ввода — вывода данных и сопряжения узлов, обладающих различным быстродействием. Целью изобретения является повышение быстродействия буферного запоминающего устрой:ства. Устройство содержит регистры 1, .каждый из которых выполнен на триггерах 2, триггеры 3, группу элементов И 4, группу элементов И 12, входы и выходы устройства. Если z-I-й триггер находится в единичном состоянии, а i-й — в нулевом, то i-1-й триггер переключается в нулевое, сос тояние, à i†- и — в единичное. Во всех .других случаях триггеры не переключаются. Записываемое число сразу продвигается через незанятые регистры в самый последний из них, а запрещающий сигнал, соответствующий единичному состоянию триггера с управляющей схемы, возникший при поступлении импульса записи на вход 7, как бы догоняет это число и фиксирует его в самом последнем из незанятых регистров. При поступлении сигнала сброса на вход 8 все триггеры переходят в нулевое состояние, с выходов их на управляющие входы всех регистров поступают сигналы, разрешающие в них запись. Информация, хранящаяся в регистрах, при этом теряется. 1 ил.

1462421

Изобретение относится к цифровой вычислительной технике, технике передачи дискретной информации и телеграфии и может найти применение в аппа5 ратуре ввода-вывода данных и сопряжения узлов„ обладающих различным быстродействием.

Целью изобретения является повышение быстродействия буферного запоминающего устройства.

На чертеже представлена функциональная схема буферного запоминающего устройства.

Устройство содержит регистры 1, каждый из которых выполнен на триггерах 2,, триггеры 3, группу элементов И 4., выход 5 контроля записи числа, вход 6 записи, вход 7 чтения, вход 8 сброса, информационные входы 9, выход 1О наличия данных, информационные выходы 11 |я группу эле ментов И 12.

Буферное запоминающее устройство работает следующим образом. 25

Кайдый регистр 1 управляется схемой управления, в которую входят элементы И 4 и 12 и триггер 3.

При поступлении импульса записи на вход 6 производится установка 3п первого триггера 3 первой управляющей схемы в единичное состояние, в результате чего запрещается запись в первый регистр и в нем фиксируется число, находящееся на входах 9 устройства в момент поступления импульса записи на вход 6. Так как все свободные регистры доступны для записи, число, зафиксированное в первом регистре, последовательно записывается во все эти регистры. Сигнал

"i" с единичного выхода триггера 3 поступает на второй вход элемента И

4 последующей схемы управления. Сигнал "1" с выхода этого элемента ус"45 танавливает второй триггер в единичное состояние, при этом запрещается запись во второй регистр. Кроме того, сигнал "1" с. единичного выхода первого триггера поступает на первый вход соответствующего элемента И 12, сигнал "1" с выхода которого, поступая на первый вход сброса первого триггера, возвращает его в исходное состояние. Аналогично устанавливаюту ся в единичное состояние и возвращаются в нулевое состояние и остальные триггеры, кроме последнего, который устанавливается в единичное состояние и остается в нем до поступления импульса на вход 7 сигнала стирания записи. При переключении триггеров управляющих схем на соответствующие регистры последовательно подаются импульсы, запрещающие запись в них. На управляющих входах последнего регистра сигналы запрещения записи остаются., что позволяет хранить в нем записанное число, На управляющих входах всех предыдущих регистров снова действуют сигналы. разрешающие запись в них. При посту" плении последующих импульсов записи на вход 6 устройство работает аналогичным образом, только теперь не возвращаются в нулевое состояние сначала предпоследней N-1 триггер, затем N-2Ä затем N-3 и т.д. При поступлении М-го импульса записи не возвратится B нулевое состояние первый триггер. При этом в И-1 регистре будет храниться число, находившееся на входах 9 устройства при поступлении второго импульса на вход 6, в

N-2 регистре будет храниться число, находившееся на входах 9 устройства при поступлении третьегс импульса на вход 6 и т.д. В первом регистре будет храниться число, находившееся на входах 9 устройства при поступлении N-ãî импульса на вход 6,.

При поступлении ж пульса стирания записи на вход 7 с выхода элемента И

12 на первый вход сброса триггера 3 последней схемы управления поступает сигнал "1", который устанавливает этот триггер в нулевое состояние. Теперь, если предыдущий триггер находится в нулевом состоянии, последний триггер остается в нулевом состоянии и разрешает запись в последний регистр. Если предыдущий триггер находился В единичнОм состОянии То с Вы хода схемы И 4 после переключения последнего триггера в нулевое состояние на установочный вход этого триггера ПОступaeт сигнал 1, который установит его опять в единичное состояние. Появление сигнала "1" на инверсном выходе госледнего триггера, при переключении его в нулевое состояние вызовет появление сигнала "1" на выходе элемента И 12, выход которого подключен к первому входу сброса предыдущего триггера, и этот триггер установится в нулевое состояние.

Если триггер 2 находится в единичном! 4624

Формула изобретения

При поступлении сигнала сброса на вход 8 все триггеры переходят в нулевое состояние, с выходов их на управляющие входы всех регистров посСоставитель С.Шустенка

Техред М.Ходанич

Редактор О.Спесивых

Корректор С.йекмар

Заказ 731/53

Тираж 558

Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035," Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина, 101 состоянии, предпоследний триггер опять переключится в единичное состоянйе и т.д. Этот процесс будет распространяться далее, пока не устано5 вится в нулевое состояние первыи из находившихся ранее в единичном состоянии триггеров. Этот триггер обратно в единичное состояние не переключится, а останется в нулевом состоянии.

В результате при переключении триггеров после поступления импульсов на вход 7 на выходах триггеров последовательна, начиная с последнего и заканчивая первым из находившихся до поступления этого импульса в единичном состоянии триггером, появятся и пропадут сигналы, разрешающие запись в соответствующие регистры, В итоге произойдет стирание числа, храыивше- 20 гася в последнем регистре, и перезапись хранившихся чисел из предыдущих регистров в последующие, т.е. проиа зайдет сдвиг информации на одну позицию к выходам устройства. 25

Таким образом, алгоритм работы устройства сводится к следующему.

Если i-1-й триггер находится в единичном состоянии, а i-й в нулевом, то i-1 триггер переключается в нулевое состояние, а i-й — в единичное.

Во всех других случаях триггеры не переключаются. Записываемое число сразу продвигается через незанятые е, регистры в самый последний из них, 35 а запрещающий сигнал, соответствующий единичному состоянию триггера с о управляющей схемы, возникший при поступлении импульса записи на вход

7, как бы цагоняет эта число и фиксирует его в самом последнем из незанятых регистров.

21

4 тупают сигналы, разрешающие в них запись. Информация, хранящаяся в регистрах, при этом теряется.

Буферное запоминающее устройство, содержащее последовательно соединенные регистры, триггеры, первую группу элементов И, причем информационные входы первого регистра являются информационными входами устройства, выходы последнего регистра являются информационными выходами устройства, прямой выход каждого из триггеров подключен к первому входу соответствующегс элемента II.первой группы, выход которого подключен к первому входу сброса соответствующего триггера, а т л и ч а ю щ е е с я тем, чта, с целью повышения быстрадейс гвия устройства, ана содержит вторую группу элементов И, выход каждого из которых подключен к установочному входу соответствующего триггера, вторые входы сброса триггеров объединены и являются входом сброса устройства, прямой выход каждого из триггеров подключен к входу запрещения записи соответствующего регистра и первому вхацу последующего элемента И второй группы, второй вход которого подключен,к инверсному выходу соответствующего триггера, к входу записи соответствующего регистра и второму входу предыдущего элемента И первой группы, первый вход первого элемента И второй группы является входом записи устройства, второй вход последнего элемента И первой группы является входом чтения устройства, прямой выход последнего триггера является выходом наличия данных устройств. Инверсный выход первого триггера является выходом контроля записи числа устройства.

Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к информационно-вычислительной технике и технической кибернетике и может быть использовано в цифровых информационно-вычислительных системах, предназначенных для обработки двумерных массивов информации, в частности для цифровой обработки изображений.Цель изобретения - расширение функциональных возможносте за счет возможности размещения фрагмента изображения в любом месте памяти и параллельной записи/считывания злементов изображения по произвольной траектории на фрагменте

Изобретение относится к области вычислительной техники и может быть использовано для построения различных вычислительных устройств и при организации микропроцессорных.систем

Изобретение относится к вычислительной технике и может быть использовано при построении устройств , сохраняющих информацию при перерывах питания

Изобретение относится к запоминающим устройствам

Изобретение относится к ццфровой вычислительной технике и может .быть использовано в устройствах буферной памяти

Изобретение относится к вычислительной технике и может быть использовано при построении буферных запоминающих устройств системы сбора и обработки измерительной информации

Изобретение относится к вычислительной технике и моясет Сыть испол;....- зовано в устройствах ггиагног.тировання и статист.1ческо11 обработки информации

Изобретение относится к вычислительной технике и может быть использовано при создании подсистем сбора и каналов ввода измерительной информации

Изобретение относится к вычислительной технике и может быть использовано в качестве буферного запоминающего устройства для систем сбора и обработки информации

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх