Буферное запоминающее устройство

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах отображения информации. Целью изобретения является расширение области применения устройства путем обеспечения возможности считывания информации в прямом и обратном направлениях. В устройство введены сумматор, второй мультиплексор и коммутатор. Предусмотрена возможность задания начальных адресов прямого и обратного считывания. 1 ил.

СО1ОЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (5l)4 11 С 19 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Ф

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЙМ

ПРИ ГКНТ СССР

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (21) 4388702/24-24 (22) 04.03.88 (46) 23,11.89, Бюл. 1!» 43 (72) В,А,Овчинникова и Б,A,Îâ÷èííèêoâ (53) 681.327.66(088.8) (56) Заявка Японии 1!» 60-3715, кл. G 11 С 19/28, 1985.

Карцев M,А. Архитектура цифровых вычислительных машин, — М.: Наука, 1978, с. 280-28l, рис, 3-14,а, (54) БУФЕРНОЕ ЗАПОИ!1НАРЩЕЕ УСТРОЙСТВО (57) Изобретение относится к автомаИзобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах отображения информации.

Целью изобретения является расширение области применения устройства путем обеспечения возможности считывания информации в прямом и обратном направлениях.

На чертеже приведена структурная схема устройства, Устройство содержит запоминающий блок 1, первый мультиплексор 2, счетчики записи 3 и считывания 4, сумматор 5, второй мультиплексор 6, коммутатор 7. На чертеже показаны также входы 8 начального адреса прямого и обратного считывания, вход 9 направления считывания, вход 10 разрешения установки начального адреса, тактовые входы записи !1 и считывания !2, вход 13 записи-считывания, информационные гход 14 и выход 15 устройства, Буферное запоминающее устройство (БЗУ) pBO!)Tn».T следующим образом. тике и вычислительной технике и может быть использовано в устройствах отображения информации. Целью изобретения является расширение области применения устройства путем обеспечения возможности считывания информации в прямом и обратном направлениях. В устройство введены сумматор, второй мультиплексор и коммутатор, Предусмотрена возможность задания начальных адресов прямого и обратного считывания, 1 ил.

В БЗУ запись информации в запоминающий блок 1 производится во время работы адресного счетчика 3 записи, считывание из запоминающего блока 1 происходит во время работы адресного счетчика 4 считывания. Адресные сигналы на запоминающий блок 1 поступают р через первый мультиплексор 2, который подает эти сигналы во время записи со счетчика 3, а во время считывания— со счетчика 4, е

Для правильной работы адресных с© счетчиков на счетчик 3 записи должны !»Ь поступать тактовые импульсы только во время записи (ТИ ЗП), а на адресный счетчик 4 считывания — только во время считывания (ТИ СЧ), Такое построение адресного обращения к памяти позволяет записывать информацию, заполняя ячейки памяти друг за другом, причем количество ТИ ЗП может быть любым, но не большим количества ячеек блока 1. Такая запись аналогична записи информации в сдвигающий регистр. Считывание информации и.. памя1524094 ти может производиться словами любой длины, но не больше числа ячеек блока 1. При считывании в прямом направлении начальный адрес определяется кодом числа на входе И 8, При счипр тывании в обратном направлении (реверс) начальный адрес определяется кодом числа на входе М 8. Направление считывания определяется сигналом направления считывания, который управляет переключением второго мультиплексора 6 и коммутатора 7.

Считывание в прямом направлении, В этом случае через второй мультиплексор 6 на вход сумматора 5 поступает код числа M 8. .На другой вход

П сумматора 5 поступает двоичное число с выхода счетчика 3 записи, из которого вычитается код M 8. Результат пр вычитания с выхода сумматора 5 поступает на информационные входы счетчика 4 считывания и определяет первую ячейку блока 1, с которой начинается считывание. Количество бит информации, считанное из памяти, определяется числом тактовых импульсов ТИ СЧ.

Для считывания в прямом направлении тактовые импульсы ТИ СЧ через коммутатор 7 подаются на вход "+1" счетчи30 ка 4 считывания, При считывании в прямом направлении сигнал 9 выбран равным л -гическому "0" при реверсивном считывании — логической "1". В результате тактовые импульсы ТИ СЧ через коммутатор 7 поступают на вход

"— 1" счетчика 4 считывания.

Возможность записи начального числа в счетчик 4 считывания и даль- 40 нейшая выработка адресов для запоминающего блока 1 позволяет считывать информацию с памяти словом нужной длины и в нужном направлении. Поскольку запись информации в память может производиться порциями любой длины (но не более длины запоминающего блока), такое устройство может быть использовано в качестве сдвигающего регистра в том числе и реверсивного, Формула изобретения

Буферное запоминающее устройство, содержащее запоминающий блок, счетчик записи, счетчик считывания и первый мультиплексор, первый и второй информационные входы которого соединены соответственно с выходами счетчика записи и счетчика считывания, управляющий вход является входом записи-считывания устройства, а выход соединен с адресным входом запоминающего блока, информационные вход и выход которого являются информационными входом и выходом устройства, счетный вход счетчика записи является тактовым входом записи устройства, о т— л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства путем обеспечения возможности считывания информации в прямом и обратном направлениях, в него введены сумматор, второй мультиплексор и коммутатор, управляющий вход которого является тактовым входом считывания устройства, первый и второй выходы соединены соответственно с прямым и обратным счетными входами счетчика считывания, управляющий вход которого является входом разрешения установки начального адреса устройства, а информационный вход соединен с выходом сумматора, первый и второй входы которого соединены соответственно с выходами счетчика записи второго мультиплексора, первый и второй информационные входы которого являются соответственно входами начального адреса прямого и обратного считывания устройства, а управляющий вход второго мультиплексора и информационный вход коммутатора являются входом направления считывания устройства, входы записи и считывания запоминаищего блска соединены соответственно со счетным входом счетчика записи и управляющим входом коммутатора, 1524094

Тф МрРр

Составитель А,Дерюгин

Техред А.Кравчук

Редактор А,Шандор

Корректор Т. Палий

Заказ 7048/52 Тираж 558 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СС(P

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ултород, ул. Гагарина, 1О1

Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в системах сбора, передачи и обработки данных, системах управления

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано в системах приема и передачи дискретной информации специализированных вычислителей, а также в буферных запоминающих устройствах систем ввода информации многоканальных измерительных комплексов

Изобретение относится к области вычислительной технике и может быть использовано в автоматизированных системах пассивной локации, использующих цифровые вычислительные средства

Изобретение относится к вычислительной технике и может быть использовано в качестве буферной памяти для хранения тестовых воздействий при построении контрольно-диагностической аппаратуры средств вычислительной техники

Изобретение относится к области вычислительной техники и может быть использовано при проектировании запоминающих устройств на базе перестраиваемых регистров сдвига

Изобретение относится к вычислительной технике и может быть использовано в буферных запоминающих устройствах в аппаратуре обмена дискретной информацией

Изобретение относится к области вычислительной техники и может быть использовано в системах приема и передачи дискретной информации, а также в буферных запоминающих устройствах систем вывода информации многоканальных измерительных комплексов

Изобретение относится к вычислительной технике, может быть использовано в устройствах визуальной индикации и является усовершенствованием регистра по авт.св

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении устройств сдвига, блоков памяти и блоков обработки универсальных процессоров цифровых вычислительных машин

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх