Запоминающее устройство с контролем

 

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств с повышенной степенью достоверности. Целью изобретения является повышение достоверности контроля устройства. Запоминающее устройство с контролем содержит первый накопитель 1, счетчик адреса 2, блок свертки 3, первый шинный формирователь 4, первый блок сравнения 5. Введение в устройство второго накопителя 6, регистра 7, второго шинного формирователя 8, второго блока сравнения 9 позволяет обнаруживать дополнительный класс ошибок, а именно адресные сбои. 3 ил.

СО1ОЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19} (И) (51)5 С 11

1 !

t c

Ь

Г.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ФС

° °

° а

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И О ПОКРЫТИЯМ

ПРИ ГННТ СССР.

1 (21) 44)7790/24-24 (22) 09.03.88 (46) 15.01.90. Бюл. 11 2 (71) Специальное проектно-конструкторское бюро Дискрет" Одесского политехнического института (72) В.Н.Лацин, А.H.Ðoìànoa, В.П.Карпенко, И.Ф.Иуравинец и Н.И.Синегуб (53) 681,327.6(088.8) (56) Каган Б,М. Электронные вычислительные машины. М.: Энергия, 1979, с. 109, рис. 4-2, Титце У., Шенк K. Полупроводниковая схемотехника. М.: ?1ир, 1982, с. 435, рис. 237.

2 (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С КОНТРОЛЕМ (57) Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств с повышенной степенью достоверности. Цель изобретения — повышение достоверности контроля устрой- ства. Запоминающее устройство с контролем содержит первый накопитель 1, счетчик 2 адреса, блок 3 свертки, первый шинный формирователь 4, первый . блок 5 сравнения. Введение в устройство второго накопителя 6, регистра

7, второго шинного формирователя 8, второго блока 9 сравнения позволяет обнаруживать дополнительный класс ошибок а именно адресные сбои. 3 ил.

1536446

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств с повышенной степенью -досI товерности.

Цель изобретения — повышение достоверности контроля устройства.

На фиг. 1 представлена структурная схема устройства; на фиг. 2 и 3 . временные диаграммы, поясняющие рабо-! ту устройства.

Запоминающее устройство с контро,лем содержит первый накопитель 1,, .счетчик 2 адреса, блок 3 свертки, первый шинный формирователь 4, пер,вый блок 5 сравнения, второй накопитель 6, регистр 7, второй шинный формирователь 8, второй блок 9 сравнения, информационный вход-выход 10,,вход 11 чтения-записи, вход 12 син

:хрониэации, первый контрольный выход .13 и второй контрольный выход 14, Шинные формирователи могут быть реализованы на микросхемах 589ЛП16, 589АП26, 531ЛП2. Схемы сравнения мо- гут быть выполнены стандартным спосо.бом на микросхемах типа 155ЛП5 или

531СП). Счетчик 2 — обычный суммирующий счетчик с входом сброса.

Устройство работает следующим образом, В начальный момент времени проис1ходит обнуление счетчика 2 адреса и регистра 7 (цепи обнуления не показаны), В режиме записи на информационный вход-выход 10 устройства последовательно поступают данные, сопровождаемые сиихроимпульсами на входе 12 синхронизации (фиг, 2). При поступлении на вход 12 синхронизации устройства импульсов синхронизации счетчик. 2 адреса начинает работать в режиме прямого счета и по последовательно выбранным адресам в первый накопитель

1 производится запись .находящихся на входе-выходе 10 данных и сформированных блоком 3 свертки контрольных разрядов. Во второй накопитель 6 производится запись контрольных разрядов, задержанных на один такт в регистре 7, При этом шинные формирователи 4 и 8 производят передачу информации в направлении с входа на двунаправленный вход-выход. Временные диаграммы работы устройства в режиме записи приведены на фиг, 2.

В режиме чтения под действием импульсов синхронизации по выбранным счетчиком 2 адресам производится

S считывание из накопителей 1 и 6 записанной ранее информации, при этом контрольные разряды, записанные ранее в накопитель 1, сравниваются первым блоком 5 сравнения с контрольны10 ми разрядами, сформированными блоком

3 свертки. В случае несовпадения контрольных разрядов на первом контрольном выходе 13 устройства формируется сигнал сбоя ин15 формационных разрядов. 1(роме того, контрольные разряды из первого накопителя 1, задержанные на один такт в регистре 7, сравниваются вторым блоком 9 сравнения с контрольными разрядами, считанными,из второго накопителя 6, которые также были задержаны на один такт при записи. В случае слоя в адресных цепях устройства, например пропуск одного иэ адpecos в результате сбоя счетчика 2, сравниваемые контрольные .разряды не совпадут и на втором контрольном выходе 14 устройства будет сформирован сигнал адресного сбоя. Временные диаграммы работы устройства в режиме чтения приведены на фиг, 3. При этом показаны ситуации сбоя информационных разрядов (адрес сбойного информационного слова условно обозначен l) и адресного сбоя, который может возникнуть как на выходе счетчика адреса, так и в адресных цепях накопителя (в данном случае представлена ситуация пропуска адреса 3). формула изобретения

Запоминающее устройство с контро- лем, содержащее первый накопитель,. блок свертки, первый шинный формирователь, первый блок сравнения, счетчик адреса, причем информационный вход-выход первого накопителя соединен с входом блока свертки и является информационным входом-выходом устройства, выход блока свертки соединен с информационным входом первого шинного формирователя и первым входом первого блока сравнения, второй вход которого соединен с выходом первого шинного формирователя, вход-выход которого соединен с контрольным входом-выходом первого накопителя, вход чтения-записи которого соединен с входом чтения-записи первого шин5 15364 ного формирователя и является одноименным входом устройства, адресный вход первого накопителя соединен с выходом счетчика адреса, вход синхронизации которого является одноименным зходом устройства, выход первого блока сравнения является первым контрольным выходом устройства, о т л ич а ю щ е е с я тем, что, с целью повышения достоверности контроля, в устройство введены второй накопитель, регистр, второй шинный формирователь и второй блок сравнения, выход которого является вторым контрольным выходом устройства, адресный вход и вход чтения-записи второго накопителя соединены с соответствующими вхо46 6 дами первого накопителя вход чтениязаписи второго шинного формирователя соединен с соответствующим входом первого шинного формирователя, информационный вход которого соединен с первым входом регистра, первый выход которого соединен с информационным входом второго шинного формирователя, выход первого. шинного формирователя соединен с вторым входом регистра, второй выход которого соединен с вторым входом второго блока сравнения, первый вход которого соединен с выходом второго шинного формирователя, вход-выход которого соединен с контрольным входом-выходом второго нако-! пителя.

Фиа2

)536446

6(К)

7fzJ х(иЖ м(си)

Составитель В.Чеботова . Редактор М.Петрова Техред М.Ходанич Корректор В.Кабаций

Заказ ll2 Тираж 475 Подписное

ВЙИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент"„ г. Ужгород, ул. Гагарина, 101

Запоминающее устройство с контролем Запоминающее устройство с контролем Запоминающее устройство с контролем Запоминающее устройство с контролем 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в оперативных запоминающих устройствах для повышения надежности их работы

Изобретение относится к вычислительной технике и может быть использовано для контроля многоразрядных блоков памяти, а также для функционального контроля микросхем ОЗУ

Изобретение относится к вычислительной технике и может быть использовано при создании надежных быстродействующих систем памяти на базе больших интегральных микросхем памяти со словной организацией

Изобретение относится к вычислительной технике и может быть использовано для функционального контроля БИС ОЗУ, а также блоков ОЗУ

Изобретение относится к вычислительной технике и может быть использовано в оперативных запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано при исследовании запоминающих устройств

Изобретение относится к запоминающим устройствам и может найти применение в цифровых вычислительных машинах, выполненных на функциональных узлах с большой степенью интеграции

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на основе кодов, исправляющих и обнаруживающих ошибки

Изобретение относится к вычислительной технике и может быть использовано в аппаратуре контроля оперативных запоминающих устройств

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх