Устройство для контроля блоков постоянной памяти

 

Устройство для контроля блоков постоянной памяти, содержащее блок управления, элемент И, сумматор, первый и второй блоки сравнения, кольцевой регистр сдвига, первый счетчик импульсов сдвига, первый регистр константы сдвига, причем первый информационный вход первого блока сравнения является информационным контрольным входом устройства, управляющий вход блока сравнения соединен с входом блокировки блока управления, второй информационный вход первого блока сравнения соединен с выходом сумматора, счетный вход которого соединен с первым входом элемента И и третьим выходом блока управления, установочный вход сумматора соединен с пятым выходом блока управления и установочным входом первого счетчика импульсов сдвига, счетный вход которого соединен с первым выходом блока управления и является первым контрольным выходом устройства, вход сброса первого счетчика импульсов сдвига соединен с выходом элемента И, второй вход которого соединен с выходом второго блока сравнения, управляющий вход которого соединен с вторым выходом блока управления и управляющим входом кольцевого регистра сдвига, выход которого соединен с информационным входом сумматора, информационный вход кольцевого регистра сдвига является информационным входом устройства, вход сдвига кольцевого регистра сдвига соединен с первым информационным входом второго блока сравнения и выходом первого счетчика импульсов сдвига, шестой выход блока управления является вторым контрольным выходом устройства, отличающееся тем, что, с целью повышения достоверности контроля блоков памяти, в устройство введены второй счетчик импульсов сдвига, третий блок сравнения и второй регистр константы сдвига, выход которого соединен с первым информационным входом третьего блока сравнения, второй информационный вход которого соединен с выходом второго счетчика импульсов сдвига и вторым информационным входом второго блока сравнения, выход третьего блока сравнения соединен с управляющим входом первого блока сравнения, установочный вход второго счетчика импульсов сдвига соединен с пятым выходом блока управления, четвертый выход которого соединен с счетным входом второго счетчика импульсов сдвига, информационный вход которого соединен с выходом первого регистра константы сдвига.



 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств с повышенной степенью достоверности

Изобретение относится к вычислительной технике и может быть использовано в оперативных запоминающих устройствах для повышения надежности их работы

Изобретение относится к вычислительной технике и может быть использовано для контроля многоразрядных блоков памяти, а также для функционального контроля микросхем ОЗУ

Изобретение относится к вычислительной технике и может быть использовано при создании надежных быстродействующих систем памяти на базе больших интегральных микросхем памяти со словной организацией

Изобретение относится к вычислительной технике и может быть использовано для функционального контроля БИС ОЗУ, а также блоков ОЗУ

Изобретение относится к вычислительной технике и может быть использовано в оперативных запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано при исследовании запоминающих устройств

Изобретение относится к запоминающим устройствам и может найти применение в цифровых вычислительных машинах, выполненных на функциональных узлах с большой степенью интеграции

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на основе кодов, исправляющих и обнаруживающих ошибки

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх