Линейный интерполятор

 

Изобретение относится к линейным интерполяторам и может быть использовано в телевизионной технике в системах интерактивной графики, в устройствах селекции видеосигнала сложной формы и генераторах границ спецэффектов на основе светового пера, а также в автоматике и вычислительной технике в устройствах графического отображения информации. Целью изобретения является расширение области применения линейного интерполятора. Интерполятор содержит первый 1, второй 2, третий 3 блоки суммирования, первый 4, второй 5, третий 6 коммутаторы, блок 7 вычисления оценочной функции, четвертый коммутатор 8, регистр 9 оценочной функции, блок 10 формирования сигналов интерполяции, блок 11 элементов ИЛИ, блок 12 счетчиков адресных сигналов, блок 13 сравнения, блок 14 управления, блок 15 формирования адресов, блок 16 памяти, блок 17 выбора ширины линии и блок 18 стробирования. Введение блоков формирования адресов, памяти, выбора ширины линии, стробирования, а также новых связей в линейный интерполятор расширяет область его применения за счет возможности автоматического расширения интерполируемой линии при одновременном устранении дефектов в точках сопряжения интервалов интерполяции путем формирования расширенной начальной точки интерполяции. 7 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

SU. 5381 6 А2 (51) 5 G 05 В 19/13

ГОСУДАРС ПЗЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНЯТИЯМ

ПРИ ГКНТ СССР

1 :1

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ Е Ь..,10;-„;-.-, -- .3 (61 } 1439534 (21) 4409622/24-24 (22) 12.04.88 (46) 23.01.90. Бюл. Ф 3 (71) Ленинградский институт авиационного приборостроения (72) Ю.Г.Игнатьев, О.И. Капнчникова, N.М.Леонов и В.Я.Сорин (53) 62).503.55(088.8) (56) Авторское свидетельство СССР

9 1439534, кл. G 05 В 19/18, 20.04.87.

2 (54) ЛИНЕЙНЫЙ ИНТЕРПОЛЯТОР (57) Изобретение относится к линейным интерполяторам и может быть использовано в телевизионной технике в системах интерактивной графики, в устройствах селекции видеосигнала сложной формы и генераторах границ спецэффектов на основе светового пера, а также в автоматике и вычислительной технике в устройствах графического отображения информации. Це1538166 лью изобретения является расширение области применения линейного интерполятора. Интерполятор содержит первый 1, второй 2, третий 3 блоки сум" мирования, первый 4, второй 5, третий 6 коммутаторы, блок 7 вычисления оценочной функции, четвертый коммутатор 8, регистр 9 оценочной функции, блок 10 формирования сигналов интерполяции, блок 11 элементов ИЛИ, блок

12 счетчиков адресных сигналов, блок

13 сравнения, блок 14 управления, блок 15 формирования адресов, блок

16 памяти, блок 17 выббра ширины линии и блок 18 стробирования. Введение блоков формирования ацресов, памяти, выбора ширины линии, стробирования, а также новых связей в линейный интерполятор расширяет область его применения за счет возможности автоматическоro расширения интерполируемой линии при одновременном устранении дефектов в точках сопряжения интервалов интерполяции путем формирования расширенной начальной точки интерполяции ° 1 з.п. ф-лы, 7 ил.

Изобретение относится к линейным 20 интерполяторам, может быть использовано в телевизионной технике в системах интерактивной графики, в устройствах селекции видеосигнала сложной формы и генераторах границ 25 спецэффектов на основе светового пера, а также в автоматике и вычислительной технике, в устройствах графического отображения информации и является усовершенствованием устройства по авт. св. У 1439534.

Целью изобретения является расширение области применения линейного интерполятора.

На фиг.1 представлена функциональ- 35 ная схема линейного интерполятора; на фиг.2 — функциональная схема блока управления; на фиг.3 — временные

1 диаграммы работы блока управления; на фиг.4 — блок формирования адресов, 4р на фиг.5 — блок памяти; на фиг.б блок сравнения; на фиг.7 — образование дефектов на изгибах расширенной линии (а) и способ их устранения фигурой расширения начальной точки ли- 45 нии (б).

Линейный интерполятор (фиг.1) содержит первый 1, второй 2, третий 3 блоки суммирования, первый 4, второй 5, третий б коммутаторы, блок 7 вычисления оценочной функции, четвертый коммутатор 8, регистр 9 оценочной функции, блок 10 формирования сигналов интерполяции, блок 11 элементов

ИЛИ, блок 12 счетчиков адресных сигналов, блок 13 сравнения, блок 14 управления, блок 15 формирования адресов, блок 16 памяти, блок 17 выбора ширины линии, блок 18 стробирования.

Блок 14 (фиг. 2) содержит делитель

19 частоты, первый мультивибратор 20, первый 21 триггер, элемент И-НЕ 22, первый 23 элемент И, второй 24, третий 25, четвертый 26 мультивибраторы, второй 27 элемент И, второй 28 триг" гер.

Блок формирования адресов (фиг.4) содержит инвертор 29, элемент ИЛИ 30, элемент И 31, инвертор 32, триггер

33 и счетчик адресов 34.

Блок памяти (фиг.5) содержит элемент 35 памяти (ПЗУ фигуры расширения) и элемент 36 памяти (ПЗУ линии расширения).

Блок сравнения (фиг.6) содержит элементы 37 ° 1, 37.2 сравнения, стробирующие элементы 38,1 и 38.2, триггеры 39.1 и 39.2 и элемент И-НЕ 40 °

Интерполятор работает следующим образом.

Элементарные перемещения в процессе интерполяции отрезка, заданного координатами начальных и конечных точек по.оси Х (Хп и Х,) и Y (Уц и Уь), осуществляются на основании расчета в каждом такте интерполяции значения оценочной функции U; при этом, если U; > О, осуществляется элементарное перемещение по координатам Х и Y (шаг 1.1 ), если U, О, осуществляется элементарное перемещение по координате с большим перемещением. Расширение отрезка линии ведется по координате с меньшим перемещением

ЙХ = (Ха Хь) и 6Y = (Yg 7з) ю при этом расширение начальной точки интерполяции выполняется фигурой .расширения (фиг.7б).

166

20

30 дом расширения) фигуре расширения на первом выходе блока 16 вырабатывается сигнал, блокирующий генерацию адресов в блоке 15 формирования адресов.

Расширение точки интерполяции по сигналу FIG с блока 14 управления производится ромбом (фиг.7б). Выбор ромба в качестве фигуры расширения точки обусловлен тем, что наряду с простотой формирования он обеспечи45 вает достаточное качество устранения дефектов при изменении направления интерполируемой линии по сравнению с идеальной фигурой расширения — кру50 гом. Расширение линии в процессе интерполяции осуществляется по сигналу LINE с седьмого выхода с блока 14 управления по информации, считываемой из элемента 36 памяти. Процесс считывания информации из элемента 36 . памяти аналогичен описанному процессу считывания информации иэ элемента

35 памяти. Фигурой расширения в данном случае является линия, длина ко!

538

Перед выполнением первого шага интерполяции в первом 1 и втором 2 блоках суммирования происходит вычитание поступающих на их входы кодов начальных и конечных значений координат Х и Т соответственно. На выходах данных первого 1 и второго 2 блоков суммирования выставляются значения разностей ДХ и ДУ, на знаковых выходах - значения переносов Р» и Рч разностей, ЬХ и hY соответственно.Pasности ДХ и gY по координатам Х и Y c выходов данных первого 1 и второго 2 блоков суммирования поступают иа входы третьего блока 3 суммирования, осуществляющего операцию

ДЕ m bX- ДУ.

Одновременно, коды 6Х и Ó посту.пают на соответствующие входы первого коммутатора 4, который пропускает на выход меньшее (M) из hX u hY no сигналу переноса Р со знакового,.выхода третьего блока 3 суммирования, вычисляющего значение gZ.

Четвертый коммутатор 8 предназначен для осуществления первого шага алгоритма интерполяции. В качестве начального значения оценочной функ-. ции V выбирается значение меньшего (М) из ЬХ и gY выставленное на выходе первого коммутатора 4. Знак P„ для первого шага интерполяции вырабатывается в коммутаторе 8 в соответствии с правилом: M ) О; P = 1; М = О;

= О.

Дальнейшие значения оценочной функции рассчитываются следующим образом:

Ui- ) О (Є— 1) э Ui — и t ЬЕФ

V, c О (Р„= О); V; = М вЂ” 1П-,. ll.

После поступления на вход блока

14 управления сигнала разрешения интерполяции (СРИ) на его втором выходе формируется сигнал F, который записывает в блок 12 счетчиков адресных сигналов значения координат Хц и

Уц начальной точки интерполяции и сбрасывает триггеры 39.1 и 39.2 в блоке 13 сравнения. Одновременно на четвертом выходе блока 14 управления формируется сигнал F, который подключает сигналы с выходов первого коммутатора 4, поступающие на вторые входы четвертого коммутатора 8, к входу данных регистра 9 оценочной функции. На знаковый вход регистра 9 поступает сигнал Р„, выработанный в соответствии с приведенным правилом.

Эти сигналы будут записаны в регистр

9 по сигналу Fq с пятого выхода блока 14 управления.

Таким образом, интерполятор полностью подготовлен к выполнению первого шага интерполяции. В то же время, на восьмом выходе блока 14 управления сформирован сигнал FIG, который блокирует генерацию управляющих последовательностей Fö и F в блоке

14, запрещая процесс интерполяции, и разрешает работу элемента 35 памяти (ПЗУ фигуры) в блоке 16 памяти.

При этом на вторые адресные входы блока 16 памяти с выходов блока 15 формирования адресов поступают текущие адреса точек фигуры расширения, а на первые адресные входы блока 16 с выхода блока 17 выбора ширины линии — постоянный для заданной ширины линии код расширения. Блок 15 формирования адресов производит последовательную выборку адресов, по которым в элементе 35 памяти "зашиты" коды расширения. В каждый момент времени коды адреса с выхода блока 15 и код расширения с выхода блока 17 образуют адрес, выбирающий из элемента 35 памяти "зашитую" в него информацию о направлении перехода от одной точки фигуры расширения к последующей. После выбора из элемента 35 памяти всей информации о данной (определенной ко1538!66 мирование на своих выходах импульсных последовательностей для управления блоком 12 счетчиков адресных сигналов, Управляющие импульсные последовательности формируются в блоке 10 из сигнала с частотой Рц, поступающего на его четвертый вход с первого выхода блока 14 управления, Управляют формированием выходных импульсных последовательностей сигналы переноса

Р„, Р9, Р., Рц. с выходов соответственно первого 1, второго. 2, третьего . 3 блоков суммирования, а также с зна кового выхода регистра 9 оценочной функции. Сигнал Рч стробирует сигнал F„ для получения последовательности в канале меньшей координатной разности, Сигнал Р,переключает коммутатор в блоке 10 .таким образом, чтобы в канал большего проходили все импульсы Fu, а в канал меньшего простробированные Рч. Сигналы Р> и Р осуществляют выбор выхода блока 10, 5 на котором появится выходная последовательность импульсов, управляющая работой блока 12 счетчиков адресных сигналов.

В промежутках времени между им- пульсами F< будет производиться рас. ° ширение каждой интерполированной точки линией расширения, сформированной . по указанному правилу (длина линии расширения равна толщине расширяемой линии, а ее направление параллельно оси координаты с меньшим приращением).

Расширение линий осуществляется подачей сигнала LINE с седьмого выхода из блока !4 на третий вход блока 16 памяти, а также сигналом Р со знакового выхода третьего 3 блока суммирования,. Сигнал Р определяет направление, вдоль которого будет расположена линия расширения. Сам же процесс расширения аналогичен расширению начальной точки интерполяции Ха, У в по сигналу FIG.

15 кения, блокируя выдачу сигнала "Оста- 20 ляции (будут генерироваться управляю- 30

40

55 торой равна толщине расширенной линии, а.направлена она параллельно оси координаты с меньшим приращением, Информация с вторых выходов блока

16 памяти поступает на первые входы блока 18 стробирования и в виде импульсов с длитЕльностью, равной длительности стробирующих импульсов Р т„, поступает на вторые входы блока ll элементов ИЛИ, проходит через него и поступает на счетные входы блока 12 счетчиков адресных сигналов. Выходные сигналы блока 12 счетчиков будут являться кодами координат точек, образующих в совокупности фигуру расширения. Сигнал FIG с восьмого выхода блока !4 управления также поступает на седьмой вход блока 13 сравнов в случае, когда интервал интери поляции мал и координаты конечной точки интерполяции Х и Y оказываются внутри фигуры расширения.

После того, как будет расширена начальная точка интерполяции с координатами Х р и Уе, блок 14 управления снимет сигнал FIG, выставит сигнал LINE и разрешит процесс интерпощие последовательности F„ H F ). По первому импульсу Р из блока 14 в регистр 9 оценочной функции будут записаны начальное значение функции U и знак Р . После выполнения первого шага интерполяции четвертый коммутатор 8 подключит выходы данных и знака блока 7 вычисления оценочной функции к входам данных и знака регистра

9 оценочной функции. Работой блока 7 вычисления оценочной функции управляют второй 5 и третий 6 коммутаторы, переключаемые сигналом переноса Р„ со знакового выхода регистра 9 оценочной функции. В том случае, когда

Р, 1 (U ) О), на вторые входы блока 7, соединенные с выходами третьего коммутатора 6, проходит результат предыдущего цикла вычислений, а на первые входы, соединенные с выходами второго 5 коммутатора, проходит код разности

12 счетчиков адресных сигналов будет сформирован код координаты конечной точки интерполяции Хте = Х и

Yg Y q HB. BbJxo+e 6JIoKa 13 срав тек нения будет сформирован сигнал останова, который запретит дальнейший процесс интерполяции, Последняя точка Хв, Уе будет расширена линией расширения .и интерполятор будет ждать поступления новых координат Ха, Уц, 1538166

У1 и сигнала разрешения интерполяции на его входы.

Блок 13 сравнения служит для остановки процесса интерполяции при достижении конечного значения коор5 динат Xb„Y, Он состоит из двух

N+l. разрядных элементов. 37.1 сравнения по координате Х и 37.2 по координате Y (фиг.6). На первую группу 1ð входов элементов сравнения поступает

N-разрядный код значения текущей координаты с выходов счетчиков блока

12, а на вторую группу входов элементов сравнения поступает код конечно- 15 го значения координаты интерполяции.

На один из Р-1 входов заведен постоян ный уровень логической "1", а другой из & 1 входов (седьмой вход блока !3 сравнения) соединен с восьмым выходом 20 блока 14 управления ° Когда в блоке 14 управления формируется сигнал FIG (производится расширение начальной точки интерполяции), на вторых входах элементов сравнения выставляется код, 25 превышающий код конечного значения координаты интерполяции на, единицу

N+1 (старшем) разряде ° Таким образом, исключается возможность срабатывания элементов 37.1 и 37.2 сравнения при 30 расширении начальной точки интерполяции. Это может произойти в том случае, когда расстояние между начальной и конечной точками интерполяции меньше половины выбранной ширины ли35 нии (конечная точка интерполяции попадает в область фигуры расширения начальной точки интерполяции). После окончания расширения начальной точки сигнал FIG снимается и элементы 37.1 40 и 37.2 сравнения работают только по

N разрядам (N+) разряды совпадают).

При совпадении кодов текущего и конечного значений координат на выходе элементов сравнения формируются сиг- 45 налы, которые через соответствующие элементы И 38.1 и 38.2, служащие для блокировки входов триггеров 39.1 и ,39.2 от импульсных помех в моменты переключения разрядов счетчиков блока 12 адресных сигналов, взводят триггеры 39.1 и 39.2. Необходимость использования триггеров возникает в связи с возможностью неодновременного достижения конечной координаты по каналам Х и У, Сигналы с выходов триг55 геров 39.! и 39.2 суммируются на элемента И-НЕ 40 и поступают на первый вход блока 14 управления. В начале

10 следующего такта интерполяции триггера сбрасываются в "0" по сигналу c: второго выхода блока 14 управлений.

Блок 14 управления служит для синхронизации работы всех блоков интерполятора и работает следующим образом.

Сигнал разрешения интерполяции поступает на вход первого 20 мультивибратора (фиг.2). На выходе этого мультивибратора формируется импульс длительностью не менее чем время, необходимое для расширения начальной точки интерполяции фигурой расширения максимального размера, Выходной импульс мультивибратора 20 является сигналом FIG для управления блоком

13 сравнения и блоком 16 памяти. На элементе И-НЕ 22 осуществляется формирование сигнала LINE (выход 7 блока 14 управления) из сигнала FIG u внешнего сигнала останова, поступающего из блока 13 сравнения. Сигнал

LINE разрешает работу интерполятора и расширение интерполируемой линии.

Первый триггер 21 служит для привязки начала сигнала LINE поступающего на второй вход первого 23 элемента

И, к фронту тактовой частоты F . На вход делителя 19 частоты поступает внешний сигнал тактовой частоты F т °

Коэффициент деления делителя 19 частоты выбирается исходя из двух соображений. Во-первых, необходимо, чтобы интерполятор работал синфазно с внешним ОЗУ, в которое записывается сигнал по координатам интерполируемых точек. Во-вторых, периода времени,. равного периоду частоты Рт, должно быть достаточно для расширения точки интерполируемой линии до максимальной ширины. Первый 23 элемент

И разрешает прохождение частоты Fq на выходы второго 25 и третьего 26 мультивибраторов при наличии сигнала LINE. Второй 25 мультивибратор работает по заднему, а третий 26 мультивибратор — по переднему фронтам ( частоты F . Импульсные последовательт ности с частотами Гц и Fc сдвинуты друг относительно друга на время, необходимое для расчета направления шага в блоке 7 вычисления оценочнбй функции и используются: à — для управления регистром 9 оценочной функции, а F — для формирования сигналов интерполяции в блоке 10.

Второй элемент И 27 запрещает прохождение импульсов F во время им8166

ll 153 пульсов- F„. Сигнал разрешения интерполяции поступает также и на четвертый мультивибратор 26, который формирует импульс Р„ на втором выходе блока 14. управления. По сигналу Р„ происходят начальная установка счетчиков,в блоке 12 счетчиков адресных сигналов и сброс триггеров 39.1 и

39.2 в блоке 13 .сравнения (фиг.6).

Импульс F также взводит второй 28 триггер, выходной сигнал Р которого поступает на четвертый выход блока

14 управления и является управляющим сигналом для четвертого коммутато.ра 8.

Блок 15 формирования адресов работает следующим образом.

Импульс F поступающий на первый вход блока, инвертируется на инверторе 29 и поступает на первый вход элемента ИЛИ 30 (фиг. 4), на второй вход которого поступают импульсы Ри.

На выходе элемента ИЛИ 30 формируются сигнал сброса для счетчика 34 адресов и через инвертор 36, сигнал начальной установки для триггера 33., ПЬследовательность импульсов Рта поступает на первый вход элемента И

34, который пропускает последовательность Рто на счетный вход счетчика 34 адресов во время, когда на втором входе элемента И 31, соединенном с выходом триггера 33, присутствует разрешающий сигнал. По сигналу ST0P с выхода блока 16 памяти происходит сброс триггера 33. На его выходе появляется сигнал, .запрещающий прохождение последовательности F . через элемент И 31. Таким образом, сброс счетчика 34 адресов осуществляется импульсом F перед циклом генерации адресов для расширения начальной точки интерполяции и каждым импульсом

Р„ перед циклом генерации адресов для расширения каждой точки интерполируемой линии. Работой счетчика 34 адресов управляет триггер 31. Выходные сигналы счетчика 34 адресов являются сигналами адреса для блока 16 памяти.

Блок 16 памяти служит для формирования управляющих импульсов для счетчиков блока 12 при расширении и работает следующим образом.

На вторые адресные входы блока 16 памяти (фиг.5) поступают адреса точек фигуры расширения с выхода блока

15 формирования адресов, На первые адресные входы блока 16 поступает код ,ширины линии с выхода блока 17 выбора ширины линии. Сочетания кодов адреса и кодов ширйны образуют совместный адресный код элементов памяти, по которому происходит выборка данных. Физически это означает следующее.

При построении фигуры расширения каждой точке ее составляющей присваивается порядковый номер. Для различных фигур расширения под одним порядковым номером находятся точки с различным местоположением в фигуре расширения, Для выбора фигуры расширения служит код ширины. Перебирая коды адреса при фиксированном коде ширины, на выходе элементов памяти получим коды данных, которые пред"

20 ставляют собой сигналы единичного приращения по координатам X u Y для yriравления счетчиками блока l2 адресных сигналов. Таким образом, по кодам данных в блоке 12 будут сформированы.

25 координаты точек, составляющих фигуру расширения. Сигналы, поступающие на третий и пятый управляющие входы блока 16 памяти, осуществляют выбор элементов 35 и 36 памяти. Когда на

30 седьмом выходе блока 14 управления сформирован сигнал LINE происходит выбор элемента 36 памяти (ПЗУ линии), а когда на восьмом выходе блока 14 сформирован сигнал FIG — происходит выбор элемента 35 памяти (ПЗУ фигуры). Это обеспечивает подачу соответствующих управляющих сигналов (для расширения линии или фигуры соответственно) на счетные входы блока 12 адресных сигналов. На старший адресный вход элемента 36 памяти поступает сигнал Р со знакового выхода третьего 3 блока суммирования. С помощью этого адресного сигнала осуществ45 ляется формирование управляющих сигналов или для счетчика по координате

Х, или по Y блока 12 счетчиков адресных сигналов.

Так как точки интерполируемой ли50 нии расширяются линией, длина которой равна толщине расширенной линии. а направлена она параллельно оси координаты с меньшим приращением, то с помощью сигнала Р находится коорди55 ната с меньшим приращением (Pz =1, X z Y; Р =О, X c Y), Элементы 35 и 36 памяти запрограм.мированы таким образом, что после формирования управляющих импульсов

13

1538166

f4 для блока 12 на первом выходе блока

16 появляется сигнал STOP (пусть для расширения необходимо S адресов, тогда.на S+I адреса на выходе блока 16 памяти появится сигнал STOP).

5 Блок 17 выбора ширины линии служит для задания кода ширины линии на адресных входах блока 16 памяти и представляет собой шифратор, преобра- 1п зующий позиционный код в двоичный.

Блок 18 стробирования служит для стробирования выходных сигналов блока 16 с целью устранения импульсных помех в моменты переключения адресов и может быть выполнен на элементах И, Таким образом, введение новых блоков и связей расширяет область применения линейного .интерполятора за счет возможности автоматического.расшире- 2п ния интерполируемой линии при одновременноМ устранении дефектов в точках сопряжения интервалов расширенной начальной точки интерполяции.

Формула изобретения

1. Линейный интерполятор,по авт. св. У 1439534, о т л и ч а ю щ и и - с я тем, что, с целью расширения об- 3g ласти применения, в него введены блок выбора ширины линии, блок формирования адресов, блок памяти, блок стробирования и блок элементов ИЛИ, первая группа входов которого подключена к выходам блока формирования сигналов интерполяции, вторая группа входов подключена к выходам блока стробиро:вания, а выходы — к счетным входам

\ блока счетчиков адресных сигналов, 40 при этом выходы блока выбора ширины линии соединены с первой группой адресных входов блока памяти, вторая группа адресных входов которого подключена к выходам блока формирования адресов, первый и второй входы блока формирования адресов подключены соответственно к первому и второму выходам блока управления, а третйй вход объединен со стробирующим входом блока стробирования и подключен к

50 шестому выходу блока управления, седьмой выход блока управления подключен к третьему адресному входу блока памяти, четвертый адресный вход которого соедийен со знаковым выходом третьего блока суммирования, а управляющий вход блокирования соединен с седьмым входом блока сравнения и восьмым выходом блока управления, первый выход блока памяти подключен к четвертому входу блока формирования адресов, а остальные подключены соответственно к информационным входам блока стробирования.

2, Интерполятор по п.l, о т л и— ч а ю шийся тем, что блок управления содержит делитель частоты,первый, второй, третий и четвертый мультивибраторы, первый и второй элементы И, первый, второй триггеры и элемент И-НЕ, при этом входы первого и четвертого мультивибраторов объединены и являются входом разрешения интерполяции блока, выход первого мультивибратора соединен с первым входом элемента И-НЕ и является восьмым выходом блока, второй вход элемента И-НЕ является входом останова блока, выход элемента И-НЕ подключен к информационному входу первого триггера и является седьмым выходом блока, выход делителя частоты соединен с первым входом первого элемента И, второй вход которого соединен с выходом первого триггера, а выход — с входами второго и третьего мультивибраторов, причем выход второго мультивибратора является пятым выходом блока, инверсный выход третьего мультивибратора подключен к первому входу второго элемента И и является третьим выходом блока, прямой выход третьего мультивибратора подключен к сбросовому входу второго триггера и является первым выходом блока, выход четвертого мультивибратора подключен к установочному входу второго триггера и является вторым выходом блока, вход делителя частоты подключен к входу синхронизации первого триггера, второму входу второго элемента И и является входом тактовой частоты блока, выходы второго триггера и второго элемента И являются соответственно четвертым и шестым выходами блока.

1538l66

1538)66

1538166

Составитель А.Аникии

Редактор Л.Гратилло Техред М.Дидык Корректор О,Ципле

Заказ 169 Тираж 659 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д, 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Линейный интерполятор Линейный интерполятор Линейный интерполятор Линейный интерполятор Линейный интерполятор Линейный интерполятор Линейный интерполятор Линейный интерполятор Линейный интерполятор Линейный интерполятор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для построения программируемых контроллеров (ПК)

Изобретение относится к автоматике, в частности к устройствам программного управления технологическим оборудованием, а именно к устройствам для программного управления ниткошвейными автоматами для потетрадного шитья книг, и позволяет повысить производительность работы оператора ниткошвейного автомата

Изобретение относится к автоматике и вычислительной технике и может быть использовано в микропроцессорных системах АСУТП для программной реализации управляющих алгоритмов электроавтоматики

Изобретение относится к автоматизированным системам управления, в частности к системам управления объектами различных уровней иерархии в сложных АСУ

Изобретение относится к микропроцессорной технике и может быть использовано в автоматизированных системах для программного управления технологическими процессами, например, в системах числового программного управления производственных комплексов, роботов-манипуляторов и т.д

Изобретение относится к электротехнике, а именно к электроприводу, и может быть использовано в установках с периодически изменяющейся перемещаемой массой, осуществляющих линейное перемещение и точное позиционирование

Изобретение относится к цифровой автоматике и программному управлению и может быть использовано при проектировании программируемых микроконтроллеров для АСУ ТП

Изобретение относится к автоматике и вычислительной технике и может быть использовано в построителях графической информации и в системах числового программного управления исполнительным оборудованием

Изобретение относится к автоматике, преимущественно к программному управлению электромеханическим оборудованием

Изобретение относится к технике управления и регулирования и может быть использовано в системах числового программного управления для управления исполнительными органами станков

Изобретение относится к автоматизированным системам и системам автоматического управления и может быть использовано при управлении сложными объектами преимущественно с дискретным характером технологического цикла, а также для решения задач распознавания и анализа данных объектов, ситуаций, процессов или явлений произвольной природы, описываемых конечными наборами признаков (симптомов, факторов)

Изобретение относится к автоматизированным системам и системам автоматического управления и может быть использовано при управлении сложными объектами преимущественно с дискретным характером технологического цикла, а также для решения задач распознавания и анализа данных объектов, ситуаций, процессов или явлений произвольной природы, описываемых конечными наборами признаков (симптомов, факторов)

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении распределенных систем программного управления технологическими процессами

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к станкостроению, к области автоматического управления цикловыми программными системами и может быть использовано для управления технологическим оборудованием, в частности, автоматическими линиями, агрегатными станками и автоматами для механической обработки

Изобретение относится к устройствам управления и может применяться в системах автоматизации управления технологическими линиями и оборудованием

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении распределенных систем программного управления, а также подсистем логического управления многоуровневых АСУ

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих и вычислительных систем высокой производительности, а также АСУТП

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих и вычислительных систем высокой производительности, АСУТП, а также других систем, к которым предъявляются жесткие требования по надежности

Изобретение относится к электротехнике и может быть использовано в системах автоматического управления для регулирования частоты вращения электродвигателя постоянного тока
Наверх