Логический анализатор

 

Изобретение относится к цифровой технике и может быть использовано в устройствах контроля и диагностики ЭВМ. Цель изобретения - повышение достоверности контроля. Логический анализатор содержит элемент И 1, генератор 2 тактовых импульсов, счетчик 3, первый и второй формирователь 4 и 5 импульсов, счетчик 6, регистр 7, блок 8 памяти. Повышение достоверности контроля достигается за счет введения в анализатор формирователей импульсов. Анализатор позволяет повысить разрешающую способность временных соотношений поступления одного фронта сигналов относительно другого. 2 ил.

СОЮЗ СОВЕТСКИХ

COII

РЕСПУБЛИН

O9) (11) А1 (5))5 G 06 F 11/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Х А ВТОРСХОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕ.УНИЯМ И (ЛНРЫТИЯМ

ПРИ ГКНТ СССР.1 (21) 430831 7/24-24 (22) 22.06 ° 87

° ° °

46) 07.05.90. Вюл. У 17

72) А.Н.Бучнев, В.P ° Горовой, E.È.ÊàðïóHèí, В.А.Корнеев и В.И.Песоченко (53) 681 .3(088.8) (56) Авторское свидетельство СССР

)) 1251711, кл. G 06 Р Il/00, 1986.

Авторское свидетельство СССР

У 1283771, кл. С 06 F 11/00, 1987. (54) ЛОГИЧЕСКИЙ АНАЛИЗАТОР (57) Изобретение относится к цифровой технике и может быть использова2 но в устройствах контроля и диагностики ЭВИ. Цель изобретения — повышение достоверности контроля. Логический анализатор содержит элемент И 1, генератор 2 тактовых импульсов, счетчик 3, первый и второй формирователи

4 и 5 импульсов, счетчик 6, регистр

7, блок 8 памяти. Повышение достоверности контроля достигается за счет введения в анализатор формирователей импульсов. Анализатор позволяет повысить разрешающую способность временных соотношений поступления одного фронта сигналов относительно другого.

2 ил.

1562918

Изобретение относится к цифровой те нике и может быть использовано в усТРойствах контроля и диагностики

ЭВИ.

Целью изобретения является повьппениЕ достоверности контроля за счет повьппения разрешающей способности анализатора.

На фиг. 1 изображена Функциональ- ® ная схема логического анализатора; на фиг. 2 - функциональная схема первот о формирователя импульсов.

Логический анализатор (фиг,1) ссдержит элемент И 1, генератор 2 так- 15 товых импульсов, счетчик 3, первый

4 и второй 5 формирователи импульсов, счетчик 6, регистр 7, блок 8 памяти, информационный вхоД 9, вход 10 синхро" низации, вход 11 начальной установки, 20 вход 12 задания режима работы, вход

13 строба записи, группу информациоинык входов 14, группу информационных выходов 15.

Фоимирователь 4 импульсов (Фиг.2) содержит два элемента НЕ 16 и 17, два,элемента И 18 и 1 9, два формирователя 20 и 21 одиночных импульсов, два триггера 22 и 23„ элемент И-НЕ 24, одиовибратор 25., 30

Анализатор работает следующим об-: разом.

Исследуемый сигнал поступает на вход 9 анализатора, Формирователь 4

Формирует сигнал разрешения по каждому фронту поступающего информацион- 35 ного сигнала. Сигнал разрепп ния посту. пает на azop Разрешения счета счетчика 6, который начинает работать в режиме счета, так как на его счетный

4О вхОд поступают синхроснгналы с генератора 2. Счетчик 6 считает синхросигналы до прихода тактирующего сигнала с Входа 10 анализатора, ко".îðûé поступает иа вход формирователя 4. Формироьатель ч формирует на своем выходе стробирующий сигнал, по которому осуществляется разрешение работы бло"- ка 8 памяти, который по вхоцу 12 задания режима работы устанавливается в режим записи.

По переднему фронту стробирующего сигнала с выхода Формирователя 4 осуществляется запиеь в регистр 7 числа тактов, подсчитанных с момента прихода фронта исследуемого сигнала. После того, как запись произведена, формирователь 5 формирует импульс сброса счетчика 6 в исходное. состояние. По заднему фронту стробирующего сигнала значение счетчика 3 увеличивается на единицу, Таким образом, в блоке 8 памяти фиксируются коды, характеризующие положение фронтов исследуемого сигнапа с дискретностью генератора

2 относительно опорной частоты тактовых импульсов, поступающих с входа 10.

При анализе накопленной информации на вход 12 задания режима работы поступает сигнал логического нуля, который разрешает работу блока 8 памяти, устанавливает его режим чтения.

Кроме того, счетчик 3 устанавливается в режим параллельной записи информации. Адресная информация для блока 8 памяти поступает с входов 14 на информационные входы счетчика и сопровождается стробом записи с входа 13 анализатора. " выходов 1 5 осуществляется чтение информации, записанной в блок 8 памяти. Анализатор приводится в исходное состояние по сигналу наыльной установки, поступающему с входа 11 .

Ф о р и у и а изобретения

Логический анализатор, содержащий блок памяти, первый и второй счетчики, регистр, элемент И, генератор тактовых импульсов, причем выход генератора тактовых импульсов соединен со счетным входом первого счетчика, группа информационных входов анализатора соединена с группой разрядных входов второго счетчика, вход режима работы второго счетчика соединен с входом задания режима работы анализатора, группа инФормационных выходоВ которого соединена с группой выходов блока памяти, группа адресных входов которого соединена с груплой разрядных выходов второго счетчика, о тл и ч а ю шийся тем, что, с целью повьппения достоверности контроля за счет повышения разрешающей способности анализатора, в него введены. первый и второй формирователи импульсов, причем вход начальной установки устройства соединен с входами начальной установки первого формирователя импульсов н регистра, вход синхронизации анализатора соединен с входом синхронизации первого формирователя импульсов, вход запуска которого сое-, динен с информационным входом анализатора, вход còpoáà записи которого

357

Составитель И. Иваныкин

Техред Л.Сердюкова Корректор С.Черни

Редактор И. Шулла

Заказ 1065 Тираж 566 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. ГагарИна, 101

156291 соединен с входом записи второго счетчика, счетный вход которого соединен с входом записи регистра, первым входом элемента И, входом синхронизации второго формирователя импульсов и с

S первым выходом первого формирователя импульсов, второй выход которого соединен с входом разрешения счета первого счетчика, вход обнуления которого соединен с выходом. второго формирователя импульсов, установочный

8 6 вход которого, соединен с входом задания режима работы анализатора, с входом режима записи-чтения блока памяти и вторым входом элемента И, группа информационных входов блока памяти соединена с группой выходов регистра, группа информационных входов которого соединена с группой разрядных выходов первого счетчика, выход элемента

И соединен с входом разрешения работы блока памяти.

Логический анализатор Логический анализатор Логический анализатор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для построения сигнатурных анализаторов повышенной надежности

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики сложных цифровых устройств

Изобретение относится к вычислительной технике и предназначено для построения контролепригодных цифровых устройств

Изобретение относится к вычислительной технике и может использоваться в контрольно-испытательной аппаратуре

Изобретение относится к вычислительной технике и может использоваться для контроля и диагностирования цифровых устройств

Изобретение относится к вычислительной технике и может использоваться для контроля и диагностирования дискретных объектов

Изобретение относится к вычислительной технике и может использоваться для контроля и диагностирования дискретных объектов

Изобретение относится к вычислительной технике и может использоваться для контроля и диагностирования дискретных объектов

Изобретение относится к вычислительной технике и может быть использовано в контрольно-испытательной аппаратуре

Изобретение относится к вычислительной технике и может использоваться для динамического контроля цифровых объектов любой степени сложности, в частности имеющих точки с тремя состояниями

Изобретение относится к вычислительной технике и может использоваться для тестого диагностирования цифровых объектов

Изобретение относится к вычислительной технике и может использоваться при построении систем тестового диагностирования дискретных объектов

Изобретение относится к вычислительной технике и может быть использовано для контроля цифровых объектов

Изобретение относится к вычислительной технике и может использоваться для контроля и диагностирования дискретных объектов

Изобретение относится к вычислительной технике и может использоваться при построении систем тестового диагностирования блоков памяти

Изобретение относится к вычислительной технике и может использоваться в системах тестового диагностирования

Изобретение относится к вычислительной технике и может использоваться для контроля цифровых устройств
Наверх