Устройство для адресации блоков памяти

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано для адресации памяти в системах памяти ЭВМ. Целью изобретения является расширение области применения за счет блокировки возможных перекоммутаций в зависимости от характера решаемой задачи. Устройство содержит группу переключателей 1 - 4, регистр 5 адреса, дешифратор 6 адреса, группу элементов ИЛИ 7, 8, 9, две группы элементов 10 и 11 коммутации, образующих треугольную матрицу. При этом вход триггера 17 блокировки соединен с входом "Блокировка" 19 устройства. 1 ил.

СООЭ СОВЕТСНИК

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 1388877 (21) 4487089/24-24 (22) 26.09.88 (46) 15.06.90. Бюл. h 22

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

flO ИЗОБРЕТЕНИЯМ И ОТНЯТИЯМ

flPH ГКНТ CCCP (72) Н.Г.Пархоменко, В.B.Ëîýáåíåâ, В.Г.Черняев и С.В.!(озелков (53) 681 ° 325(088.8) (56) Авторское свидетельство СССР !! 1388877, кл. Г 06 F 12/09, 1988. (54) УСТРОЙСТВО Д И АДРЕСАЦИИ БЛОКОВ

ПАМЯТИ (57) Изобретение относится к автоматике и вычислительной технике и мо„,Я0„„1571595 А 2 (g1)g G Об F 12/00

2 жет быть использовано для адресации памяти в системах памяти ЭВМ.

Целью изобретения является расширение области применения за счет бло. кировки возможных перекоммутаций в зависимости от характера решаемой задачи. Устройство срдержит группу переключателей 1-4, регистр 5 адреса, дешифратор б адреса, группу элементов ИЛИ 7, 8, 9, две группы элементов 10 и 11 коммутации, образую-щих треугольную матрицу. При этом вход триггера 17- блокировки соединен с входом "Блокировка" 19 устройства. 1 ил °

1571595

Выход Ситуация триггера

Сигнал Сигнал на на входе входе

18 19

НУ

ВУ

Обычный режим

Установление режима блокировки

Сигнал блокиНУ НУ

НУ BY

НУ НУ

ВУ

ВУ НУ

НУ НУ

Изобретение относится к автомаике и вычислительной технике и моет быть использовано для адресации блоков памяти в системе памяти

ЭВМ и является усовершенствованием .основного изобретения по авт.св.

М 1388877.

Цель изобретения — расширение области применения устройства за счет блокировки возможных переком

;мутаций в зависимости от характера решаемой процессором задачи.

На чертеже представлена функцио,нальная схема устройства (для слу-!, ÷àÿ, когда устройство содержит че-! тыре блока памяти).

Устройство для адресации блоков памяти содержит группу перек ноча телей 1-4, регистр 5 адреса, дешифратор 6 адреса, группу элементов

ИЛИ 7-9, две группы элементов 10 и 11 коммутации, образующих треугольную матрицу размером 4х4, адресный вход 12 устройства, выходы 13-16 устройства, триггер 17 блокировки, вход 18 "Снятие блокировки" и вход

19 "Блокировка" устройства.

Устройство работает следующим об,разом.

На сеансе распределения памяти и в режиме внешних обращений при сигнале низкого уровня (НУ) на выходе триггера 17 работа устройства не от.( личается от работы прототипа. В случае программной или аппаратной выработки внешнего по отношению к данному устройству сигнала о переходе объекта управления в аварийный режим, требующий оперативного вывода объекта из него, такой сигнал поступает. на вход 19 "Блокировка" и устанавливает на выходе триггера 17 блокировки сигнал высокого уровня. Этот сигнал высокого уровня (ВУ) с выхода триггера 17 блокирует возможные изменения в состояниях переключателей группы 1-4, тем самым устраняя потери времени, которые пришлось бы затратить на обработку прерывания, т.е. на установление нового соответствия между логическими и физическими адресами вследствие произошедшей перекоммутации элементов 10-11.

Таким образом, в режиме блокировки устройство игнорирует любые изменения в состояниях переключателей

1-4.для уменьшения времени обращения к высокоприоритетным (в данной ситуации) блокам памяти. При отказе одного из высокоприоритетных (в данной ситуации) блоков, если такой отказ произошел уже после начала режима. блокировки, процессор программно классифицирует ситуацию как катастрофический отказ субсистемы памяти, о чем извещает центральный процессор. Вход в режим блокировки и выход из него последовательно осуществляется следующим образом. ровки снят, но режим не отменен. Происходит проверка факта выхода объекта из аварийной ситуации

НУ, Отмена режима блокировки. Начало сеанса распределения памяти вследствие изменения в состояниях переключателей

НУ Обычный режим формула изобретения

Устройство для адресации блоков памяти по авт.св. 9 1388877, о т л ич а ю щ е е с я тем, что, с целью расширения области применения устройства за счет блокировки возможных перекоммутаций в зависимости от ха рактера решаемой задачи, в него введен триггер блокировки, выход которого соединен с входами блокировки всех переключателей группы, вход сброса триггера блокировки соединен с входом "Снятие блокировки" устройства, а вход установки триггера

1а блокировки соединен со входом Блокировка" устройства.

Устройство для адресации блоков памяти Устройство для адресации блоков памяти 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в магистрально-модульных системах, преимущественно в многопроцессорных вычислительных системах с общей шиной и прямой адресацией между модулями

Изобретение относится к вычислительной технике и предназначено для реализации простого взаимодействия с оперативной памятью микропроцессорных систем

Изобретение относится к вычислительной технике и может быть использовано при разработке устройств управления блоками памяти, используемых в составе процессора цифровой вычислительной машины

Изобретение относится к области вычислительной техники, в частности, к многопортовым системам памяти и может осуществлять одновременно постраничную выборку из ряда одинаковых или различных по типу процессоров или дисковых систем, каждая из которых содержит память на магнитных дисках и контроллер

Изобретение относится к вычислительной технике и может быть использовано в автономных информационно-измерительных системах, предназначенных для длительного и непрерывного накопления информации, например, о динамике измерения параметров окружающей среды в гелиогеофизических исследованиях

Изобретение относится к запоминающим устройствам и может быть использовано в качестве промежуточной (буферной) памяти в конвейерных системах массивов информации

Изобретение относится к вычислительной технике, в частности к средствам накопления статистической информации

Изобретение относится к вычислительной технике и может быть использовано для определения адресов файлов

Изобретение относится к вычислительной технике и может быть использовано для адресации блоков памяти в модульном исполнении

Изобретение относится к способам и устройствам защиты конфиденциальной информации, введенной в память ЭВМ, от посторонних пользователей

Изобретение относится к устройствам защиты конфиденциальной информации, введенной в память ЭВМ, от посторонних пользователей, располагающих средствами незаконного извлечения этой информации путем нарушения целостности защитного корпуса и непосредственного подключения к компонентам ЭВМ, заключенным внутри корпуса

Изобретение относится к способу управления работой порта последовательного доступа к видеопамяти, имеющей порт памяти произвольного доступа - RAM и порт памяти последовательного доступа - SAM
Изобретение относится к вычислительной технике и может использоваться разработчиками программно-информационного обеспечения (ПИО) для защиты их продуктов от несанкционированного использования

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано для динамического перераспределения и преобразования адресов памяти при организации вычислительного процесса, для управления блоком памяти при проведении диагностики и реконфигурирования структуры в случае возникновения отказов отдельных сегментов

Изобретение относится к области вычислительной техники

Изобретение относится к распределенным информационно-управляющим системам (РИУС), преимущественно к РИУС, функционирующим в реальном масштабе времени, и может быть использовано в системах различного назначения, оперирующих информацией конфиденциального характера

Изобретение относится к распределенным информационно-управляющим системам (РИУС), преимущественно к РИУС, функционирующим в реальном масштабе времени, и может быть использовано в системах различного назначения, оперирующих информацией конфиденциального характера
Наверх