Устройство для контроля блоков постоянной памяти

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля блоков постоянной памяти. Целью изобретения является упрощение устройства. Устройство содержит блок управления, счетчик адреса, счетчик сумм, дешифратор, блок установки, буферный наполнитель, сумматор, схему сравнения. Устройство осуществляет проверку блоков постоянной памяти при сравнении с эталонными частных и полной контрольных сумм путем (2N+1)-кратного просчета контрольных сумм по всем адресам проверяемого блока постоянной памяти, где N - количество разрядов адреса блока постоянной памяти. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 G 11 С 29/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4483629/24-24 (22) 15.09.88 (46) 30.06,90. Бюл. М 24 (72) В.А.Калиниченко и Л,Ф.Супрун (53) 681.327,6 (088.8) (56) Авторское свидетельство СССР

М 510753, кл. G 11 С 29/00, 1976.

ОСТ 92-8565-74 "Устройство запоминающее постоянное. Методы контроля функционирования". (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ ПОСТОЯННОЙ ПАМЯТИ (57) Изобретение относится к автоматике и вычислительной технике и может быть исИзобретение относится к автоматике и вычислительной технике и может быть использовано для контроля блоков постоянной памяти, Цель изобретения — упрощение устройства, На чертеже изображена блок-схема предлагаемого устройства.

Устройство содержит блок 1 управления, счетчик 2 адресов, счетчик 3 сумм, дешифратор 4, блок 5 установки адреса, буферный накопитель 6 хранения обратных кодов эталонных контрольных сумм, сумматор 7 и схему 8 сравнения.

Устройство работает следующим образом.

Код нулевого адреса со второго выхода счетчика 2 адресов поступает на вход контролируемого блока постоянной памяти, с выхода которого сигналы кодов чисел поступают на вторую группу информационных входов сумматора 7. Предварительно на первую группу информационных входов

„„5U „„1575241 А1 пользовано для контроля блоков постоянной памяти. Целью изобретения является упрощение устройства. Устройство содержит блок управления, счетчик адреса, счетчик сумм, дешифратор, блок установки, буферный наполнитель, сумматор, схему сравнения. Устройство осуществляет проверку блоков постоянной памяти при сравнении с эталонными частных и полной контрольных сумм путем (2п +1)-кратного просчета контрольных сумм по всем адресам проверяемого блока постоянной памяти, где n — количество разрядов адреса блока постоянной памяти. 1 ил. сумматора 7 с выходов буферного -:акопп. еля 6 поступает обратный код первой эталонной контрольной суммы. После перебора всех адресов проверяемого блока постоянной памяти сигнал переполнения с первого выхода счетчика 2 адресов поступает на второй вход схемы 8 сравнения. При отсутствии сигнала переноса с выхода сумматора

7 на первом входе схемы 8 сравнения с четвертого выхода блока 1 управления поступает +1 на вход переноса сумматора 7.

При наличии сигнала переноса с выхода сумматора 7 на первом входе схемы 8 сравнения, что говорит о соответствии контрольной суммы эталонному значению, сигнал с выхода схемы 8 сравнения не поступает в блок 1 управления. Одновременно сигнал с первого выхода счетчика 2 адресов поступает на вход счетчика 3 сумм. Сигнал с выхода дешифратора 4 поступает на первый вход блока 5 установки адреса и на первый вход буферного накопителя 6, в котором производится выбор обратного кода следующей

1575241

Формула изобретения

Устройство для контроля блоков постоянной памяти, содержащее блок управления, счетчик адреса. счетчик сумм, дешифратор, блок установки адреса, буферный накопитель, сумматор, схему сравнения, первый выход блока управления является выходом устройства для подклюСоставитель МЛапушкин

Техред M.Ìoðãåíòàë Корректор Н,Ревская

Редактор А.Ревин

Заказ 1788 Тираж 486 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытияМ при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101 контрольной суммы. Код установки с выхода блока 5 поступает на первый вход счетчика

2 адресов для установки соответствующего разряда счетчика адресов для обеспечения соответствующего перебора адресов для следующей частной контрольной суммы, Вышеописанный цикл повторяется до окончания проверки по всем частным и полным контрольным суммам. B случае несоответствия одной из контрольных сумм (КС) ее эталонному значению (КСэ}, т.е. при КС > КСэ, сигнал переноса с выхода сумматора 7 поступит на первый вход схемы 8 сравнения ранее поступления +1 с четвертого выхода блока 1 управления на вход переноса сумматора 7, при КС < КСэ сигнал переноса с выхода сумматора 7 не образуется, тогда сигнал с выхода схемы 8 сравнения поступает на вход блока 1 управления, который останавливает процесс контроля и вырабатывает сигнал на индикацию брака, сигнал с третьего выхода блока 1 управления поступает на третий вход схемы 8 сравнения и запрещает работу этой схемы. чения входа разрешения проверяемого блока постоянной памяти и соединен с вторым входом счетчика адреса, информационные выходы которого являются выходами уст5 ройства для подключения адресных входов проверяемого блока постоянной памяти, выход переполнения счетчика адреса соединен с вторым входом схемы сравнения и с входом счетчика сумм, первый выход кото10 рого соединен с входом дешифратора, выход которого соединен с адресным входом буферного накопителя и с первым входом блока установки, второй вход которого соединен с вторым выходом счетчика сумм, вы15 ход блока установки подключен к первому входу. счетчика адреса, информационные выходы буферного накопителя соединены с информационными входами второй группы сумматора, информационные входы первой

20 группы которого являются информационными входами устройства для подключения информационных выходов проверяемого блока постоянной памяти, выход схемы сравнения соединен с входом блока управ25 ления, второй выход которого соединен с входом разрешения буферного накопителя, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, выход переноса сумматора соединен с первым входом схе30 мы сравнения, третий вход которого соединен с третьим входом блока управления, четвертый выход которого соединен с входом переноса сумматора.

Устройство для контроля блоков постоянной памяти Устройство для контроля блоков постоянной памяти 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении репрограммируемых ПЗУ со стиранием информации

Изобретение относится к вычислительной технике и может быть использовано при разработке интегральных микросхем памяти, вычислительных машин и устройств

Изобретение относится к вычислительной технике и может быть использовано при тестировании оперативной памяти

Изобретение относится к вычислительной технике и может быть использовано при построении различных запоминающих устройств

Изобретение относится к вычислительной технике и может использоваться при построении постоянной памяти с последовательной выборкой информации массивами

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано для программирования ПЗУ различных типов

Изобретение относится к вычислительной технике и может быть использовано в микропроцессорных системах повышенной надежности и быстродействия

Изобретение относится к вычислительной технике и может быть использовано при отладке и функциональном контроле блоков памяти

Изобретение относится к вычислительной технике и может быть использовано для функционального контроля и определения области устойчивой работы блоков оперативной памяти

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх