Генератор тестов

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано при контроле цифровых блоков. Генератор тестов содержит группу триггеров и узлы коммутации. Увеличение быстродействия происходит за счет того, что разрядность генератора тестов приводится в точное соответствие с количеством входов контролируемого блока. 1 з.п. ф-лы, 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (j9) И) (gg) g G 06 F 11/26

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСИОМУ СВИДЕТЕЛЬСТВУ

ГОСУД АРСТ8ЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

1 (2 1) 433 1287/24-24 (22) 23.11.87 (46) 15.07.90. Бюл. М 26 (72) А.В.Шульженко (53) 681.3 (088.8) (56) Авторское свидетельство СССР

Р 1023325, кл. G 06 F 7/58, 1983.

Авторское свидетельство СССР

Р 1170453, кл.. G 06 F 11/26, 1983.

Изобретение относится к автоматике и вычислительной технике и может быть использовано при контроле цифровых блоков.

Цель изобретения — увеличение быст. родействия.

На фиг.t показан генератор тестов; на фиг.2 — пример его включения в состав устройства для контроля цифровых блоков; на фиг.3 — блок управления.

Генератор содержит группу триггеров

1 (на фиг.1 показан один разряд генератора), п узлов коммутации 2, где — число возможной разрядности тестового слова генератора, каждый узел содержит три ключа 3.1, 3.2; 3.3; генератор 4 импульсов, группу узлов подключения 5, контролируемый 6 и эталонный 7 блоки, группу схем сравнения 8, мультиплексор 9, группу элементов памяти 10, группы элементов индикации 11, генератор тестов 12, счетчик.13, демультиплексор 14, ре2 (54) ГЕНЕРАТОР ТЕСТОВ (57) Изобретение относится к автоматике и вычислительной технике и м.б. использовано при контроле цифровых блоков. Генератор тестов содержит группу триггеров и узлы коммутации.

Увеличение быстродействия происходит за счет того, что разрядность генератора тестов приводится в точное соответствие с количеством входов конт- ролируемого блока. 1 з.п. ф-лы, 3 ил . гистр 15, узел 16 определения потенциала входа, триггер, l7, элемент индикации l8, элемент ИЛИ 19, блок 20 управления.

Блок 20 управления содержит формирователь 2 1 импульса, элемент И

22, формирователь 23 импульса, эле- > мент И 24. С

Работа устройства и генератора происходит следующим образом. 00

Импульсом "Сброс" устройство приводится в исходное состояние. Кноп кой Пуск" запускается формирователь ф

23, вырабатывающий разрешающий импульс для элемента И 24, через который идут сигналы с генератора 4 на счетчик 13. Происходит последовательный перебор выводов эталонного блока

7 с одновременным определением функционального назначения каждого вывода, записью выводов, определенных входами, в регистр 14 уровнем "1", подключением соответствующих входам выводов блоков, 6, 7 к счетчику 4 посредством узлов

1578714 подключения 5 к счетчику узлом коммутации 2.

После промежутка времени, достаточного для определения функции всех выводов эталонного блока 7, определяемого длительностью импульса вырабатываемого формирователем 23, по заднему фронту этого импульса формирова- 10 тель 21 переключается в состояние

"1, чем разрешает прохождение сигналов генератора 4 через элемент 22 на узлы 2 и через него на группу тригге- . ров 1, которые начинают формировать контрольные сигналы.

В случае ошибки хотя бы по одному из выводов срабатывает одна схема сравнения 8, выходной сигнал которой через элемент ИЛИ 19 устанавливает в состояние "О" формирователь 21 блока управления, чем останавливает цикл контроля, загорается элемент 11 индикации, соответствующий выводу, давшему несовпадение сигнала, 20

В случае полного совпадения реакции блоков 6 и 7 на контрольные сигналы триггера 1, принимая последователь-З0 но все возможные состояния, на выходе последнего разряда узлов коммутации 2 ,формируется положительный импульс, задний фронт которого переключает в состояние "1" триггер 17, загорается

35 индикатор 18 конца цикла контроля, а выход триггера 17 через элемент ИЛИ

19 устанавливает в ноль формирователь 21.

Формула изобретения

1. Генератор тестов, содержащий группу триггеров и и узлов коммутации, где n — - разрядность тестового слова, причем входы сброса триггеров группы соединены с входом сброса генератора, отличающийся тем, что, с целью увеличения быстродействия, настроечные входы генератора соединены с управляющими входами и узлов коммутации, синхровход первого узла коммутации соединен с синхровходом генератора, выходы с первого по п-й и узлов .коммутации соединены с С-входами соответствующих триггеров группы, выходы которых соединены с информационными входами соответствующих п узлов коммутации, выходы с (n+ 1)-ro по 2 и которых соединены с выходами генератора, причем выходы (n-1)-х узлов коммутации соединены с синхровходами k-х узлов коммутации (k=2, ...,п) .

2. Генератор по п. 1, о т л и ч а— ю щ и и с. я тем, что узел коммутации содержит три ключа, причем синхровход узла соединен с информационными входами первого и второго ключей, выход первого ключа соединен с первым выходом узла, второй выход которого соединен с выходами третьего и второго ключей, разрешающий вход узла соединен с управляющими входами первого и третьего ключей и с инверсным управ ляющим входом второго ключа, информационный вход узла соединен с информавходом третьего ключа.

1 73714

1578714

Ото

Составитель А.Сиротская

Редактор М.Циткина Техред М.Дидык Коррекор М.Самборская

Заказ 1917 Тираж 567 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Генератор тестов Генератор тестов Генератор тестов Генератор тестов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении систем контроля и диагностики цифровых объектов

Изобретение относится к вычислительной технике и может быть использовано при отладке, контроле и диагностике узлов цифровой вычислительной техники

Изобретение относится к автоматике и вычислительной технике и является усовершенствованием изобретения по а.с.N1332322

Изобретение относится к вычислительной технике и предназначено для имитации неисправностей при экспериментальном исследовании надежности и устойчивости функционирования структурно-избыточных вычислительных систем, построенных с использованием различных асинхронных магистральных интерфейсов

Изобретение относится к контрольно-измерительной и вычислительной технике и может быть использовано для тестового контроля динамических характеристик цифровых блоков

Изобретение относится к вычислительной технике и может быть использовано при экспериментальном исследовании надежности структурно-избыточных вычислительных систем

Изобретение относится к средствам вычислительной техники и может быть использовано при наладке оборудования и отладке программ

Изобретение относится к области автоматики и вычислительной техники и используется при контроле цифровых и логических блоков

Изобретение относится к вычислительной технике и может быть использовано при разработке микропрограммных процессоров цифровых вычислительных машин

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации

Изобретение относится к системам управления телевидением и радиовещанием

Изобретение относится к цифровой вычислительной технике и может быть использовано в автоматизированных системах для контроля ЭВМ

Изобретение относится к области электрорадиотехники и может быть использовано для проверки функционирования DVD плеера

Изобретение относится к способу и системе отладки многоядерной системы с возможностями синхронной остановки и синхронного возобновления

Изобретение относится к области автоматики и цифровой вычислительной техники

Изобретение относится к испытательной технике и может быть использовано для диагностики функционирования микросхем оперативной памяти во всех отраслях микроэлектроники и радиотехники

Изобретение относится к средствам построения модели состояния технического объекта
Наверх