Устройство цифровой задержки информации с контролем

 

Изобретение относится к вычислительной технике и может быть использовано в линиях задержки цифровой информации. Целью изобретения является упрощение устройства . Устройство .содержит элемент И 1, счетчик 2 по модулю(п+1), первый з и второй 8 блоки свертки, блок 4 выработки адреса, накопитель 5, регистр 6 контрольных разрядов , выходной регистр 7, блок 9 сравнения, D-триггер 10, регистр 11 адреса. Устройство осуществляет задержку цифровой информации на величину п, где п - количество ячеек накопителя, проверяя в каждом цикле задержки по одной ячейке накопителя Таким образом, за п циклов задержки производится проверка всех п ячеек накопителя. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛ И СТИЧ Е С К ИХ

РЕСПУБЛИК (sIIs G 11 С 29/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ pu2. f

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4450614/24 (22) 25.05.88 (46) 15.03.91, Бюл, М 10 (71) Специальное проектно-конструкторское бюро "Дискрет" Одесского политехнического института (72) В.Н,Лацин, Е.Л.Полин, А.В.Дрозд, В.А.Кравцов и Ю.Р,Жердев (53) 681.327 (088.8) (56) Авторское свидетельство СССР

М 1287127, кл. G 06 F 1/04, 1985.

Авторское свидетельство СССР

М 1368922, кл. G 11 С 29/00, 1986, прототип. (54) УСТРОЙСТВО ЦИФРОВОЙ ЗАДЕРЖКИ ИНФОРМАЦИИ С КОНТРОЛЕМ. Ж,„, 1б35225 А1 (57) Изобретение относится к вычислительной технике и может быть использовано в линиях задержки цифровой информации.

Целью изобретения является упрощение устройства. Устройство, содержит элемент И 1, счетчик 2 по модулю(п+1), первый 3 и второй

8 блоки свертки, блок 4 выработки адреса, накопитель 5, регистр 6 контрольных разрядов, выходной регистр 7, блок 9 сравнения, D-триггер 10. регистр 11 адреса. Устройство осуществляет задержку цифровой информации на величину и, где n — количество ячеек накопителя, проверяя в каждом цикле задержки по одной ячейке накопителя. Таким образом, эа и циклов задержки производится проверка всех и ячеек накопителя. 2 ил, 1635225

Изобретение относится к вычислительной технике и может быть использовано в линиях задержки цифровой информации.

Целью изобретения является упрощение устройства. 5

На фиг. 1 приведена структурная схема устройства; на фиг. 2 — временные диаграммы, поясняющие работу устройства для n=4, где и — величина задержки.

Устройство содержит элемент И 1, счет- 10 чик 2 по модулю (и+1), первый блок 3 свертки, блок 4 выработки адреса, накопитель 5, регистр 6 контрольных разрядов, выходной регистр 7, второй блок 8 свертки, блок 9 сравнения, О-триггер 10, регистр 11 адреса; 15 на схеме обозначены вход 12 синхронизации устройства, информационный вход 13 устройства, вход 14 сброса, выход 15 адреса сбоя, информационный выход 16 устройства, выход 17 контроля устройства. 20

Устройство работает следующим образом.

B начальный момент времени происходит обнуление регистров 6, 11, триггера 10 устройства, блока 4 выработки адреса и 25 счетчика 2 по модулю (и+1) по сигналу на входе 14 сброса.

Далее на информационный вход устройства 13 начинают поступать слова задерживаемой последовательности, 30 сопровождаемые синхроимпульсами типа ."меандр" на входе синхронизации устройства 12. Во время первой половины такта происходит чтение информации, записанной в данную ячейку никопителя 5 и тактов назад, 35 а во время второй половины такта — запись в эту же ячейку входной информации, которая, в свою очередь, будет считана через и тактов, Блок 4 выработки адреса при этом последовательно перебирает адреса ячеек 40 накопителя, обеспечивая запись очередного задерживаемого слова в следующую ячейку памяти. Величина задержки и (где и— количество ячеек) определяется коэффициентом пересчета блока 4 выработки адреса, 45 который является счетчиком по модулю и.

Один цикл задержки составляет и тактов. В каждом цикле задержки осуществляется сравнение контрольных разрядов, вычисленных вторым блоком свертки 8 для 50 информации, считанной из!-й ячейки накопителя, с контрольными разрядами, вычисленными первым блоком 3 свертки для этой же информации до записи ее в I-ю ячейку накопителя в предыдущем цикле задержки. 55

Вычисленные первым блоком 3 свертки контрольные разряды хранятся в регистре 6 контрольных разрядов, В каждом последующем цикле происходит фиксация результата сравнения для i-й ячейки и запись вычисленных разрядов для следующей (i+1)-й ячейки накопителя. Таким образом, за и циклов задержки будут проверены все п ячеек накопителя, Результат сравнения фиксируется в 0триггере 10 на время одного цикла, Если контрольные разряды, вычисленные блоками свертки 3 и 8 как свертка по модулю m, совпали, то проверяемая ячейка накопителя работает нормально и сигнал "0" с выхода блока 9 сравнения записывается в О-триггер 10. Если же сравнение не проиэошло— сбой проверяемой ячейки накопителя, то в

О-триггер 10 записывается сигнал "1", который поступает на выход контроля устройства 17 и фиксирует адрес неисправной ячейки накопителя в регистре 11 адреса.

Одновременно с этим сигнал "0" поступает с инверсного выхода D-триггера 10 на второй вход элемента И 1, блокируя тем самым поступление импульсов синхронизации на счетчик 2. Таким образом работа системы контроля останавливается и на выходе регистра 11 удерживается адрес неисправной ячейки памяти накопителя 5.

После устранения неисправности для поиска следующих неисправных ячеек необходимо вновь подать сигнал сброса на выходе 14 в начале очередного цикла задержки, Фиксация результатов сравнения и запись в регистр 6 контрольных разрядов для следующей проверяемой ячейки осуществляются по переднему и заднему фронтам сигнала с выхода заема счетчика 2 по модулю (и+1) соответственно.

Формула изобретения

Устройство цифровой задержки информации с контролем, содержащее блок выработки адреса, накопитель, первый и второй блоки свертки, выходной регистр, блок сравнения и элемент И, причем вход синхронизации блока выработки адреса соеди-. нен с управляющим входом накопителя и с входом синхронизации выходного регистра и является входом синхронизации устройства, информационный вход накопителя соединен с входом первого блока свертки и является информационным входом устройства, выход блока выработки адреса соединен с адресным входом накопителя, информационный выход которого соединен с входом выходного регистра, выход которого соединен с входом второго блока свертки и является информационным выходом устройства. выход второго блока свертки соединен с первым входом блока сравнения, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, в него введены счетчик по модулю (п+1), где n — величина задер1635225

1цинл

Ввод сеиронигоиии 1Р

Ввиод длола бнработли адреса 4

Янрорнационнив дарод 1б и

Ылод 1д ислройстда диод геена счетчило нагюди а fn i 1) 3

Вйиад дяана сраднвния ?

Вывод нвнирояа асгпроистбо 17

Фиг.2

Составитель M. Лапушкин

Редактор М. Циткина Техред М,Моргентал Корректор М, Шароши

Заказ 759 Тираж 350 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва. Ж-35, Раушская наб„4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 жки, регистр контрольных разрядов, регистр адреса и О-триггер, прямой выход которого соединен с входом синхронизации регистра адреса и является выходом контроля устройства, инверсный выход О-триггера соединен с вторым входом элемента И, первый вход которого соединен с входом синхронизации устройства, выход элемента

И соединен с входом синхронизации счетчика по модулю n+1, выход которого соединен с входами синхронизации регистра контрольных разрядов и О-триггера, выход первого блока свертки соединен с входом регистра контрольных разрядов, выход которого соединен с вторым входом блока сравнения, выход которого соединен с вхо5 дом О-триггера, выход блока выработки адреса подключен к информационному входу регистра адреса, вход сброса которого и входы сброса блока выработки адреса, счетчика по модулю (n+1), регистра конт10 рольных разрядов, выходного регистра, О-триггера объединены и являются входом сброса устройства.

Устройство цифровой задержки информации с контролем Устройство цифровой задержки информации с контролем Устройство цифровой задержки информации с контролем 

 

Похожие патенты:

Изобретение относится к измерительной технике и можеть быть использовано при измерении параметров аналоговой памяти

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики неисправностей оперативной памяти конвейерного типа для высокопроизводительных вычислительных машин

Изобретение относится к вычислитепьной технике и может быть использовано в системах контроля памяти конвейерного типа для высокопроизводительных вычислительных машин

Изобретение относится к вычислительной технике и может быть использовано для определения наличия постоянных и перемежающихся неисправностей, возникающих в процессе работы ЗУ

Изобретение относится к вычислительной технике и может быть применено в вычислительных системах, осуществляющих контроль и диагностирование запоминающих устройств (ЗУ)

Изобретение относится к вычислительной технике и может быть использовано при построении устройств хранения и обработки цифровой информации, работающих на нижнем уровне АСУТП в условиях высокого уровня помех

Изобретение относится к вычислительной технике и может быть использовано для отбраковки больших интегральных схем оперативных запоминающих устройств

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх