Устройство для контроля блоков постоянной памяти

 

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано для контроля блоков постоянной памяти в процессе их производства о Цель изобретения - повышение достоверности контроля блоков постоянной памятио Устройство содержит генератор 1 импульсов, формирователь 2 импульсов, счетчик 3, регистр 4, блок 5 сравнения, блок 6 свертки по модулю два, блок 7 проверки отсутствия информации , включающий n-входовую схему И-НЕ, первый и второй триггеры, первый и второй элементы НЕ„ Устройство позволяет автоматически проверить время выборки и длительности информации проверяемого блока постоянной памяти о 3 ил.

СОНИ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (gy)g С 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

И A ВТОРСКОМУ СВИДЕТЕЛЬСТВУ с

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОЫЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4674730/24 (22) 07.04.89 (46) 07.04.91. Бюп. Ф 13 (72) Н.Н.Карпищук (53) 681.327.6(088 ° 8) (56) Авторское свидетельство СССР

1425788, кл. G ll С 29/00, 1986.

Авторское свидетельство СССР

М 1441456, кл. G 11 С 29/00, 1987. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ постоянной плияти (57) Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано для контроля блоков поИзобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано для контроля блоков памяти в процессе их производства.

Целью изобретения является повышение достоверности контроля блоков постоянной памяти.

На фиг.l представлена блок-схема устройства для контроля блоков постоянной памяти; на фиг.2 — функциональ- . ная схема блока проверки отсутствия информации; на фиг.3 — временная диаграмма работы формирователя импульсов.

Устройство для контроля блоков постоянной памяти (фиг.l) содержит генератор I импульсов, формирователь

2 импульсов, счетчик 3, регистр 4, блок 5 сравнения, блок 6 свертки по модулю два, блок 7 проверки отсутствия информации.

ÄÄSUÄÄ 1640740 А1 стоянкой памяти в процессе их производства. Цель изобретения — повышение достоверности контроля блоков постоянной памяти. Устройство содержит генератор I импульсов, формирователь 2 импульсов, счетчик 3, регистр 4, блок

5 сравнения, блок 6 свертки по модулю два, блок 7 проверки отсутствия информации, включающий и-входовую схему И-HE первый и второй триггеры, первый и второй элементы НБ. Устройство позволяет автоматически проверить время выборки и длительности информации проверяемого блока постоянной памяти. 3 ил.

Блок 7 проверки отсутствия. инфор.— мации (фиг.2) содержит и-входовую схему И-HE 8, выход которой соединен с П-входами первого 9 и второго 10 триггеров, элементы НЕ ll и 12, При контроле информации, представленной инверсными уровнями логических сигналов, схема И-HE 8 используется без инверсных входов.

Устройство для контроля блоков постоянной памяти при подключении к нему проверяемого блока постоянной памяти работает следующим образом.

Разрешающий логический уровень с входа установа устройства, поступая на вход генератора 1 импульсов, pasрешает его работу, в результате которой на выходе его появляется непрерывная последовательность импульсов, частота следования которых равняется максимально возможной частоте

1640740 работы проверяемого блока постоянной памяти.

Каждый импульс, поступающий на вход формирователя 2 импульсов, вызывает последовательное появление на его выходах импульсов требуемой длительности и с требуемой задержкой (фиг.З).

Первый импульс, поступающий уровнем логической единицы с первого выхода формирователя 2 импульсов на управляющий вход устройства, производит своим фронтом (точка 1 фиг,З) за,пуск проверяемого блока постоянной памяти по нулевому адресу, так как счетчик 3 установлен в исходное состояние.

Одновременно импульсы с первого выхода формирователя 2 импульсов поступают на первый управляющий вход блока 7 проверки отсутствия информации и далее через первый элемент HE ll поступает на тактовый вход первого

D-триггера 9 и подготавливает его к:; р ежиму з BIIHcH o

Длительность данного импульса выбирается такой, чтобы она равнялась минимально допустимому значению времени выборки информации проверяемого блока постоянной памяти

Срез данного импульса (точка 2 фигo3) производит запись в D-триггер

9 уровня логического нуля, так как отсутствие информации на информационных входах устроиства приводит к по35 явлению на выходе и-входовой схемы

И-НЕ 8 и, соответственно, на входе

D-триггера 9 уровня логического нуля.

Если время выборки информации про40 веряемого блока постоянной памяти меньше минимально допустимого значения ° то на информационных входах устройства появляется совокупность уров- 45 ней "0" и уровней "1", которые, поступая на схему И-НЕ 8, вызывают появление на ее выходе уровня "1", который, поступая на вход D-триггера 9, запоминается при последующей записи во время среза импульса (точка 2 фиг.3) и тем самым приводит к появлению на его выходе уровня "!", который через первый выход блока 7 проверки отсутствия информации поступает на третий выход результата контроля устройства и далее может быть использован для индикации состояния или для организации. останова устройства.

Второй импульс со второго выхода формирователя 2 импульсов, поступая на вход записи регистра 4, своим фронтом (точка 3 фиг.3) производит запись поступившей информацйи.

Если время выборки информации проверяемого блока постоянной памяти больше максимально-допустимого значения, то в регистр 4 записывается нулевая информация, что выявляется, дальнейшей проверкой записанной информации блоком Ь свертки по модулю два, т.е. íà его выходе появляется уровень "l".

Третий импульс с третьего выхода формирователя 2 импульсов, поступая на вход синхронизации блока 5 сравнения (точки 4 и 6 фиг.3) разрешает сравнение информации, записанной в регистр 4, с поступающей информацией и тем самым позволяет выявить случаи уменьшения длительности информации меньше минимально допустимого значения. Длительность данного импульса выбирается такой, чтобы она равнялась минимально допустимому значению длительностей информации.

Четвертый импульс с четвертого выхода формирователя 2 импульсов, поступая на вход счетчика З,производит своим фронтом (точка 5 фиг.З) увеличение на единицу своего состояния и тем самым подает на проверяемый блок памяти новый код адреса.

Данный импульс одновременно поступает на вход синхронизации блока 6 свертки по модулю два и разрешает проверку достоверности информации, записанной в регистр 4., Одновременно данный импульс поступает на второй управляющий вход блока 7 отсутствия информации и через второй элемент HE 12 на тактовый вхоц второго В-триггера 10 и своим срезом (точка 7 фиг.3} аналогичным образом производит проверку отсутствия информации, которая должна прекратиться.

Далее процесс работы устройства повторяется. Таким образом, реализуется проверка всего массива информации проверяемого блока постоянной памяти.

Формула изобретения

Устройство для контроля блоков постоянной памяти, содержащее генератор импульсов, счетчик, формирователь имсутствия информации, информационные входы которого соединены с информационными входами регистра, выходы которого соединены с входами второй группы блока сравнения и с входами блока свертки по модулю два, выход которого является вторым контрольным выходом устройства, первый управляющий вход блока проверки отсутствия информации соединен с первым выходом формирователя импульсов, четвертый выход которого соединен с управляющим входом блока свертки по модулю два и вторым управляющим входом блока проверки отсутствия информации, первый и второй выходы которого являются соответственно третьим и четвертым контрольными выходами устройства, 10 вход установки блока проверки отсутствия информации соединен с входами установки формирователя импульсов и счетчика, управляющий вход генератора импульсов является входом останова

25 устройства.!

640740 пульсов, регистр, блок сравнения, выход генератора импульсов соединен с входом формирователя импульсов, первый выход которого является управляющим вы-, ходом устройства, второй выход формирователя импульсов соединен с входом синхронизации регистра, информационные входы которого соединены с входами первой группы блока сравнения и являются информационными входами устройства, третий выход формирователя импульсов соединен с управляю-. щим входом блока сравнения, выход которого является первым контрольным выходом устройства, четвертый выход

-формирователя импульсов соединен с входом синхронизации счетчика, выходы которого являются адресными выходами устройства, входы установки формирователя импульсов и счетчика объединены и являются входом установки устронства, отличающеесятем, что, с целью повышения достоверности контроля, в него введены блок свертки по модулю два и блок проверки. отдактор Г.Наджарян

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Заказ 2151

ВНИИПИ Государственного

113035, Составитель М.Лапушкин

Техред А. Кравчук Корректор Н.Ревская

Тираж 351 Подписное комитета по.изобретениям и открытиям при ГКНТ СССР

Москва, Ж-35, Раушская наб., д. 4/5

Устройство для контроля блоков постоянной памяти Устройство для контроля блоков постоянной памяти Устройство для контроля блоков постоянной памяти Устройство для контроля блоков постоянной памяти 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для генерации тестовых последовательностей при функциональном контроле оперативных запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано в линиях задержки цифровой информации

Изобретение относится к измерительной технике и можеть быть использовано при измерении параметров аналоговой памяти

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики неисправностей оперативной памяти конвейерного типа для высокопроизводительных вычислительных машин

Изобретение относится к вычислитепьной технике и может быть использовано в системах контроля памяти конвейерного типа для высокопроизводительных вычислительных машин

Изобретение относится к вычислительной технике и может быть использовано для определения наличия постоянных и перемежающихся неисправностей, возникающих в процессе работы ЗУ

Изобретение относится к вычислительной технике и может быть применено в вычислительных системах, осуществляющих контроль и диагностирование запоминающих устройств (ЗУ)

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх