Устройство задержки импульсов

 

Изобретение относится к импульсной технике и может быть использовано в устройствах различного назначения, где необходимо получить временную задержку, задаваемую в цифровом коде в широком диапазоне от нулевого значения кадровой последовательности импульсов, длительность и период которых могут быть случайными при однозначной задержке, не превышающей периода следования импульсов или постоянными при неоднозначной задержке, превышающей период следования импульсов. Целью изобретения является расширение диапазона времени задержки и повышение надежности устройства . Технико-экономическая эффективность предлагаемого устройства по сравнению с прототипом заключается в значительном расширении диапазона времени задержки и повышении надежности путем упрощения устройства. 5 з.п. ф-лы, 6 ил,

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (si>s Н 03 К 5/13

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4784977/21 (22) 22.01.90 (46) 30.03.92. Бюл. N. 12

{71) Научно-исследовательский институт радиостроения (72) О.М.Зубцова и Б.П.Журо (53) 621.316(088.8) (56) Авторское свидетельство СССР

N 1285576,,кл. Н 03 К 5/13, 1985. (54) УСТРОЙСТВО ЗАДЕРЖКИ ИМПУЛЬСОВ (57) Изобретение относится к импульсной технике и может быть использовано в устройствах различного назначения, где необходимо получить временную задержку, задаваемую в цифровом коде в широком

Изобретение относится к импульсной технике и может быть использовано в устройствах различного назначения, где необходимо осуществление временной задержки, задаваемой в цифровом коде в широком диапазоне от нулевого значения, кадровой последовательности импульсов, длительность и период которых могут быть случайными при однозначной задержке, не превышающей период следования импульсов, или постоянными при неоднозначной задержке, превышающей период следования импульсов.

Целью изобретения является расширение диапазона времени задержки и повышение надежности устройства.

На фиг. 1 представлена структурная схема предлагаемого устройства задержки; на фиг. 2 — блок-схема первого реверсивного

„, Ж„„1723657 А1 диапазоне от нулевого значения кадровой последовательности импульсов, длительность и период которых могут быть случайными при однозначной задержке, не превышающей периода следования импульсов или постоянными при неоднозначной задержке, превышающей период следования импульсов. Целью изобретения является расширение диапазона времени задержки и повышение надежности устройства. Технико-экономическая эффективность предлагаемого устройства по сравнению с прототипом заключается в значительном расширении диапазона времени задержки и повышении надежности путем упрощения устройства. 5 з.п. ф-лы, 6 ил, счетчика; на фиг. 3 — блок-схема второго блока управления; на фиг, 4 — блок-схема третьего блока управления; на фиг. 5 — временные диаграммы работы устройства; на фиг. 6 — блок-схема первого блока управления; на фиг. 7 — блок-схема счетчика разности, Устройство задержки импульсов (фиг, 1) содержит генератор 1 тактовых импульсов, блок 2 выделения фронта импульсов кадра, блок 3 выделения коротких импульсов, вход которого является входом устройства, двухразрядный счетчик 4, триггер 5, третий блок

6 управления, счетчик 7 разности, триггерформирователь 8, выход которого является выходом устройства, и два идентичных канала задержки фронта и спада импульса, каждый из которых содержит первый блок 9 (9-1 и 9-2) управления, первый реверсивный

1723657 счетчик 10 (10-1 и 10-2), второй блок 11 (11-1 и 11-2) управления, второй реверсивный счетчик 12 (12-1 и 12-2). Первый и второй реверсивные счетчики 10 и 12 имеют одинаковую блок схему (фиг. 2), 5

Выход генератора 1 тактовых импульсов соединен с тактовыми входами счетчика

7 разности, первых реверсивных счетчиков

10.1, 10.2 вторых реверсивных счетчиков

12.1 и 12.2. Шина кода задержки соединена 10 с входами записи первых реверсивных счетчиков 10.1, 10.2. Импульс кадра поступает на вход блока 2 выделения фронта импульса кадра, на первый вход триггера 5, на третий вход третьего блока 6 управления, на пер- 15 вый S-вход триггера-формирователя 8 и на пятый вход вторых блоков управления 11.1 и 11.2. Выход блока 2 выделения фронта импульса кадра соединен с вторыми входами первых блоков управления 9.1 и 9,2. 20

Входные импульсы поступают на счетный вход двухразрядного счетчика 4, на вход блока 3 выделения коротких импульсов, первый выход которого соединен с вторым входом третьего блока 6 управления, с 25 третьим входом первого блока 9.1 управления. Четвертый выход блока 3 выделения коротких импульсов соединен с третьим входом первого блока 9,2 управления, третий выход блока 3 выделения коротких им- 30 пульсов соединен с четвертым входом второго блока 11.2 управления, с входом установки второго реверсивного счетчика

12,2, Два выхода сигналов разрешения записи и счета первого блока 9 управления 35 соединены с входами сигналов разрешения записи и счета первого реверсивного счетчика 10.1, выход которого соединен с вторым входом второго блока управления 11.1, первым входом первого блока управления 40

9.1, выход сигнала установки которого соединен с входом установки первого реверсивного счетчика 10,1. Выход первого реверсивного счетчика 10.1, который является первым выходом канала задержки 45 фронта импульса, соединен также с первым входом третьего блока 6 управления и с первым R-входом триггера-формирователя

8, Выход сигнала установки первого блока

9.1 управления также соединен с входом 50 установки нуля двухразрядного счетчика 4, выход которого соединен с вторым входом триггера 5, первый выход которого соединен с четвертыми входами первых блоков управления 9,1 и 9.2. Выход первого ревер- 55 сивного счетчика 10-2, который является первым выходом канала задержки спада импульса, соединен также с вторым S-входом триггера-формирователя 8. Второй выход триггера 5 соединен с третьими входами вторых блоков управления 11.1 и 11.2 с четвертым входом третьего блока 6 управления, два выхода сигналов разрешения записи и счета которого соединены с входами сигналов разрешения записи и счета счетчика 7 разности, выходы которого соединены с входами записи вторых реверсивных счетчиков 1.2, выходы которого соединены с первыми входами вторых блоков управления 11.1 и 11.2. Выход второго реверсивного счетчика 12.1, который является вторым выходом канала задержки фронта импульса, также соединен с вторым

R-входом триггера-формирователя 8. Выход второго реверсивного счетчика 12.2, который является вторым выходом канала задержки спада импульса, также соединен с третьим S-входом триггера-формирователя

8, выход которого является выходом устройства задержки, Второй выход блока 3 выделения коротких импульсов соединен с четвертым входом второго блока 11.1 управления, с входом установки второго реверсивного счетчика 12.1, с пятым входом третьего блока 6 управления, выход сигнала установки которого соединен с входом установки счетчика 7 разности, входы записи которого соединены с нулевой шиной, Первый реверсивный счетчик 10 (фиг. 2) содержит первый счетчик 13, второй счетчик

14, третий счетчик 15, четвертый счетчик 16, пятый счетчик 17, первый элемент 2И 18, второй элемент 2И 19, первый элемент НЕ

20, второй элемент НЕ 21, третий элемент

НЕ 22, элемент ЗИ-НЕ 23, Вход установки первого реверсивного счетчика 10 соединен с первым входом первого элемента 2И 18, с первым входом второго элемента 2И 19, тактовый вход первого реверсивного счетчика 10 соединен с тактовым входом первого счетчика 13, выход переноса которого соединен с входом первого элемента НЕ 20, с вторым входом первого элемента 2И 18, выход которого соединен с тактовым входом второго счетчика 14, выход переноса которого соединен с входом второго элемента НЕ 21, с вторым входом второго элемента 2И 19, выход которого соединен с тактовым входом третьего счетчика 15, с тактовым входом четвертого счетчика 16, с тактовым входом пятого счетчика, 17. Выход переноса счетчика 17 соединен с входом третьего элемента НЕ 22, выход которого соединен с третьим входом элемента

ЗИ-HE 23. Вход сигнала разрешения записи первого реверсивного счетчика 10 соединен с входом разрешения записи первого 13— пятого 17 счетчиков. Вход сигнала разрешения счета первого реверсивного счетчика 10 соединен с входами разрешения счета и пе1723657

20 ла разрешения счета

35

45

55 реноса первого счетчика 13, второго счетчика 14, с входом разрешения счета четвертого счетчика 16, с входом. разрешения счета пятого счетчика 17, с входами разрешения счета.и переноса третьего счетчика 15. Выход переноса счетчика 15 соединен с входом разрешения переноса четвертого счетчика 16, выход переноса которого соединен с входом разрешения переноса пятого счетчика 17. Шина кода задержки первого реверсивного счетчика 10 соединена с входами записи счетчиков 13 — 17, выход первого элемента НЕ 20 соединен с первым входом элемента ЗИ-НЕ 23, выход второго элемента НЕ 21 соединен с вторым входом элемента ЗИ-НЕ 23, выход которого является выходом первого реверсивного счетчика

10.

Второй блок 11 управления (фиг. 3) содержит элемент НЕ 24, первый элемент 2ИНЕ 25, первый триггер 26, второй элемент

2И-Н Е 27, элемент 2И 28, второй триггер 29, третий элемент 2И-HE 30, четвертый элемент 2И-НЕ 31.

Первый. вход второго блока 11 управления соединен с вторым входом элемента 2И

28, второй вход второго блока 11 управления соединен с входом элемента НЕ 24, выход которого соединен с первым входом первого элемента 2И-НЕ 25, выход которого соединен с первым входом первого триггера 26, Выход триггера 26 соединен с вторым входом второго элемента 2И-НЕ 27, с первым входом третьего элемента 2И-НЕ 30, с первым входом четвертого элемента 2И-НЕ

31. Третий вход второго блока 11 управления соединен с вторым входом первого элемента 2И-НЕ 25, четвертый вход второго блока 11 управления соединен с первым входом второго элемента 2И-НЕ 27, выход которого соединен с первым входом второго триггера 29, первый выход которого соединен с вторым входом третьего элемента

2И-Н Е 30, выход которого является выходом сигнала разрешения записи. Пятый вход второго блока 11 управления соединен с вторым входом первого триггера 26, с первым входом элемента 2И 28, выход которого соединен с вторым входом второго триггера

29, второй выход которого соединен с вторым входом четвертого элемента 2И-НЕ 31, выход которого является выходом сигнала разрешения счета;

Третий блок 6 управления (фиг, 4) содержит первый триггер 32, первый элемент 2ИНЕ 33, элемент ЗИ-НЕ 34, второй триггер 35, второй элемент 2И-НЕ 36.

Первый вход третьего блока 6 управления соединен с первым входом первого триггера 32, второй вход третьего блока 6 управления соединен с первым входом первого элемента 2И-Н Е 33, третий вход третьего блока 6 управления соединен с вторым входом первого триггера 32. Выход триггера

32 соединен с первым входом элемента

ЗИ-НЕ 34, с вторым входом первого элемента 2И-НЕ 36, с вторым входом первого элемента 2И-НЕ 33, выход которого соединен с первым входом второго триггера 35 и является выходом сигнала установки. Четвертый вход третьего блока 6 управления соединен с вторым входом элемента ЗИ-НЕ 34, пятый вход третьего блока 6 управления соединен с третьим входом элемента ЗИ-HE 34, выход которого соединен с вторым входом второго триггера 35, выход которого является выходом сигнала разрешения записи и соединен с первым входом второго элемента 2И-НЕ

36, выход которого является выходом сигнаКа фиг. 5 представлены временные диаграммы работы устройства задержки в режиме неоднозначной задержки:

37 — импульс кадра, 38 — тактовые импульсы, 39 — входные импульсы, 40 — короткие импульсы первого фронта входного импульса, 41 — короткие импульсы второго фронта входного импульса, 42 — короткие импульсы первого и второго спада, 43 — сигнал на втором выходе триггера, 44 — первый фронт задержанного импульса, 45 — разность времени задержки, 46 —. второй фронт задержанного импульса, 47 — первый спад задержанного импульса, 48 — второй спад задержанного импульса, 49 — выходные задержанные импульсы. . Первый блок 9 управления (фиг, 6) содержит элемент 2И-НЕ 50, элемент 2И 51 и триггер 52, Первый вход первого блока 9 управления соединен с первым входом элемента 2И

51, второй вход первого блока 9 управления соединен с вторым входом элемента 2И 51, выход которого соединен с вторым входом триггера 52, и является выходом сигнала установки первого блока 9 управления. Третий вход первого блока 9 управления соединен с первым входом элемента 2И-НЕ 50, четвертый вход первого блока 9 управления соединен с вторым входом элемента 2И-НЕ

50, выход которого соединен с первым входом триггера 52, первый выход которого является выходом сигнала разрешения

1723657 аботающих параллельно, для чего испольуются дополнительные логические элемены и нестандартное соединение счетчиков, ричем количество счетчиков может быть величено при необходимости.

Рассмотрим работу канала задержки ранта импульса. С приходом первого входого импульса на первом выходе блока 3

ыделения коротких импульсов появляется ороткий импульс первого фронта, в резульате чего на выходе сигнала разрешения чета первого блока 9.1 управления появлятся сигнал логического нуля и первый реверсивный счетчик 10,1 начинает обратный чет записанного кода задержки. Если на выходе первого реверсивного счетчика 10.1 появляется сигнал логического нуля до прихода второго входного импульса, это означает, что устройство задержки будет работать в режиме однозначной задержки.

В этом случае выходной сигнал первого реверсивного счетчика 10.1, который является первым фронтом задержанного импульса, поступает на первый вход первого блока 9.1 управления, на выходе сигнала разрешения записи которого вновь появляется сигнал логического нуля, и первый реверсивный счетчик 10.1 производит запись кода задержки с шины кода задержки.

Аналогично формируется спад задержанного импульса на выходе первого реверсивного счетчика 10.2 по короткому импульсу первого спада входного импульса, который появляется на четвертом выходе блока 3 выделения коротких импульсов.

Первый фронт задержанного импульса с выхода первого реверсивного счетчика 10.1 и первый спад задержанного импульса с выхода первого реверсивного счетчика 10,2 поступают соответственно, на первый Rвход и второй S-вход триггера-формирователя 8, на выходе которого получают задержанный импульс, С приходом на вход устройства следующего импульса все повторяется, в результате на выходе устройства получают задержанные импульсы, С приходом очередного импульса кадра процесс начинается сначала.

Если на выходе первого реверсивного счетчика 10,1 первый в кадре фронт задержанного импульса появляется после прихода второго входного импульса, это означает, что устройство задержки импульсов будет работать в режиме неоднозначной задержки. В этом случае с приходом второго входного импульса на втором выходе триггера 5 появляется сигнал логической единицы, который разрешает счет счетчика 7 разности и вторых реверсивных счетчиков 12.1 и 12.2.

С приходом короткого импульса первого записи, а второй выход — выходом сигнала р разрешения счета.

Счетчик 7 разности (фиг. 7) содержит т первый счетчик 53, второй счетчик 54, тре- и тий счетчик 55, четвертый счетчик 56, пятый 5 у счетчик 57, первый элемент 2И 58, второй элемент 2И 59. Ф

Вход установки счетчика 7 разности со- н единен с первым входом первого элемента в

2И 58, с первым входом второго элемента 10 к

2И 59, тактовый вход счетчика 7 разности т соединен с тактовым входом первого счет- с чика 53, выход переноса которого соединен е с вторым входом первого элемента 2И 58, выход которого соединен с тактовым вхо- 15 с дом второго счетчика 54. Выход переноса счетчика 54 соединен с вторым входом второго элемента 2И 59, выход которого соединен с тактовым входом третьего счетчика 55, с тактовым входом четвертого счетчика 56, 20 с тактовым входом пятого счетчика 57. Вход сигнала разрешения записи счетчика 7 разности соединен с входом разрешения записи первого счетчика 53, второго счетчика 54, третьего счетчика 55, четвертого счетчика 25

56, пятого счетчика 57. Вход сигнала разрешения счета счетчика 7 разности соединен с входами разрешения счета и переноса первого 53 и второго 54.счетчиков, с входами разрешения счета четвертого 56 и пятого 30

57 счетчиков, с входами разрешения счета и переноса третьего счетчика 55. Выход переноса счетчика 55 соединен с входом разрешения переноса четвертого счетчика 56, выход переноса которого соединен с вхо- 35 дом разрешения переноса пятого счетчика

57. Нулевая шина счетчика 7 разности соединена с входами записи или с информационными входами, счетчиков 53 — 57, информационные выходы которых являют- 40 ся выходами счетчика 7 разности.

Устройство задержки импульсов может работать в двух режимах: режиме однозначной задержки, когда время задержки не превышает периода следования импульсов, 45 и в режиме неоднозначной задержки, когда время задержки превышает период следов ан ия им пул ьсов.

С приходом импульса кадра обнуляется двухразрядный счетчик 4, на первом выходе 50 триггера 5 появляется сигнал логической

"единицы", что означает режим однозначной задержки. На выходе сигнала разрешения записи первого блока 9 управления появляется сигнал логического нуля, и пер- 55 вый реверсивный счетчик 10 производит запись кода задержки с шины кода задержки.

Для расширения диапазона времени задержки используется первый реверсивный счетчик 10, состоящий из пяти счетчиков, 1723657

5

25

40

50

55 фронта с первого выхода блока 3 выделения коротких импульсов на второй вход третьего блока 6 управления на его выходе сигнала разрешения записи появляется сигнал логического нуля, и в счетчик 7 разности записываются логические нули с нулевой шины, т.е. счетчик 7 разности обнуляется. С прихоДом короткого импульса второго фронта с второго выхода блока 3 выделения коротких импульсов на пятый вход третьего блока 6 управления и при наличия сигнала логической единицы на четвертом входе третьего блока 6 управления на его выходе сигнала разрешения счета появляется сигнал логического нуля и счетчик 7 разности начинает счет, Эти циклы — обнуление/счет — организуются с помощью третьего блока 6 управления и продолжаются до появления на выходе первого реверсивного счетчика 10.1 первого фронта задержанного импульса, который приходит на первый вход третьего блока 6 управления, в результате счетчик 7 разности переходит в состояние хранения информации

Л Сад = 1ад - И(Сад/Т) Т, где taa — разность времени задержки, код которой хранится в счетчике 7 разности, т д время задержки

К(т д/Т) — целая часть от деления времени задержки на период следования входных импульсов, Т вЂ” период следования входных импульсов.

Первый фронт задержанного импульса с выхода первого реверсивного счетчика

10.1 также поступает на второй вход второго блока 11.1 управления, на выходе сигнала разрешения записи которого появляется сигнал логического нуля и информация, которая хранится в счетчике 7 разности, записывается во второй реверсивный счетчик

12.1. До прихода следующего импульса кадра первый реверсивный счетчик 10,1 блокируется сигналом со второго выхода триггера

5, С приходом очередного входного импульса, второй фронт которого поступает из блока 3 выделения коротких импульсов на второй блок 11.1 управления, на его выходе сигнала разрешения счета появляется сигнал логического нуля и второй реверсивный счетчик 12.1 начинает обратный счет, по окончании которого сигнал логического нуля с выхода второго реверсивного счетчика

12,1, который является вторым фронтом задержанного импульса, поступает на второй блок 11,1 управления и информация, хранящаяся в счетчике 7 разности, вновь записывается во второй реверсивный счетчик 12.1.

С приходом следующих входных импульсов этот цикл повторяется до следующего импульса кадра. Аналогично работает канал задержки спада импульса. Вторые фронты задержанных импульсов с выхода второго реверсивного счетчика 12.1 и вторые спады задержанных импульсов с выхода второго реверсивного счетчика 12.2 поступают соответственно, на второй Rвход и на третий S-вход триггера-формирователя 8, на выходе которого получают задержанные импульсы. С приходом импульса кадра на первый S-вход триггераформирователя 8 на его выходе получают уровень логического нуля, и работа устройства начинается вновь.

Технико-экономическая эффективность предлагаемого устройства по сравнению с прототипом заключается в значительном расширении диапазона времени задержки и повышении надежности путем упрощения устройства.

Формула изобретения

1. Устройство задержки импульсов, содержащее генератор тактовых импульсов, триггер-формирователь и два идентичных канала задержки фронта и спада импульса соответственно, первый и второй тактовые входы которых подключены к выходу генератора тактовых импульсов, информационные входы соединены с шиной кода задержки, первый и второй выходы канала задержки фронта импульса соединены соответственно с первым и.вторым R-входами триггера-формирователя, первый и второй выходы канала задержки спада импульса соединены соответственно, с вторым и третьим S-входами триггера-формирователя, выход которого является выходом устройства, причем каждый из каналов задержки соответственно фронта и спада импульса содержит два реверсивных счетчика и два блока управления, при этом выход соответствующего реверсивного счетчика соединен с входом установки в состояние записи соответствующего блока управления, выход сигнала разрешения записи которого соединен с входом сигнала разрешения записи соответствующего реверсивного счетчика, тактовые входы которого являются тактовыми входами соответствующего канала задержки, а информационные входы каналов — входами записи соответствующего реверсивного счетчика, о т л и ч а ю щ е е с я тем, что, с целью расширения диапазона времени задержки и повышения надежности, в него введены блок выделения фронта импульса

1723657

12 кадра, блок выделения коротких импульсов, решения счета вторых реверсивных счетчидвухразрядный счетчик, триггер, третий ков обоих каналов задержки, второй выход блок управления и счетчик разности, при- блока выделения коротких импульсов соечем вход блока выделения коротких импуль- динен с вторым входом третьего блока упсов соединен со счетным входом 5 равления, выход первого реверсивного двухразрядного ч т ого счетчика и является входом счетчика канала задержки фронта импульса устройства, первый и, первый и четвертый выходы соединен с первым входом третьего блока блока выделения коротких импульсов сое- управления, выход генератора тактовых имдинены соответственно с третьими входами пульсов соединен с тактовым входом счетпервых блоков управления каналов задерж- 10 чика разности. ки соответственно фронта и спада импуль- 2. Устройство по и. 1, о т л и ч а ю щ е еса, второи и тр т и третий выходы блока с я тем, что первый реверсивный счетчик выделения коротких импульсов соединены содержит первый элемент 2И, первый вход соответственно с четвертыми входами вто- которого является входом установки перворых блоков управления и с входами установ- 15 го реверсивного счетчика, соединенным с ки вторых реверсивных счетчиков каналов первым входом второго элемента 2И, тактозадержки соответственно фронта и спада выйвходпервогореверсивногосчетчикасоимпульса, первый выход блока выделения единен с тактовым входом первого коротких импульсов соединен с вторым вхо- счетчика, выход переноса которого соедидомтретьегоблокауправления,выходысиг- 20 нен с входом первого элемента НЕ, с втоналов установки, разрешения записи и рым входом первого элемента 2И, выход счета которого подключены соответственно которого соединен с тактовым входом вток входам установки, становки, разрешения записи и рого счетчика, выход переноса которого сосчетасчетчика разности,входы записикото- единен с входом второго элемента НЕ, с рого соединены с нул

ы с нулевой шиной à его ин- 25 вторым входом второго элемента 2И, выход формационные выходы соединены с которого соединен с тактовым входом входами записи вторых реверсивных счет- третьего счетчика, с тактовым входом пяточиков каналов задержки фронта и спада го счетчика, выход переноса которого соеимпульса, вход блока выделения фронта динен с входом третьего элемента НЕ, импульса кадра, выход которого соединен 30 выход которого соединен с третьим входом с вторыми входами первых блоков управ- элемента ЗИ-НЕ, вход сигнала разрешения ления обоих каналов задержки, является записи первого реверсивного счетчика соевходом сигнала импульса кадра и диненс входами разрешения записи первосоединен стретьим входом третьего блока го, второго, третьего, четвертого и пятого управления, с третьими входами вторых 35 счетчиков, вход сигнала разрешения счета блоков управления обоих каналов задерж- первого реверсивного счетчика соединен с ки, с первым S-входом триггера-формиро- входами разрешения счета и переноса первателя, с первым входом триггера, первый вого, второго счетчиков, с входами разрешевыход которого соединен с четвертыми ния счета четвертого, пятого счетчиков, с входами первых блоков управления обоих 40 входами разрешения счета и переноса каналов задержки, выход сигнала разре- третьего счетчика, выход переноса которого шения счета первого блока управления со- соединен с входом разрешения переноса ответствующего канала задержки соединен четвертого счетчика, выход переноса котос входом сигнала разрешения счета первого рого соединен с входом разрешения перереверсивного счетчика соответствующего 45 носа пятого счетчика, выход первого канала задержки, выход сигнала установки элемента НЕ соединен с первым входом первогоблокауправлениясоответствующе- элемента ЗИ-НЕ, выход второго элемента го канала задержки соединен с входом уста- НЕ соединен с вторым входом элемента ЗИновки первого реверсивного счетчика НЕ, выход которого является выходом персоответствующего канала задержки, выход 50 вого реверсивного счетчика, установки первого блока управления канала 3, Устройство по и. 1, о т л и ч а ю щ е езадержки фронта импульса соединен с вхо- с я тем, что, второй блок управления содердом установки нуля двухразрядного счетчи- жит элемент 2И, второй вход которого являка, второй выход которого соединен с ется первым входом второго блока вторым входом триггера, второй выход ко- 55 управления, второй вход второго блока упторого соединен с четвертым входом треть- равления соединен с входом элемента Н

НE

его блока управления, с третьими входами выход которого соединен с первым входом вторых блоков управления обоих каналов первого элемента 2И-НЕ, выход которого задержки, выход сигнала разрешения счета соединен с первым входом первого триггекоторого соединен с входами сигнала раз- оа, выход которого соединен с вторым вхо14

1723657

50 дом второго элемента 2И-НЕ, с первым входом третьего элемента 2И-НЕ, с первым входом четвертого элемента 2И-НЕ, третий вход второго блока управления соединен с вторым входом первого элемента 2И-НЕ, четвертый вход второго блока управления соединен с первым входом второго элемента 2И-НЕ, выход которого соединен с первь:м входом второго триггера, первый выход которого соединен с вторым входом третьего элемента 2И-НЕ, выход которого является выходом сигнала разрешения записи, пятый вход второго блока управления соединен с вторым входом первого триггера, с первым входом элемента 2И, выход которого соединен с вторым входом второго триггера, второй выход которого соединен с вторым входом четвертого элемента 2И-НЕ, выход которого является выходом сигнала разрешения счета, 4. Устройство по и. 1, отл и ч а ю щеес я тем, что третий блок управления содержит первый триггер, первый вход которого является первым входом третьего блока управления, второй вход третьего блока управления соединен с первым входом первого элемента 2И-Н Е, третий вход третьего блока управления соединен с вторым входом первого триггера, выход которого соединен с первым входом элемента ЗИ-НЕ, с вторым входом первого элемента 2И-НЕ, выход которого соединен с первым входом второго триггера и является выходом сигнала установки, четвертый вход третьего блока управления соединен с вторым входом элемента ЗИ-Н Е, пятый вход третьего блока управления соединен с третьим входом элемента ЗИ-Н Е, выход которого содинен с вторым входом второго триггера, выход которого является выходом сигнала разрешения записи и соединен с первым входом второго элемента 2И-НЕ, выход которого является выходом сигнала разрешения счета.

5, Устройство по и, 1, о т л и ч а ю щ е ес я тем, что первый блок управления содержит элемент 2И, первый вход которого является первым входом первого блока управления, а второй его вход является вторым входом первого блока управления, а его выход соединен с вторым входом триггера и является выходом сигнала установки первого блока управления, третий вход первого

5 блока управления соединен с первым входом элемента 2И-НЕ, четвертый вход первого блока управления соединен с вторым входом элемента 2И-НЕ, выход которого соединен с первым входом триггера, пер10 вый выход которого является выходом сигнала разрешения записи, а второй выход которого является выходом сигнала разрешения счета.

6. Устройство по и. 1, о т л и ч а ю щ е е15 с я тем, что счетчик разности содержит первый элемент 2И, первый вход которого является входом установки счетчика разности и соединен с первым входом второго элемента 2И, тактовый вход счетчика разности со20 единен с тактовым входом первого счетчика, выход переноса которого соединен с вторым входом первого элемента 2И, соединенного выходом с тактовым входом второго счетчика, выход переноса которого

25 соединен с вторым входом второго элемента 2И, соединенного выходом с тактовым входом третьего счетчика, с тактовым входом четвертого счетчика, с тактовым входом пятого счетчика, вход сигнала разрешения

30 записи счетчика разности соединен с входом разрешения записи первого, второго, ретьего, четвертого и пятого счетчиков, вход сигнала разрешения счета счетчика разности соединен с входами разрешения

35 счета и переноса первого счетчика, второго счетчика, с входом разрешения счета четвертого счетчика, с входом разрешения счета пятого счетчика, с входами разрешения счета и переноса третьего счетчика, выход

40 переноса которого соединен с входом разрешения переноса четвертого счетчика, выход переноса которого соединен с входом разрешения переноса пятого счетчика, нулевая шина счетчика разности является вхо45 дами записи первого, второго, третьего, четвертого и пятого счетчиков, информационные выходы которых являются выходами счетчика разности.

1723657

Шин os

306ц3

ЯКУ

Фиг.!

Устаиодка

0m Рл. 9

TasmoAIa

Юх.0m Юл. 7

Юад zaoepЮ/И

Р0,ф8 Н08 30писУ ат Юл. 9

Разр щ нц счета подл.

55

4 - 8x

2-йдх.

3-идх

5 -u8õ

1-й Й

1723657

Фиг. 3

Фиг. 4

<33eQl8 aeaaUCU бплг тРеше АИ/ю

vemu

Юл.rz

СИУМЮК 7 К дР. 7

Oi7peQleНИ JL7ОС0 K

Яп 7

ЮФ(° /

Раэрешеиуе

seem@

/(бл.7

1723657

Фиг.5

37

З8

39

Lyg f1

ФЗ

М

Щ

96

Ô7

48 фЯ

Зи8х. от бл, Л ups атán 5

1" Вх, от бл,10

2йВх. от бл.2

Разреаение записикйЮ

Разрешение счета к ЫО

Йтпанобка кбл.10,к ЬМ

1723657

Орлебая вцма

Ь Од

Фиг, Редактор Т,Орловская

Заказ 1069 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101

Чс танах

om бл. б

1актодый

О67 бл. 1

Разреше

ЛЮ С

От Л.

Раэреше счета

Отбл.

Составитель И.Поставкина

Техред M.Ìoðãåíòàë Корректор О.Кундрик

Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано для имитации сигналов многоканальных систем обмена дискретной информацией

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано для формирования интервалов времени в автоматике , телемеханике

Изобретение относится к импульсной технике и может быть использовано в устройствах измерительной и вычислительной техники в качестве управляемого устройства задержки или делителя частоты

Изобретение относится к области микроэлектроники и может быть использовано для замедления скорости передачи данных и обеспечения синхронизации при обмене между подсистемами памяти и процессорными логическими элементами

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики,телемеханики, вычислительной техники и техники связи в синхронизаторах для коррекции фазы процесса путем добавления в корректируемую последовательность, характеризуемую высокими требованиями к положению переднего фронта импульсов, дополнительных импульсных сигналов

Изобретение относится к импульсной технике и может быть использовано для построения устройств задержки как непрерывной последовательности импульсов, так и одиночных импульсов без искажения их длительности

Изобретение относится к импульсной технике и может быть использовано в качестве задающего генератора импульсов с управляемой частотой и длительностью импульсов в источниках вторичного электропитания и ШИМ управлением, в блоках синхронизации электронно - вычислительных машин, а также в различных устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике, в частности к устройствам обработки информации, и может быть использовано в дешифраторах время-импульсных кодов

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх