Устройство для задержки импульсов

 

Использование: в аппаратуре обработки импульсных сигналов. Сущность изобретения: устройство содержит компаратор, RC-цепочку, три резистора. Для повышения быстродействия и устранения искажения длительности импульсов при передаче в него введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и повторитель, имеющий третье состояние на выходе. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (!9) (I!) (я)з Н 03 К 6/13

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР >". „; « .11 "Ц . с 3 . 1

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 1529424 (21) 4903604/21 (22) 18.01.91 (46) 07 11,92. 6юл. М 41 (71) Центральный научно-исследовательский институт "Комета" (72) В.Ю.Беляев (56) Авторское свидетельство СССР

hb 1529424, кл. В 03 К 5/13, 1985, (54) УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ ММГАЛЬСОВ (57) Использование: а аппаратуре обработки импульсных сигналов. Сущность изобретения: устройство содержит компаратор, RC-цепочку, три резистора. Для повышения быстродействия и устранения искажения длительности импульсов при передаче в него введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и повторитель, имеющий третье состояние на выходе. 1 ил.

Изобретение относится к импульсной технике и может быть использовано в устройствах обработки импульсных сигналов.

В основном авторском свидетельстве М

1529424 описано устройство для задержки импульсов, содержащее компаратор, последовательно соединенные первый резистор и конденсатор, второй, третий и четвертый резисторы, к точке соединения первых выводов которых подключен инверсный вход компэраторэ, при этом к.точке соединения первых выводов первого резистора и конденсатора подключен прямой вход компаратора,точкэ объединения вторых выводов первого и второго резисторов является входом устройства, вторые выводы конденсатора и третьего резистора подключены к общей шине, а второй вывод четвертого резистора соединен с источником питания.

Недостатком указанного устройства яв- ляется его низкое быстродействие, обусловленное тем, что после формирования переднего фронта выходного импульса конденсатор продолжает заряжаться до иепряжения Е. Йри этом в случае окончания вход ного импульса раньше полного заряда кон денсаторэ разряд последнего начнется с меньшего напряжения, т.е. искажается длительность импульса при передаче через устройство, так как устройство не приходит в ,исходное состояние для формирования заднего фронта выходного импульса. Аналогичный процесс наблюдается при разряде конденсатора во время формирования заднего фронта выходного импульса и раннем приходе начала следующего входного импульса. Вследствие этого может возникать искажение длительности импульсов при передаче;

Цель изобретения — повышение быстродействия и устранение искажения длительности импульсов при передаче.

Для достижения цели в устройство для задержки импульсов введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, входы которого подключены к входу устройства и выходу компаратора, и повторитель с тремя состояниями на выходе, при этом входы повторители соединены с входом устройства и выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а выход подключен к точке соединения первых выводов конденсатора и первого реэис гора.

На чертеже изображена принципиаль ная схема устройства для задержки импульcos.

Устройство содержит компаратор 1, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2, повторитель 3, конденсатор 4 и резисторы 5, 6, 7 и

8, Входом 9 устройства является точка соединения первого входа элемента ИСКЛЮЧА!ОЩЕЕ ИЛИ 2, второй вход которого подкл»очен к выходу компаратора 1, входа повторителя 3, управляющий вход которого соединен с выходомэлемента ИСКЛЮЧАЮЩЕЕ ИЛИ 2, и свободных выводов резисторов 5 и 6. К точке соединения резистора 5 и конденсатора 4 подключены выход повторителя 3 и прямой вход компаратора 1, К точке соединения резисторов 6, 7 и 8 подключен инверсный вход компаратора 1.

Свободные выводы конденсатора 4 и резистора 7 подключены к общей шине, а резистора 8 — к источнику 10 питания. Выходом

11 устройства является выход компара.!ора

1.

Принцип работы устройства заключается в следующем, На вход 9 устройства поступают прямоугольные импульсы с уровнем логической

"1", равным величине напряжения питания — Е, и уровнем логического "0", равным нулю, Исто сник 10 питания формирует напрлжение Е, При подаче на управля»ощий вход

g5 повторителя 3 с выхода элемента ИСКЛ!О-!

АЮЩЕЕ ИЛИ 2 уровня логическои 1 на выходе повторителя 3 уста!!авливается третье (высокоимпеданснае) состояние независимо от сигнала на другом входе flGBTo" 40 рителя.

В исходном состоянии конденсатор 4 разряжен, а на ипверсном входе компаратора 1 установлен потенциал

ЯЕ g7 о Е * — — rAG !»" 7 и

+Р7 Р Ф 01

R8 — сопротивления 6, 7 и 8 соответственно.

При этом нз выходе 11 и на управля»ощем входе повторителя 3 формируется нулевой потенциал. Поэтому повторитель 3 открыт и 50 через его выход конденсатор 4 удерхкивает- ся а разряженном состоянии.

После прихода на вход 9 переднего фронта импульса в точке соединения резисторов 6, 7 и 8 устанавливается постоянный 55 потенциал U< = Е г»7 j ЯЕ Е+ ДЗ на выходе элемента ИСКХ!ЮЧА!ОЩГЕ ИЛИ

2 формируется единичный потенциал и нз выходе повторителя 3 устанавливается высокоимпедансное состояние. При этом конденсатор 4 начинает заряжаться через резистор 5.

По достижении напряжением на конденсаторе 4 уровня О» компаратор 1.формирует на выходе i1 единичный потенциал (передний фронт выходного импульса), который с помощью элемента ИСКЛ)ОЧАЮЩЕЕ ИЛИ 2 устанавливает на управляющем входе повторителя 3 нулевой потенциал, тем самым открывая повторитель. При этом на выходе последнего формируется единичный»»отенциал, быстро заряжающий конденсатор 4 до уровня Е, т.е. конденсатор 4 окаэываетсл готов к разряду с заданного начального уров»»я (Е) для формирования заднего фронта выходного импульса.

По окончании на входе 9 импульса на выходе г»овторителя 3 вновь устанавливается высокоимпедансное состояние, а на иньерсном входе компаратора 1 фиксируетсяпотенциал !..4; Конденсатор 4 начинает разряжаться через резистор 5 и входну»о цепь.

По достижении напргокением HG конденсаторе 4 уровня Uo компаратор 1 формирует

E»= » Bh»_#_oII8 1 1 нулевой r»GTBHL)Mell (задний фронт выходного импульса), который через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 2 открывает повторитель 3, При этом Но выходе понторителл 3 ормируется нулевой потенциал, который быстро разряжает конденсатор 4.

На этом процесс формирования выходного импульса завершается и } cI povicTGo npuxo дит в»лсход}»ое состояние, Посредством выбора сопротивлений резисторов 6, 7 и 8 задаются потенциалы Up и U», например U„== 0,1 Е и U» = 0,9 Е. При этом повышае»ся эффективность использования емкости конденсатора 4 при том же значении. задержки импульса, Например, при !4 = 0,1 Е «U» -- 0,9 Е время задержки

- g = В;, С !п10, где !»5 — сопротивление резистора 5, а С вЂ” емкость конденсатора 4.

Введение повторителя 3 позволяет ускорить заряд конденсатора 4 до напряжения L= сразу после формирования переднего фронта выходного импульса и разряд конденсатора 4 сразу после формирования заднего фронта выходного импульса. Это позволяет повысить быстродействие устройства за счет сокращения времени восстановления и устранить искажение длительности импульса при передаче, вызываемое недостаточным зарядом или разрядом конденсатора. ,Для наибольшей эффективности работы устройства повторитель 3 должен иметь малое выходное сопротивление и устанавливаться в высокоимпедансное состояние

1774478

Составитель О. Тиц

Редактор И. Шубина Техред М.Моргентал Корректор С. Лисина

Заказ 3934 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб.. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101 выхода. Примером такого повторителя может служить логический элемент типа

530ЛА17 с включенным инвертором (например, типа 530ЛН1) на объединенных его входах.

Формула изобретения

Устройство для задержки импульсов по авт.св. М 1529424, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и устранения длительности импульса, в него введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ. входы которого подключены к входу устройства и выходу компаратора, и повторитель с

S тремя состояниями на выходе, при этом входы повторителя соединены с входом устройства и выходом элемента ИСКЛЮЧАЮЩЕЕ

ИЛИ, а выход подключен к точке соедине-. ния конденсатора и первого резистора.

Устройство для задержки импульсов Устройство для задержки импульсов Устройство для задержки импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике

Изобретение относится к микроэлектронике и вычислительной технике, а именно к схемам линий задержки, широко применяемым для обеспечения синхронизации между электронными системами различного назначения

Изобретение относится к импульсной технике и может использоваться для формирования интервалов времени в аппаратуре автоматики, телемеханики, измерительной техники и т.д

Изобретение относится к микроэлектронике и вычислительной технике, а именно к схемам линий задержки (ЛЗ), широко применяемым для обеспечения синхронизации между электронными системами различно fljp 1 тдГшинл опорном &deg; напряжения о Шина олдрм&amp;о напряжения го назначения

Изобретение относится к цифровым электронным схемам а именно к схемам линий задержки, широко применяемым для синхронизации электронных устройств различного назначения

Изобретение относится к импульсной технике, в частности к устройствам с широким диапазоном электронной регулировки временной задержки информации, и может

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх