Способ параллельного логического суммирования последовательностей аналоговых сигналов слагаемых эквивалентных двоичной системе счисления

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия. Способ заключается в следующем: из входных аналоговых сигналов ni и mi в «i» разряде формируют аналоговые сигналы первой промежуточной логической суммы S1i, посредством логических функций ИЛИ1 и второй промежуточной логической суммы S2i, посредством логических функций И1, формируют положительный производный аналоговый сигнал +S3i посредством логической функции И2 из предварительно измененного функцией НЕ1 по уровню аналогового сигнала S 1i и первой промежуточной суммы S1i-1 «i-1» разряда, а условно отрицательный производный аналоговый сигнал -S3i формируют посредством логической функции И3 из аналогового сигнала S1i и предварительно измененного функцией НЕ2 по уровню аналогового сигнала S 1i-1 первой промежуточной суммы S1i-1 «i-1» разряда, аналоговый сигнал +S3i совмещают с аналоговым сигналом +S2i посредством логической функции ИЛИ2 и выполняют изменение уровня аналогового сигнала результирующего аргумента +S*i, что соответствует процедуре удаления активного логического нуля, который формируется, если совмещенный аналоговый сигнал +S*i и условно отрицательный производный аналоговые сигналы -S3i принимают одновременно активные уровни аналогового сигнала, выполняют удаление активного уровня аналогового сигнала при совпадении условно отрицательного производного аналогового сигнала -S3i с аналоговым сигналом второй промежуточный суммы +S2i. 5 ил.

 

Текст описания приведен в факсимильном виде.

Способ параллельного логического суммирования аналоговых сигналов слагаемых эквивалентных двоичной системе счисления, включающий поразрядное выполнение преобразований аналоговых сигналов слагаемых [ni] и [mi], которые принимают либо условно высокий или активный уровень, либо условно низкий сигнал или неактивный уровень, при этом из входных аналоговых сигналов ni и mi в «i» разряде формируют аналоговые сигналы первой промежуточной логической суммы S1i, посредством логических функций f1(})-ИЛИ и второй промежуточной логической суммы S2i, посредством логических функций f1(&)-И, из которых формируют аналоговый сигнал Si результата логического суммирования, отличающийся тем, что аналоговый сигнал первой промежуточной логической суммы S1i логически дифференцируют с одновременным формированием производных аналоговых сигналов положительного +S3i и условно отрицательного -S3i, при этом положительный производный аналоговый сигнал +S3i формируют посредством логической функции f2(&)-И из предварительно измененного функцией f1(&)-HE по уровню аналогового сигнала S 1i первой промежуточной суммы S1i «i» разряда и первой промежуточной суммы S1i-1 «i-1» разряда, а условно отрицательный производный аналоговый сигнал -S3i формируют посредством логической функции f3(&)-И из аналогового сигнала первой промежуточной суммы S1i «i» разряда и предварительно измененного функцией f2(&)-HE по уровню аналогового сигнала S 1i-1 первой промежуточной суммы S1i-1 «i-1» разряда, после чего в «i» разряде положительный производный аналоговый сигнал +S1i совмещают с аналоговым сигналом второй промежуточной суммы +S2i посредством логической функции f2(})-ИЛИ и выполняют изменение уровня аналогового сигнала результирующего аргумента +S*i, что соответствует процедуре удаления активного логического нуля f1(+1/-1→0), которые формируется, если совмещенный аналоговый сигнал +S*i и условно отрицательный производный аналоговые сигналы -S3i принимают одновременно активные уровни аналогового сигнала, при этом выполняют изменение (удаление) активного уровня аналогового сигнала f2(+1/-1→0) при совпадении условно отрицательного производного аналогового сигнала S3i с аналоговым сигналом второй промежуточной
суммы +S2i в соответствии с математической моделью вида

где
логические функции f1(&)-И и f1(})-ИЛИ;

функциональная структура удаления активного логического нуля при одновременно активных аналоговых сигналов;
«=& 1=» - логическая функция изменения уровня аналогового сигнала f1(&)-НЕ.



 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций, в частности процессов суммирования и вычитания.

Изобретение относится к области вычислительной техники и технике защиты информации и может использоваться в средствах криптографической защиты информации. .

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах.

Изобретение относится к вычислительной технике и может быть использовано в устройствах суммирования. .

Изобретение относится к области цифровой вычислительной техники и может быть использовано в процессорных устройствах ЭВМ и в устройствах цифровой автоматики. .

Изобретение относится к вычислительной технике и может быть использовано для выполнения вычислительных операций в кодах Грея. .

Сумматор // 2380739
Изобретение относится к вычислительной технике и может быть использовано при построении многоразрядных быстродействующих сумматоров и АЛУ

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в комбинационном умножителе

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания, в позиционно-знаковых кодах

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в умножителе

Изобретение относится к вычислительной технике и может быть использовано для построения сумматоров

Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в комбинационном умножителе

Изобретение относится к области цифровой вычислительной техники и может быть использовано в процессорных устройствах ЭВМ и устройствах цифровой автоматики

Изобретение относится к области цифровой вычислительной техники и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания
Наверх