Десятичное пересчетное устройство

 

34ll65

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Реслувлик

Зависимое от авт. свидетельства №

Заявлено 27.111.1970 (№ 1421639/26-9) с присоединением заявки №

Приоритет

Опубликовано 05.VI.1972. Бюллетень № 18

Дата опубликования описания 27.VI.1972

М. Кл. Н 03k 23/00

Комитет лс делам изобретений и открытий ори Совете Министров

СССР

УДК 621.374 32(088 8) ВСЕ;ССЮ-ц,,щ

ПАТЩ НЯ «тчцм : --..внвлид-.,;.» „.

Автор изобретения

Л. А. Дубицкий

Львовский ордена Ленина .политехнический иисти

Заявитель

ДЕСЯТИЧНОЕ ПЕРЕСЧЕТНОЕ УСТРОЙСТВО

Изобретение от носится,к электронно-измерительной техничке, предназначено для пересчета импульса в с инди кацией состояний устройст ва и,может быть ис пользо ва но,!В частности, IB эле ктрон носчет ных частото|мерах.

Известны различные пересчет|ные устройстBB,IIoiBbI IIIBHHoiI быстродействия. Все QHH характер изуются общим призна ком — повышение частоты пересчета дости гается путем м ного кратногo деления:ча стоты двоичными ячейками, не ох ваченными о братными вязями, ic последующим во сстановлением коэффицие нта,деления на 10. ,В таких у строй сттвах невозмоионо обеспечить инди кацию,в режиме непрерывного счета. Это,выз|вано тем, что лишь при яаличии импульса переноса, по ступающего по о|кончании времени счета на дешифратор, устройство фу носционирует как десятичное пересчетное. Режим же непрерывного счета характерен отсутст вие м импульсов «переноса», так ка|к этот режим, реализуется без воздействия устройств автоматики (схем переноса), т. е. при отсутствии каких-либо времен счета, и соответствует, например, подаче на вход устройства бесконечной во времени произвольной последовательности импульсов.

Отсюда, следует, что необходимо использовать дополнительные схемы переноса, обеспечи вающие .нормальное функционирова нне устр ой,ст|ва.

И,, наконец, реализация десятичного пересчетного устройства iHciBoзможна iIIpH II)3, т. е. деление вход ной ча стоты может осуществляться не .более, чем тремя последовательно соединен|ными двоичными ячей1ками.

Цель изобретения — увеличение коэффициента,деле|ния входного, делителя .и обеспе10 чение индикации, состояний устрой ст ва в режиме кепреры вного счета.

Это достигается теи, что один из,выходов делителя с коэфф ициентом деления 2" соединен с входами делителя с коэффициентом де15 ления 5 и схемы «За прет», запрещающий .вход .которой подключен к соответствующим ячей|кам |делителя с коэффициентом деления

5, а выход — iK о д ному из входов схемы

«ИЛИ»,,соединен ной другими входами с ос20 таль ными выходами делителя с;коэффициентом деления 2", а выходом — с входом делителя .с коэффициентом деления 2. Выход делителя с,коэффициентом деления 2, а также выход дешнфратора, |к которому подключены

25 поте нциальные выходы делителей с коэффициентами деления 2" и 5, я|вляются выходами устр ой с пв а, Это позволяет дополнительно снизить частоту до поступления ее на делитель с обрат30 ными связями — делитель с коэффициентом

341165

3деле ния 5 .и обеспечить, та|к им о бразом,,десятичный пересчет при большем количестве последовательно соединенных двоичных ячеек в делителе 2" и режим нвпреры вно го счета, так IKBIK,в дешифраторе данно го разряда IBbIделяются потенциаль ные уровни, cooTBCTcTIB) ющие поступлению на вход устройства более

10 импульсов и устраняющие неравномерность в показаниях следую щего разряда, выз ва нную поступлением .на его вход нера в номерной последовательности импульсов.

На фиг. 1 аоказа на блок-.схема де сягичного пересчетно,га устройства прп n=3; на фиг. 2 —,време нные .диаграммы,,поясняющие работу устройства; на фиг. 3 — схема соединения пересчетпого устройства с последующим пересчет ным устройством.

Пересчет|ное устройство состоит из делителя 1 с коэффицие нтом,деления 2 (при веделное устройство реализуется при п(4), делителя 2 с коэффициентом деления 5, схемы

«Запрет» 8, .схемы «ИЛИ» 4, делителя 5 с коэффицие нто|м деления 2 и,дешифратора б.

Один из двух выходо в делителя 1 с коэффи циентом деления 2 .соединены с,входами делителя 2 с коэффиц иентом деления 5 и схемы

«Запрет» 8, запрещающий вход, которой подключен .к соот ветствующей ячейке делителя

2 Ic коэффициентом деления 5, а выход — iK од ному из двух IBxopoIB .схемы «ИЛИ» 4, Второй выход делителя 1,с коэффициентом, деления 2> соеди нен,непо средственно с вторым входом;схемы «ИЛИ» 4, а его потенциальные выходы, а также потенциальные выходы делителя 2 с коэффициентом деления 5 подключены IK,де ш иф р атору б. Потенциальный выход 7 дешифратора б, а та кже импульсивный выход 8 делителя 5 на 2,,вхо д которого«соединен с выходом схемы «ИЛИ» 4, являются выхода ми устройства.

Перед каждым циклом измерения делители

1, 2 и 5, у стана вли|ваются в исходное состояние. Измеряемая ча!сть посту пает .на вхо д делителя 1, где делится IB 2> раза д воичными я чейками, IHB охваченными обратными связями, разделяясь лри этом на две раз номерные послрдоаателыности, имеющие фазовый сдвиг друг относительыо друга, равный л, и частоту

1 — от исходной. Одна из последовательностей

2з попадает далее на вход, делителя 2 на 5 и схему «Запрет» 3. Схема «За прет» у правляетсяделителем 2 таким обра зом, что из пяти HIMпульсо в, лоступающих,на ее вх|од, ли шь три проходят,на ее (выход. Таким о бразом,,на выходе схемы «Запрет» присутствует, неравномерная последовательность импульсо в с ча3 стотой, paiBIHOA — от исходной, не имеющая

2 5 пра ктически време и ной задержки IIo от ношению к преобразуемой последовательности.

Указа иная последовательность подается на один из двух ВхоgoIB схемы «ИЛИ» 4, íà (вто10

65 рой вход которой посту пает вторая последоВательно сть ic,выхода делителя 1. Схема

«ИЛИ» 4 осуществляет со в:мещение во времени последо вательно стей, поступающих ла ее;входы. Таким образом, на выходе ее присутст вует суммарвая IIIoc irerloIBBTCJIbHocTb, ча1 3 8 стога которой рав на — -+ — = — — от исход2з 2.,5 2з,5 ной. Эта последовательность делится далее делителем 5 на 2. В результате,на,выходе делителя 5 на 2 QIKaabIIBBCTcH неравномерная последователь ность с частотой, равной

8 1

2 5 2 10

= — — от исходной. Характер .последовательности эави сит от первоначальной устаiHoIBKH делителей (, 2 и 5.

Характер образования, последовательностей иллюстрируется време и ными диаграммами на фи г. 2, где а — по следовательность IHB выходе устройства; б и в — последовательности на выходе входного устройства; г — последовательность на выходе, схемы «Запрет»; д — IIIoследо вательность на,выходе .схемы «ИЛ 1»; е — по следо вательность |на выходной IrriHrre устрой стра.

Характер последовательности,на:выходе ,cTpoHIcTiBB однозначно. определяется исходной уста но в кой делителей 1, 2 и 5.

Так IKBIK последовательности им пульсов IHB ,входах схемы «ИЛИ» 4 получены путем (преобразования на идентичных каналах (преоб3 разо ванне до частоты, осуществляемое

2 5

cxeiMoA «Запрет» 8, управляемой,делителе м 2 с,коэф фи цие нтом деле ния 5 по одному из ка.нало в, задержки, практически не вносит), то, оче ви дно,,временные задержки этих ло следовательно стей друг от носитель но друга отсутствуют или же весьма;незначительны. Даже при наличии таковых, что может быть (следст вием неидентичности каналов, влияние их несущественно, TBIK IKBK QHiH,накапливаются по от ношению к интервалам времени IB четыре раза больше и сходных, Состояние делителей 1 и 2 дешифрируется в десятичный код де шифратором б, осуществляющим индикацию единиц да нного раз ряда. При поступлениями на вход у стройсэва импуль со в в количестве большем 10 iaa аотенциальном выходе 7,появляется потенциал, ови детельствующий о переполнении дешифратора б, Потенциал на |выходе 7 удерживается до |поступления на вход устройства двадцатого им пульса. Такое фун кцио нироаа ние устpoAIcTIBB ста новится очевидным прои paicciMQTрении его со следующим в тракте преобразова ния частоты десятич ным устройст во м. Соеди нение их показано на фиг. 3.

На фиг. 3 блоки предложенного пересчетно|го устройства соединены:со,следующи м аеросчет ным устройством 9. Пересчетное устройст во 9 подключено к д вум выходам — им3411 Ü5 пульсному 8 и потенциальному 7. Импуль сный IBbrxop, 8 .соеди нс п .нс посредствеипо Ic

TpnrIrepaxIH пересчетного устройст ва 9, а потенциальный 7 —.с дешифратором того же устройства.

На им пульсном выходе 8 п рисутст вует неpaIBHoIмерная последовательность импульсов, следующих с частотой, равной 1/10 or исходной, фиг. 2. Наличие неравномерности в следо|вании импульсов могло бы привести к аналогичной неравномерности в показа нияк устpoHcTIBa 9, Действ|ительно, импульсы íà выходе 8 могут, как это,видно из фиг. 2, при суTicTво вать с и нтер валами, равными 8 |и 12 периодам входной частоты. Рассмотрим, например,,поступление на устройство 9 импульса, следую щего через 8,периодов после предыдущего, принятого за нуле вой. Это значит, что монумент,прихода этого и мпульса соот ветст вует показа нию IHa предлагаеиом устрой стве 8-ми, IHa следующем пересчетном устройстве 9— единице, а вместе — 18. Показание неверное и является следствием того, что IBblxogHQII импульс с,предлагаемого у стройства пришел на устрой стао 9 на д ва периода раньше, входной ча,стоты.

Выходная последовательность, несмотря на неравномерность, обладает .периодичностью, которая заключается в рав номе рности следования каждого:второго им пульса этой IIIOICJreдователыности. Это значит, что при делении частоты следова ния и1ипjJIbIcoB этой последоватеJIhHQIcTH на 2, что и осуществляется триггером с весом 1,следующего десятичного у стpoRcTIBa 9, получается ра вномерная последо,вательность HihlIIIjj;IbcoIB, с частотой вдовое виже предыдущей. Отсюда видна возможность обес пече ния верных показа ний в,пересчетном у ст ройстве 9. Для этого на |дешифратор устройст ва 9 IBIIecTQ потенциальных выходов триггера с весом — 1 заводится потенциальпый выход 7 с дешпфратора б предлагаемого у. гройства. Этим достигается поступление на дешифратор уcòðойcTIBа 9 поте нциалсв, имптируюгцих состояние трпвгер а с весом — 1, в а

5 входе которого Орисутст вовала бы равномерная последовательность импульсов с частотой в;десять раз ниже исходной. Наличие на выходе триггера с,весо м, равным 1, следующего пересчет ного устройства 9 равпсмерной

10 последо вательно сти импульcoB .с частотой, p aIB>HoH 1/20 и схо д ноЙ, ooccIIIe rrf B a er сч ем триггеро в с весом 2, 4, 8, псресчстного устройст ва 9 потенциалов, которые совместно с потенциалами> отмечОн нььми выше, oopa3J 1от

15,все необходимые потенпп алы для lr p a Brubной индикации разряда десятков.

Предмет изобретения

20 Десятичное пересчетное уcTpoHcTIBQ, Icojcpжащее входной делитель Ic коэффициентом деления 2", имеющий 2" — симметричных выходов, делитель с коэффициентом делевия 5, схему «Запрет», схему «ИЛИ», делитель на 2

25 и дешифратор, отличающееся терм, что, с целью увеличения коэффициента деления вход ногo,äeJrèòåëÿ и обеспечения индикации состояний устройства в режиме непрерывного счета, один из выходо в вход ного делителя

30 соединен с входами делителя C êoçôôIèöèåIHтом деления 5,и схемы «Запрет», запрещающий вход которой .подключен IK выходу,делителя с коэффициентом деления 5, а,выход— к од ному из входов схемы «ИЛИ», соединен35 ной другими входа,ми с осталь|ными выходами входного делителя, а выходом — с входом дслнтеля ва 2,,выход которого, а также .выход деш ифратора, к входам которого подклю- чены потенциальные выходы входного дели40 теля и делителя с коэффициентом QeJICIHIIII 5, являются выходами устройства.

341165

Риг. 1

ПППЦ!ППЙПЛИВЕЛПППП! ЛИЛП!ППТ!!!!ПЦП!!ИПППППП!!!ПП!!ПППЛПППППТИПГ

Ри,2 3

Корректор E. Зимина

Лаказ 1848/14 Изд. ¹ 803 Тираж 448 Подписное

ЦНИИПИ Комитета по делам изобретешш и открытий при Совете Министров СССР

Москва, 7К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Редактор И. Грузова

Составитель Голубович

Техред А. Камышникова

Десятичное пересчетное устройство Десятичное пересчетное устройство Десятичное пересчетное устройство Десятичное пересчетное устройство 

 

Наверх