Специализированное вычислительное устройство

 

368597

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ Coe3 Соеетсннх

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено 27Л1.1971--(М 1627974/18-24) -М. Кл. 6 06f б/02 с присоединением заявки №

Приоритет

Комитет оо делам изобретений и стнрытид орн Сосете Миннстрое

СССР

УДК 681.3.055(088.8) Опубликовано 261.1973. Бюллетень № 9

Дата опубликования описания 2.1V.1973

Авторы изобретения

И. Я. Акушский и А. Я. Пьяизин

ВСЕСс

3 .АЯ1)1)р

Заявитель

СПЕЦИАЛИЗИРОВАННОЕ ВЫЧИСЛИТЕЛЬНОЕ УСТРОЯСТВО где

Предложенное устройство относится к ц)ифровой,вычислительной технике и предназначено для преобразования кодов в системе счисления в остаточных классах.

Известны специализированные вычислительные устройства, содержащие параллельно включенные решающие блоки, каждый )из которых содержит входные региспры с присоединенными к их выходам дешифраторами операндов и выходной регистр, присоединенный через схему совпадения .к выходам дешифраторов результата.

Однако такие устройства требуют большого объема, памяти.

Предложенное -устройство отличается от известных тем, что оно содержит в каждом решающем блоке по линейному цифровому функциональному преобразователю, входы которого присоединены к выходам дешифраторов операндов, а выходы подключены ко входам дешифраторов результата.

Это позволяет упростить устройство.

На фиг. 1;показана блок-схема специализированного вычислительного устройства; на фиг. 2 — схема решающего блока для одного основания; на фиг. 3 — общий вид номограммы из выравненных точек.

Устройство состоит из и независимых однотипных решающих блоков Р1 — Р„(фиг. 1).

Входные операнды К и L, а также результат

М, являющийся некоторой функцией от К н

L, представлены в виде остатков по основаниям Рь Р2) ..., Р)) ".) 1 п

М= f(g, L), К = (а,а,... ат, а,), 0.< а,. < Р;, = (3i) Рс ° ° 3s ° ° ° I1 ) 0 < < 1 с)

1 1=(т,т," тт" т.), 0<тт<Р;

10 i 1,2 ... и

Каждый блок находит ответ по одному осанованию и выдает соответствующий результат.

Решающий блок для основания Р; (i = 1, 2, ...,n) (фиг. 2) состоит .из регистров 1 и 2 операндов, дешифраторов 8 — б операндов, линейного цифрового функционального преобразователя 7, получающего координаты точек разрешающей прямой, дешифраторов 8 и 9 результата, схемы 10 сравнения и выходного регистра П результата (управляющие цепи и схемы переписи кодов на фиг. 2 не показаны). Дешифраторы 8 и 4 реализуют шкалу А первого операнда: каждому значению пометки и; на шкале А дешифратор 8 ставит в соответствие координату Х, а дешифратор 4— координату Y. (см фиг. 3). Подобным же образом дешифраторы 5 и б реализуют шкалу

30 В второго операнда. Дешыфраторы 8 и 9)pea3

368597 лизуют ответную шкалу С, причем дешифратор 8 восстанавливает значение у ; по значению координаты Х,, точки а,, лежащей на разрешающей прямой, а дешифратор 9 — по значению координаты У, восстанавливает значение Х";.

Схема 10 сравнения представляет собой группу вентилей и слуящт для того, чтобы пропускать соответствующую кодовую комбинацию в момент совпадения значений 7 ; и у"; на регистр 11 результата.

Решающий блок (фиг. 2) работает следующим образом. Операнды а, и Р;, соответствующие остаткам чисел К и L по основанию Р;; заносятся "в регистры 1 и 2, из которых онй подаются на дешифраторы 8, 4 и 5, 6. На выходе дешифраторов 8 и 4 получаются координаты точки а; (Х... У„, ), а на выходе дешифраторов. б и 6 — координаты точки

8>(A,, У, ). Далее координаты этих точек а; и Р, подаются на преобразователь 7, который последовательно вырабатывает координаты точек а, а, ...,а; (фиг. 3), лежащих на прямой, проходящей через две заданные точки с.; и Р;. Координаты точек а;(Х„,, Уа) подаются на дешифргторы 8 v. 9 ответной шкалы, па выходах которых появляются соответствующие у ; и у",. Если значения у, и у"; на выходах дешифраторов различны, то следовательно точка а; не йринадлежит ответной шкале, и схема сравнения 10 не позволит переписать результат с выхo„",а дешифраторов на регистр результата 11. Значение у будет равно значению у"столько в момент, когда точка а, совпадет с точкой у, при этом Х, =Х... а

У, =У, . В этот момент значения HB выходах дешифраторов будут равны 1,"=у;"=у;, и схема сравнения 10 разрешит перепись ре. зультата у; с выхода дешифраторов 8 или 9 в регистр результата 11. После этого устройство 7 прекращает дальнейшее получение. координат точек. После считывания результата из регистра 11 схема приводится в исходное состояние.

Все блоки, показанные на фиг. 1, работают аналогично и параллельно, и на их выходах в совокупности получают результат

М= (К, 1.), представленный в виде остатков по соответствующим основаниям.

Предмет изобретения

Специализированное вычислительное устройство, содержащее параллельно включенные решающие блоки, каждый из которых содержит входные регистры с присоединенными к их выходам дешифраторами операндов и выходной регистр, присоединенный через схему сравнения х выходам деши(рраторов результата, отличающееся тем, что, с целью упрощения устройства, оно содержит в кажЗО..дом .решающем блоке по линейному цифровому функциональному преобразователю, входы которого присоединены к выходам дешифраторов операндов, а выходы — ко входам дешифраторов результата.

Ха, Редактор Л. Утехина

Заказ 615/7 Изд. № 187 Тираж 647 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, 5К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель 9. Митрошии

Техред Т. Миронова

Корректорь : E. Денисова и Т. Журавлева

Специализированное вычислительное устройство Специализированное вычислительное устройство Специализированное вычислительное устройство Специализированное вычислительное устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах для перевода чисел из кода системы остаточных классов (СОК) в код полиадической системы счисления (ПСС)

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к автоматике и вычислительной технике и может быть использовано при проектировании устройств преобразования цифрового кода числа А в системе остаточных классов (СОК) в напряжение в блоках сопряжения разнотипных элементов вычислительных и информационно-измерительных систем

Изобретение относится к вычислительной технике и предназначено для использования в вычислительных устройствах, функционирующих в системе остаточных классов (СОК), а также технике связи для передачи информации кодами СОК

Изобретение относится к вычислительной технике, предназначено для деления числа в модулярной системе счисления (МСС) на одно из ее оснований и может быть использовано в цифровых вычислительных устройствах

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к области вычислительной техники и может быть использовано в модулярных нейрокомпьютерах
Наверх