Управляемый делитель частоты

 

(и) 425359

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 16.12.71 (21) 1725587/26-9 с присоединением заявки ¹ (32) Приоритет

Опубликовано 25.04.74. Бюллетень М 15

Дата опубликования описания 27.09.74 (51) М, Кл. Н 03k 23/00

Гасударственный камитет

Саеета Министрае СССР аа делам иаааретений

H 0T_#_PblTHH (53) УДК 621.374.3 (088.8) (72) Автор изобретения (71) Заявитель

Э. Л. Барьюдин

Смоленский филиал Московского ордена Ленина энергетического института (54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

Изобретение относится к импульсной технике.

Известен управляемый делитель частоты, содержащий входную шину, счетчик, информационный вход которого через устройство записи обратного кода соединен с шиной информационного входа, и выходную шину.

Однако известный делитель имеет недостаточную надежность и быстродействие.

Целью изобретения является повышение надежности работы и быстродействия.

Для этого в нем дополнительно установлены второй счетчик и второе устройство записи обратного хода, схема «ИЛИ», две схемы совпадения «И» и триггер, причем входная шина через схемы совпадения «И» соединена со счетными входами первого и второго счетчиков, информационный вход второго счетчика через второе устройство записи обратного кода соединен с шиной информационного входа, нулевой выход триггера соединен с первой схемой совпадения «И» и вторым устройством записи обратного кода, единичный выход триггера соединен со второй схемой совпадения «И» и первым устройством записи обратного кода, а выходы счетчиков соединены с нулевым и единичным входами триггера и схемой «ИЛИ», выход которой подключен к выходной шине.

На чертеже приведена блок-схема делителя.

Управляемый делитель частоты содержит триггер 1, схемы совпадения «И» 2, 3, счетчики 4, 5, устройство записи обратного кода 6, схема «ИЛИ» 7, второе устройство записи обратного, кода 8, причем информационные входы счетчиков 4, 5 соединены через устройства записи обратного кода 6, 8 соответственно с

10 шиной информационного входа; входная шина через схемы совпадения «И» 2, 3 соединена со счетными входами первого и второго счетчиков 4, 5, нулевой выход т1риггера 1 соединен со схемой совпадения «И» 3 и вторым устрой1> ством записи кода 8, единичный выход триггера 1 соединен со схемой совпадения «И» 2 и устройством записи обратного кода 6, а выходы счетчиков 4, 5 с единичным и нулевым входами триггера и схемой «ИЛИ» 7, выход ко20 торой подключен к выходной шине.

Делитель частоты работает следующим образом.

Пусть триггер 1 находится в состоянии «1», при котором на схему совпадения «И» 2 по25 ступает запрет, а на схему совпадения «И»

3 — разрешение. Импульсы входного напряжения, поступающие непрерывно на схемы 2 и 3, будут проходить только через схему 3 и подсчитываться счет иком 4 до тех пор, пока

3Q в нем не запишется максимальный код. В

425359

Предмет изобретения

Составитель Н. Дубровская

Редактор A. Зиньковскии Техред Л. Богданова Корректор Л. Чуркина

Заказ 2663/15 Изд. № 738 Тираж 811 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 этот момент триггер 1 переходит в состояние

«0», запрещает схему 3 и разрешает схему

2, через которую входные импульсы поступают уже на счетчик 5 и через устройство записи обратного кода 6 производит запись в счетчике 4 обратного кода N, т. е. подготавливает счетчик 4 к циклу преобразования, который начнется через период выходного напряжения. Одновременно с перебросом триггера 1 формируется выходной импульс, который через схему «ИЛИ» 7 поступает на ее выход.

При записи в счетчик 5 максимального кода триггер 1 перебрасывается в «1», запрещается схема 2, разрешается схема 3 и входные импульсы поступают на счетчик 4, в который был записан обратный код. И в этом случае одновременно с перебросом триггера 1 формируется выходной импульс, который через схему 7 также поступает на выход.

Частота выходного напряжения управляемого делителя частоты /,„„так и в предыдущем случае, будет в N раз меньше входной частоты f„„.. Однако счетчики 4 и 5 рабогают в режиме обычного счета входных импульсов, благодаря разделению во времени их работы.

Управляемый делитель частоты, содержащий входную шину, счетчик, информацион5 ный вход которого через устройство записи обратного кода соединен с шиной информационного входа, и выходную шину, отлич ающийся тем, что, с целью повышения надежности работы и быстродействия, в нем дополнительно установлены второй счетчик и второе устройство записи обратного кода, схема «ИЛИ», две схемы совпадения «И» и триггер, причем входная шина через схемы совпадения «И» соединена со счетными входами первого и второго счетчиков, информационный вход второго счетчика через второе устройство записи обратного кода соединен с шиной информационного входа, нулевой выход триггера соединен с первой схемой совпа211 дения «И» и1 вторым устройством записи обратного кода, единичный выход триггера соединен со второй схемой совпадения «И» и первым устройством записи обратного кода, а выходы счетчиков соединены с нулевым и единичным входами триггера и схемой

«ИЛИ», выход которой подключен к выходной шине.

Управляемый делитель частоты Управляемый делитель частоты 

 

Похожие патенты:

Регистр // 424321

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к автоматике и импульсной технике и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к цифровой микроэлектронике, в частности к микросхемам на эмиттерно-связанной логике

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах
Наверх