Накопитель для запоминающего устро%ства

 

ОП ИСАНИ Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Саез Советских

Соцееаямстнмеских

Республик си 04246

V с

/;, --. с

° «,с с с

-. 1 (61) Дополнительное к авт. свид-ву (22} Заявлеио1 1.07.74,(21) 2O4335 8/1 6-24 с присоединением заявки № (23) Приоритет (43) Опубликован425.О2.76.Бюллетень №7 (45) Дата опубликования описания 30.03.76 (51) М, Кл.

511 С 11/34

1 осударстеенный намнтет

Соевта Министров СССР

IN делам нзобретеннй и открытий (53) УДК,62&,327.66 (088,H) В. М. Гринь, Б. С. Масленников, О. Г, Светников и Н. Г. Хал1ко (72) Авторы изобретения (71) Заявитель (54) НАКОПИТЕЛЬ ДЛЯ ЗАПОМИНАЮШЕГО УСТРОЙСТВА с Изобретение относится к вычислительной > >>" " и может быть использовано при построении эапоминаюших устройств c ýëåêтрической перезаписью, в которых исцользуется блочное.(групповое) кодирование хра 5 нимой информации.

Известен накопитель для запоминаюшего устройства, содержаший аморфный полупровопник с электропроводяшими каналами и адресными и выходными контактами. Этот 10 накопитель позволяет создать запоминаю,шие устройства с электрической перезаписью, в которых не происходит разрушения информации при ее считывании или при вьтключении напряжения питания. l5

Однако использование дискретных запомииаюших элементов иэ аморфного полупроводсника с электропроводяшими каналами не позволяет создать накопитель для эапоминаюшего устройства, в котором можно было бы увеличить информационный объем беэ усложнения устройства.

Бель изобретения - упрошение запоминаюшего устройства, М

Достигается это эа счет того, что амор-! фный полупроводник выполнен в виде монолита, на поверхности которого расположены адресные и выходные контакты, На чертеже показана структурная схема эапоминаюшего устройства с предлагаемым накопителем.

Оно содержит накопитель 1, содержаший аморфный полупроводник с электропроводяшими каналами 2, выполненный и виде монолита, на поверхности которого расположены адресные 3 и выходные 4 контакты.

Адресные контакты соединены с адресными формирователями 5, а выходные контактыс формирователями 6 токов записи и стирания и со входами шифратора 7 кода считываемого числа. Управление формирователя 5:осушествляется адресным блоком 8, а управление формирователями 6 -дешифратором 9 кода записываемого или стираемо» го числа. Синхронизацию и управление режимами работы устройства осушествляет блок

1О управления.

Устройство работает следуюшим образом. . Прн чтении информации, адресный блок 8

r 04246

Составитель Е, Брик

Редактор E. Гончар Техред М. ЛиковичКорректор И. Гоксич

Заказ 100:. Тираж 783 Подписное

1ШИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб.,д. 415

Филиал ППП Патент", г, Ужгород, ул. Гагарина, 101. включает соответствующий адресный формирователь 5, формирую ций адресный ток опроса. Ток опроса, протекая по выбранно му электропроводяшему каналу 2, создает соответствуклцее напряжение на выходном 5 контакте 4, которое преобразуется шифратором 7 в код числа.

При записи информации включаются oflHo»: временно формирователи 5 и 6. Последний; выбран дешифратором 9 записываемого числа. Ю

В результате создается разность потенциалов между соответствующими адресным 3 и выходным 4 контактами. Это напряжение переводит участок монолитного аморфного полупроводника между контактами из аморф ного состояния в кристаллическое, образуя электропроводя|ций канал 2.

В режиме стирания информации осушествляется обратный переход участка между контактами 3 и 4, что приводит к ликвидации электропроводяшего канале. 2.

Формула изобретения

Накопитель для запоминаю .его устройства, содержаший аморфный полупроводник с электропроводяшими каналами и адресны ми и выходными контактами, о т л и ч аю ш и и с я тем, что,с целью упрошения запоминаюшего устройства, аморфный полу проводник выполнен в виде монолита, на поверхности которого расположены адресные и выходные контакты,

Накопитель для запоминающего устро%ства Накопитель для запоминающего устро%ства 

 

Похожие патенты:

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к запоминающему устройству и к ведущему устройству, использующему это запоминающее устройство

Изобретение относится к вычислительной технике и автоматике и может быть использовано в запоминающих устройствах, выполненных на блоках памяти большой разрядности

Изобретение относится к микроэлектронике, а именно к запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано в приборах, работающих от автономного источника питания и предполагающих его замену без нарушения предварительно введенной в прибор информации
Изобретение относится к вычислительной технике и автоматике и может быть использовано при изготовлении запоминающих устройств
Наверх