Устройство для контроля запоминающих матриц на магнитных пленках

 

00 И2493

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз. Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 26.06.74 (21) 2037381/18-24 с присоединением заявки ¹ (23) Приоритет

Опубликовано 30.04.76. Бюллетень ¹ 16

Дата опубликования описания 11.06.7б (51) М. Кл.- G 11С 29/00

Государственный комитет

Совета Министров ИЖР ло делам изобретений и открытий (53) УДК 681.327.6 (088.8) (72) Автор изобретения

Р. Г. Бакунц (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЗАПОМИНАЮЩИХ

МАТРИЦ НА МАГНИТНЫХ ПЛЕНКАХ

Изобретение относится к области запоминающих устройств.

Известно устроиство для контроля запоминающих матриц на магнитных пленках, содержащее генератор, счетчик, вход которого соединен с одним выхсдом блока управления коэффициентом пересчета, а выход — с входом пересчетного триггера, два триггера управления, триггер контроля, выход которого подключен к первому входу блока управления разрядным током, дешифратор адреса, элемент «ИЛИ», первый вход которого соединен с выходом элеменга «И».

Недостатком известного устройства является отсутствие возможности произвольной выборки адресов, следоBàòåëüно и выборки неисправного адреса для точного определения характера неисправностей и принятия мер по их устранению, так как запись разрушающей информации в соседних с проверяемыми адресах и считывание информации по проверяемому a pecy poci vraeTca nyTex пробега всех адресов матрицы. Обеспечение такого режима работы в большинстве устройств для контроля матриц является необходимым.

Описываемое ус;ройство отличается от известного тем, что оно содержит реверсивный счетчик адреса, блок управления счетчиком адреса и элемент задержки, вход которого соединен с выходом генератора и со счетным входом первого;риггера управления, вход которого подключен к входу триггера контроля и выходу счетчика, первый выход — к одному из входов блока управления коэффици5 ентом пересчета, вгорой выход — к одному из входов элемента «И», другой вход которого ,соединен с выходом второго триггера управления, один выход элемента задержки подключен к одному из входов блока управления

10 счетчиком адреса, а другой выход — к счетному входу счетчи à, один вход реверсивного счетчика адреса подключен к выходу элемента «ИЛИ», второй в од которого соединен с первым выходом блока управления счетчи15 ком адреса, второй «ыход которого соединен с другим входом реьерсивного счетчика адреса, а третий выхо:, — с вторым входом блока управления разрядным током, другие входы блока управления счетчиком адреса соедине20 ны со счетным входом и разрядными выходами счетчика. выходы реверсивного счетчика адреса подключены к входам дешифратора адреса.

Указанные отличия позволяют повысить на25 дежность работы устройства и точность контроля.

На чертеже изооражена блок-схема предложенного устройства.

Устройство содержит генератор 1, элемент

30 задержки 2, первый триггер управления 3, 512493

65 блок управления счетчиком адреса 4, реверсивный счетчик адреса 5, блок управления разрядным током 6, элемент «ИЛИ» 7, счетчик 8, триггер контроля 9, пересчетный триггер 10, блок управления коэффициентом пересчета 11, второй триггер управления 12, элемент «И» 13. Проверяемая матрица 14 подключена к выходу дешифратора адреса 15 и к входу блока контроля 16.

Вход элемента задержки 2 соединен с выходом генератора 1 и счетным входом триггера 3, вход которого подключен к входу триггера 9 и выходу счетчика 8, первый выход — к одному из входов блока 11, второй выход — к одному из входов элемента «И» 13, другой вход которого соединен с выходом триггера

12. Один выход элемента задержки 2 подключен к одному из входов блока 4, а другой выход — к счетному входу счетчика 8. Один вход счетчика 5 подключен к выходу элемента

«ИЛИ» 7, второй вход которого соединен с первым выходом блока 4, второй выход которого соединен с другим входом счетчика 5, а третий выход — c вторым входом блока 6, другие входы блока 4 соединены со счетным входом и разрядными выходами счетчика 8, выходы счетчика 5 подключены к входам дешифратора адреса 15.

Устройство работает следующим образом.

В исходном положении все триггеры находятся в нулевом .остоянии, и с выхода второго триггера управления 12 на вход элемента

«И» 13 подается запирающий потенциал. 3апирающий потенциал подается также па входы счетчика 8 и блока управления счетчиком адреса 4, а на вход первого триггера управления 3 подается отпирающий потенциал.

Во время первого такта первый триггер управления 3 устанаьливается в единичное состояние, и производится считывание по нулевому адресу. Во время второго такта первый триггер управления 3 устанавливается в нулевое состояние, а пересчетный триггер 10 — в единичное состояние, и производится запись

«О» по нулевому адресу Первый импульс третьего такта устанавливает первый триггер управления 3 в единичное состояние. При этом на входы счеlчика 8 и блока управления счетчиком адреса 4 подается отпирающий потенциал, а на вход первого триггера управления 3 — запира;ощий потенциал, Этот же импульс через элемент задержки 2 подается на вход блока управления счетчиком адреса

4. В результате вычитается одна единица из содержимого счетчика адреса 5. Дальше производится запись «1», и прибавляется одна единица в счетчик 8. Каждый импульс третьего такта прибавляет одну единицу в счетчик

8. Второй импульс третьего такта прибавляет одну единицу з счетчик 5, выбирается нулевой адрес, и производится считывание, Третий импульс трслгьего такта прибавляет еще одну единицу ь счетчик 5, выбирается первый адрес, и производится запись «1». Четвертный импульс третьего такта вычитает од5

40 ну единицу из содержимого счетчика 5, выбирается нулевой адрес — производится считывание.

Таким образом, в течение третьего такта производится многократное чередование разрушающих сигналов, до заполнения счетчика

8. Последний импульс третьего такта устанавливает счетчик 8, а также пересчетный триггер 10 и первый триггер управления 3 в нулевое состояние, а тоиггер контроля 9 — в единичное состояние, гсм самым меняется полярность разрядного тока записи, Во время четвер,.ого такта производится считывание информации «0»,по нулевому адресу и контроль "чиганной информации.

Если информация считана правильно, то в течение пятого, ш с:ого и седьмого тактов производится про;;орка разряда на хранение информации «1». Б конце шестого такта второй триггер управления 12 устанавливается в единичное состояние, и на вход элемента «И»

13 подается отпирающий потенциал.

Во время восьмого такта импульс с выхода первого триггера управления 3 прибавляет единицу в счетчик 5, выбирается первый адрес, и производится его проверка. В конце восьмого такта второй триггер управления 12 снова устанавливается в нулевое состояние, и запирается вход элемента «И» 13.

Лналогичным образом производится последовательная проверка всех адресов проверяемого разряда. Переход от одного проверяемого разряда к другому осуществляется авгоматически.

Для точного определения характера неисправности устройство можно вернуть к проверке по адресу, на котором обнаружена оши бка.

В предлохкенном 1стройстве возможна проверка отдельных частей матрицы в заранее заданном диапазоне адресов и разрядов.

Фор мул а изобретения

Устройство для контроля запоминающих матриц на магнит ых пленках, содержащее генератор, счетчик, вход которого соединен одним выходом блока управления коэффициентом пересчета, а выход — с входом пере-четного триггера, два триггера управления, триггер контроля, выход которого подключен к первому входу блока управления разрядным током, дешифратор адреса, элемент

«ИЛИ», первый вход которого соединен с выходом элемента «И», отличающееся тем, что, с целью повьппения надежности работы устройства и точности контроля, QHQ содержит реверсивный счетчик адреса, блок управления счетчиком адреса и элемент задержки, вход которого сое инеи с выходом генератора и со счегным входом первого триггера управления, вход которого подключен к входу триггера контроля и выходу счетчика, первый вы512493

Составитель В. Рудаков

Текред Е. Подурушина

Корректор Е. Хмелева

Редактор Г. Яковлева

Заказ 1255/17 Изд. № 1297 Гираж 723 Подписное

ЦНИИГ!И Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4 5

Типография, ир. Сапунова, 2 ход — к одному из входов блока управления коэффициентом пересчета, второй выход — к одному из входов элемента «И», другой вход которого, соединен с. выходом второго триггера управления, один выход элемента задержки подключен к одному из входов блока управления счетчиком адреса, а другой выход — к счетному входу счетчика, один вход реверсивного счетчика адреса подключен квыходу элемента «ИЛИ», второй вход которого соединен с первым выходом блока управления счетчиком адреса, второй выход которого соединен с другим входом реверсивного счетчика адреса, а третий выход — с вторым вхо5 дом блока управления разрядным током, другие входы блока управления счетчиком адреса соединены со счетным входом и разрядными выходами счетчика, выходы реверсивного счетчика адреса подключены к вхо1О дам дешифратора адреса.

Устройство для контроля запоминающих матриц на магнитных пленках Устройство для контроля запоминающих матриц на магнитных пленках Устройство для контроля запоминающих матриц на магнитных пленках 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх