Запоминающее устройство

 

Союз Советских

Социалистических

Республик

ОП ИКАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (»)517051 (51) М. Кл е G 11 С 11/08 (22) Заявлено 02.12.74 (21) 2079740/18-24 с присоединением заявки № (23) Приоритет (43) Опубликовано 05.06.76. Бюллететть ¹ 21 (45) Дата опубликования описаиия18.07.77

Государстеенный комитет

Совета Минеотроо Сьерр по делам ееаоретееей я открьпнй (72) Автор. изобретения

Г. П. Шведов (71) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

На фиг. 1 приведена схема ЗУ на четыре двухразрядных. числа; на фиг, 2 — временная диаграмма работы ЗУ; .

ЗУ содержит ЗЭ 1-8, выполненные на двухотверстных сердечниках с прямоугольной петлей гистерезиса с равными по сечению перемычками а, в, с. ЗЭ содержит шину опроса 9 адресную шину записи f0, разрядную шину записи 11 и выходную пятну 12.

10 Адресная шина опроса К-го числа соединена последовательно с адресной шиной запи:и К-1-ro числа,. а четные (элементы 3, 4 и 7, 8) и нечетные (элементы 1, 2 и 5, б) числа первого и второго разрядов прошиты раздельными выходными ши15 нами. Распределитель адресных токов 13 выходами

14 — 18 подключен к адресным шинам ЗУ. Выходные шины одноименных разрядов четных и нечетных чисел подключены к отдельным усилителям считывания 19, 20 — для первого разряда и 21, 22 — для оя второго. Стробирование усилителей 19, 21 производится с нечетным тактом адресных токов, усилителей 20, 22 — с четным. Основные разрядные формирователи тока 23 и 24 подключены с дополнительным формирователем тока 25 п,>следовательно к

; :источнику питания Е. Раэрядшл; вшпи 1 через

Известны запоминающие устройства (ЗУ), содержащие запоминающие элементы (ЗЭ), выполненные на двухотверстных сердечниках с прямоугольной петлей гистерезиса с равными по сечению перемычками, прошитых адресными шинами опроса и записи, выходными шинами, подключенными к усилителям считывания, основные разрядные формирователи тока и источник питания.

Недостатком известных ЗУ является больпюе потребление мощности за счет формирования одновременно и разрядных токов во время записи "0" информации и перезаписи ЗЭ из состояния "1" в состояние "1р".

Целью изобретения является уменьшение потребляемой мощности.

Эта цель достигается тем, что ЗУ содержит развязывающие диоды и дополнительный формирователь тока, выход которого через последовательно соединенные основные разрядтьте формирователи тока подключен к источнику питания, а разрядные шины через развязывающие диоды подключены параллельно к соответствующим выходам основных разрядных формирователей тока, (5З) УДК 628.327,6 (088.8) 517051 а@ развязываю«цие диоды 26, 27 подключены параллельно к выходам основа;«х разрядных формирователей тока 23, 24.

ЗУ работает следующим образом.

Предположим, по в ЗУ хоа«ппся информация; 1-е сло — 01,,— е пасла — 10, 3 — е число — 11, 4 — e испо — 00. Необходимс1 выбрать и регенерировать информацию, хранящуюся в ЗУ. Информац«ш " 1" соответствуют состояния ЗЭ, называемые "1" и

"1р". При "1"" перемычка с ЗЭ размагничена, перемь«чкй а и в намагничены в соответствии с дей ствием магнитного поля адресного тока записи. При

"1р" перемычка с размагничена, а «времычки а и в намагничены в соответствии с действием магнитнс« го поли разрядного тока.

Информави "0" соответствуют состояния ЗЭ, называемые 0" и "0p", При 0 перемычки в, с намагничаны, ыремычка а размагничена. При "О" перемычки а, с намагничены, а перемычка в размагничена.

Отличительной особенностью временной диаграммы работы предлагаемого ЗУ от известных является формирование разрядного тока раньше ащзесиого тока опроса на величину, достаточную дпя разнесения по времени or выходного ннформац1сонного сигнала помех, создаваемых разрядным током эа счет того., что реальные сердечники имеют не идеальную прямоугольпую петлю гистерезиса„а сжчения перемычек а, в, с идеально не равны между собой. По 1лсаэанныи причинам по переднему фронту разрядного тока на выходной шине 12 наводится помеха, аьшлиту 1= которой пропорционально зависит от количестве чисел ЗУ. В результате формиро

Ваш«е разрядного тока раньше адресного повышает надежность работь«усилителей считывания и всего

ЗУ.

Первый адрес««ьш «ыпульс тока, сформированный по амплитуде и дштельносп«, расцределнтелем13, пройдя выход14, шину опроса9 ЗЭ1 и

ЗЭ 2, не изменяя сос«оянчя "Ор" ЗЭ 1, перемагивчивает ЗЭ2 иэ состояния "1р" в состояние "Ор", Выходной сигнал„наведенньй в выходной шине 12

ЗЭ 2, поступает на усижпель считывания 21, где от усиливается. В вь«ходной шине 12 33 1 и, следовательно, на выходе усилителя.19 сигнал отсутствует.

Перед форьированием второго адресного импульса тока подаются сигналы управления на вход дополиительного формирователя тока 25 и на вход разрядного формирователя 24, что соответствует информации "01", подлежац и записи в первое число. Раэрядый ток от источника шиа«пи Г протекает по разрядной обмотке 11 первого разряда, не измени состояния 33 1, ЗЭ 3, 33 5, 337, диоду 26, по транзистору разрядного формирователя 24 и дополнительному формирователю 25. За счет построе«ци дополнительного формирователя тока 25 с отрицательной обратной связью по току можно получить постоянньш ток в разрядных ши. нах ЗУ независимо от информации, подлежащей эап««си. При срабатьва««ии ф „MHpoeele««««24 oK a разрядной обмотке 11 второго разряда ЗУ отсутствует благодаря наличию диода,27 типа стабистора, напряжение срабатывания которого выше остаточного напряжения на транзисторе 24 в режиме глубокого насыщения, После успокоения усилителей считывания от воздействия помех, возникающих по переднему фронту разрядных токов из-эа неидеальности геометрических размеров ЗЭ и неидеальной прямоугольности петли гистереэиса материала ЗЭ, формируется второй адресный импульс тока на выходе 15 распределителя 13, которьй проходит по шине опроса 9 ЗЭ 3 и ЗЭ 4, по шине записи 10 ЗЭ 1 и ЗЭ 2.

Под действием адресного тока ЗЭ 3 перемагничивается иэ состоянии "1р" в состояние ",Ор". На выходной шине 12 ЗЭ 3 наводится сигнал "1", который усиливается усилителем 20, На выходной шине 12 ЗЭ 4 сигнал отсутствует, так как ЗЭ 4 не изменяет своего состояния "Ор". Второй адресный импульс тока, пройдя по шине 10 ЗЭ 1, не изменяет его состояния "Ор", так как разрядный ток в шине 11 имеет большую или равную амплитуду по отношению к адресному току и компенсирует его действие. Адресный импульс тока в связи с отсутствием разрядного тока в шине 11 ЗЭ 2 перемагничивает его в состояние "1", В следующий такт подается сигнал управления только на вход дополнительного формирователя 25 и по всем разрядным шинам протекает импульс тока, который перемагничивает ЗЭ 2 из состояния

З1 - "1 -в состояние "1р", не изменяя состояний друтих

ЗЭ.

Перед формированием третьего адресного импульса тока подаются сигналы управления на входы разрядных формирователей 23, 25 в соответствии с

35 записываемой информацией,"10" во второе число

ЗУ. В связи с открыванием формирователя 23 ток в разрядной шине первого разряда отсутствует. Треп«й адресный импульс тока, пройдя по выходу 16, шине опроса 9 ЗЭ 5 и ЗЭ 6, шине записи 10 ЗЭ 3 и

4О 33 4, перемагничивает 33 5 и ЗЭ 6 из состояния

"1р" в состояние ."Ор",,ЗЭ 3 неремагничивается в состояние "1", ЗЭ 4 не изменяет своего состояния

ФФОрФВ

В следующий такт подается сигнал управления @. на вход дополнительного формирователя 25, и разрядный ток, пройдя по разрядным шинам, переключает ЗЭ 3 из состояния в состояние "1р". По временной диаграмые легко проследить работу ЗУ

s дальнейшем.

Через 9 тактов и ЗУ будет записана первоначальная информация.

Таким образом, благодаря использованию одного импульса тока для работы и разрядных цепей накопителя достигается значйтельное уменьшейне потребляемой мощности.

Формула изобретения

Запоминающее устройство, содержащее запоминающие элементы, выполненные на двухотверстнь«х сердечниках с прямоугольной петлей гистереэиса с

517051 равными по сечению перемычками, прошитых адресными шинами опроса и записи, выходными пинами, подключенными к усилителям считывания, основные разрядные . формировате. ли тока, и источник питания, о т л и ч а Йщееся тем, что, с целью уменьшения потреЬ ляемой мощности, оно содеряат развязывающие диоды и дополнительный формирователь тока, выход которого через последовательно соединенные основнъю разрядные формирователи-тока подключи к источнику питания, а разрядные шины через развязывающие диоды подключены параллельно к соответствующим выходам основных разрядных формирователей тока;

517051

26

Уиг. 2

Составитель Ю, Розенталь

Техред М. Левицкая

РедаКтор Л, Утехина

Корректор Н. Ковалева

Заказ 926/132

Ьирс51

С аРХ дь)мд 1р

SbNoI2р

Тираж 7 56 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам Изобретений н открытий

113035, Москва, Ж-35, Раушская наб., 4/5

Филиал ППП "Патент"; г. Ужгород, ул, Проектная, 4

Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:
Наверх