Формирователь тактовых импульсов

 

Союэ Советских

Социалистических

Республик

ОП ИСАНИЕ

И3ОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ll) 566355 (61) Дополнительное к авт. свил-ву (22) Заявлено03.11.75 (21) 2186159/21 (51) M. Кл.

Н 03 К 19/08 с присоединением заявки №

Государственный номитет

Совета Министров СССР оо делам изобретений н открытий (23) Приоритет (43) Опубликованс25.07.77, Бюллетень № 27 (45) Дата опубликования описания 17 О8 77 (53) УДК 621.374.3 (088.8) (72) Авторы изобретения

A. Г. Солод, С, В. Высочина и С. И. Яровой ю

1 ь

II (71) Заявитель (54) ФОРМИРОВАТЕЛЬ ТАКТОВЫХ ИМ ПУЛЬСОВ

Изобретение относится к импульсной технике, в частности, к генераторам импульсов и может использоваться в запоминатощих устройствах и сдвиговых регистрах., Известен формирователь тактовых импуль- 5 сов, содержащий шины тактовых импульсов, источник питания, первый парафазный усилитель, транзистор с ускоряющим конденсатором и первый проходной транзистор, шины прямого и инверсного входного сигнала. !О

Однако это устройство не способно формировать две последовательности импульсов с различными длительностями и cmaхронными передними фронтами, 11елью изобретения является получение 15 двух последовательностей импульсов с различными длительностями и синхронными передними фронтами.

Йля этого в формирователь тактовых импульсов, содержащий шины тактовых импуль-20 сов, источник питания, первый парафазный усилитель, транзистор с ускоряющим конденсатором и:, первый проходной транзистор, шины прямого и инверсного входного сигнала, введены второй и третий проходные Я транзисторы, ключевой транзистор, включенный между истоком транзистора с ускоряющим конденсатором и одним полюсом ис точника питания, второй парафазный уситель, включенный между полюсом источника питания и второй шиной тактовых импульсов, последовательная цепочка из трех транзисторов. включанная между полюса ми источника питания, дополнительный конденсатор, выполнены между затвором и истоком второго транзистора последова тельной цепочки иэ трех транзисторов, причем затвор ключевого транзистора через второй проходной транзистор, i затвор которого соединен с второй шиной тактовых импульсов, соединен с шиной инверсного входного сигнала; затвор одного транзистора второго парафазного усилителя подклю чен к стоку ключевого транзистора, а зат.вор второго транзистора второго парафазного усилителя подключен к стоку третьего транзистора последовательной цепочки, затвор которого соединен с первой шиной тактовых импульсов, затвор первого транзистора последовательной цепочки соеди566355 нен с второй шиной тактовых импульсов, а затвор второго транзистора последовател(Мой цепочки через третий проходной транзистор, затвор которого соединен с первой шиной тактовых импульсов, подключен к вы. ходу второго парафазного усилителя.

На чертеже приведена схема формирователя.

Формирователь тактовых импульсов содеял жит шины 1 и 2 тактовых импульсов, шину 1î

3 источника питания, первый парафазный усилитель на транзисторах 4 и 5, транзистор 6 с ускоряющим! конденсатором 7, проходные транзисторы 8-10, ключевой транзистор 11, шины 12 и 13 прямого и инверсного входного сигнала соответственно, второй парафазный усилитель на транзис, торах 14 и 15, последовательную цепочку из транзисторов 16-18, дополнительный конденсатор 19, выходные шины 20 и 21.

Шина 1 подключена к стоку транзистора

6 и затвором, транзисторов 10 и 16, шина 3 подключена к стокам транзисторов

4, 14 и 18, шины 12 и 13 подключены со-, ответственно к истокам транзисторов 8 и

9, стоки которых соединены соответственно с затворами транзисторов 6 и 11,азатворы объединены и подключены к шине 2, соединенной с затворами транзисторов 5 и 18 и стоком транзистора 15, затвор кото - Зо рого соединен со стоком транзистора. 16, а исток — со стоком транзистора 10, истоком транзистора 14 и шиной 21, шина

20 соединена со стоком транзистора 5 и истоком транзистора 4, затвор которого со-З . единен с затвором, транзистора 14 и истоком транзистора 6, соединенным со стоком транзистора 11 и связанным через конденсатор 7 со стоком транзистора 8, общая шина источника, питания подключена к истокам транзисторов 5, 11 и 16, сток транзистора 16 соединен через конденсатор 19 с затвором транзистора 17 и истоком транзистора 10, Формирователь работает следующим образом.

Управляющий сигнал поступает по шине

12 и является потенциальным выходом счет- ного триггера, который переключается по счетным импульсам jc шины 1. При наличии отрицательного потенциала на шине 12 вход ной импульс по шине 2 устанавливает на истоке транзистора 5 нулевой потенциал, С приходом следующего входного импульса по шине 2 на затворе транзистора 6 устанавится отрицательный потенциал. Следующий импульс по шине 1 передается на исток транзистора 6 и увеличивает:его отрицательный потенциал. Зго увеличение через конденсатор 7 передается на эат- 6О вор, что в свою очередь увеличивает погенциал истока.".Процесс происходит до гех пор, пока погенциал истока, транзистора 6 не станет. равным амплигуде импульсов на шине 1. При эгом появятся огрицагельные потенциалы на шинах 20 и 21. В это же время на стоке транзистора 16 установится нулевой погенциал и конденсатор 19 через проходной транзистор 10 зарядигся до отрицагельного погенциала, Отрицательный потенциал по шине 20 будет сохраняться до прихода следующего импульса по шине 2, который через гранзисгор 5 разрядит паразигную емкость в точке шины 20, Таким образом формируется сигнал по шине 20.

С приходом того же импульса по шине

2 на стоке транзистора 16 устанавливается отрицательный потенциал, что увели.чит потенциал на его затворе и вызовег полное отпирание транзистора 17.

После окончания импульса по шине 2 погенциал стока транзистора 16 через транзистор 15 разрядит паразигную емкость шины 21 и в нем установится нулевой погенциал. Таким образом формируется сигнал на шине 21, Паразигная емкость затвора и истока транзистора 17 разряжается. через транзисторы 10 и 16 с приходом следующего импульса по шине 1, причем емкость конденсатора 19 выбирается íà порядок меньше паразигной емкости выходной шины 20.

Формула изобретения

Формирователь гакговых импульсов, содержащий шины тактовых импульсов, источник питания, первый парафазный усиди« тель, транзистор с ускоряющим конденсатором и первый проходной транзистор, шины

1 прямого и инверсного входного сигнала, о гличающийся тем,что,сцелью получения двух последовательностей импульсов с различными дпигельносгями и синхрон ными передними фронтами, и него введены второй и третий проходные транзисторы, ключевой гранзисгор, включенный между истоком транзистора с ускоряющим кондей-! сатором и одним полюсом источника питания, второй парафазный усилитель, включенный между полюсам источника питания и второй шиной тактовых импульсов, посл, довагельная цепочка из трех транзисторов, включенная между полюсами источника пигания, дополнигельный конденсатор, вклю ченный между загвором и истоком вгорого транзистора последовательной цепочки

566355

12 го

Составитель В. Шагурин

Редактор Д Пинчук 1-ехред Ð 1Iyz 0 ùä корректор А.КРавченко

Заказ 2514/40 Тираж 1065 Подписное

БНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент", г. Ужгород, ул. Проектная, 4 из трех транзисторов, причем затвор клк чевого транзистора через второй проходной транзистор, затвор которого соединен с второй шиной тактовых импульсов, соединен с шиной инверсного входного сигнала, затвор одного транзистора второго парафазного усилителя подключен к стоку ключевого транзистора, а затвор второго транзистора второго парафазного усилителя подключен к стоку третьего транзистора последовательной цепочки, затвор которого соединен с первой шиной тактовых импульсов, затвор первого транзистора последовательной цепочки соединен с второй шиной тактовых импульсов, а затвор второго транзистора последовательной цепочки через третий проходной транзистор, затвор которого соединен с первой шиной тактовых импульсов, подключен к выходу

14 второго парафазного усилителя,

Формирователь тактовых импульсов Формирователь тактовых импульсов Формирователь тактовых импульсов 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронным интегральным схемам типа, содержащего способные образовывать логические схемные структуры

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических комбинированных Би-КМОП сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности

Инвертор // 615604
Наверх