Устройство умножения частоты на код

 

011 580555

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических ресаi.лин (61) Дополнительное к авт. свид-ву (22) Заявлено 12.05.76 (21) 2358030/24 с присоединением заявки № (23) Приоритет (43) Опубликовано 15.11.77. Бюллетень № 42 (45) Дата опубликования описания 16.01.78 (51) М. Кл 2 б 06F 7/52

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (53) УДК 681.325.5(088.8) (72) Авторы изобретения

П. В. Соловов, Л. Н. Костяшкин и Г. О. Паламарюк

Рязанский радиотехнический институт (71) Заявитель (54) УСТРОЙСТВО УМНОЖЕНИЯ ЧАСТОТЫ НА КОД

2в живых.: Fax.

2в т. е. выходная частота всегда меньше входной частоты. 30

А вх" удчт— вх.

Изобретение относится к автоматике и вычислительной технике и может быть использовано как автономное решающее устройство, так и в составе гибридных вычислительных устройств.

Известен двоичный частотный умножитель, содержащий делитель частоты и счетчик (1).

Однако известный умножитель имеет узкий частотный диапазон.

Известен также двоичный умножитель частоты, содержащий блок элементов И, счетчик, элемент задержки, первый делитель частоты, первая группа входов которого соединена с входной кодовой шиной, второй вход— с шиной опорной частоты, а выход — с первым входом счетчика, шина входной частоты через элемент задержки соединена с вторым входом счетчика, выходы счетчика соединены с первой группой входов элементов И блока, вторые входы которых соединены с шиной входной частоты (2). Этот известный умножитель имеет узкий диапазон изменения выходной частоты. Действительно, при максимальном входном коде

Целью изобретения является расширение частотного диапазона. В предлагаемом устройстве это достигается тем, что в него введены второй делитель частоты и регистр, входы которого соединены с выходами элементов И блока, выходы — с первой группой входов второго делителя частоты, а второй вход соединен с шиной опорной частоты, выход второго делителя частоты является выходом устрой10 ства.

На фиг. 1 изображена блок-схема предлагаемого устройства; на фиг. 2 — временные диаграммы, поясняющие его работу.

Устройство содержит делители (управляе15 мые) 1 и 2 частоты (УДЧ 1 и УДЧ2), счетчик

3, элементы И блока 4, регистр 5, элемент 6 задержки, входную кодовую шину — У... шину опорной частоты F<, и шину входной частоты FÄxx. Выход УДЧ 1 соединен с входом

20 счетчика 3, выходы «1» каждого разряда которого через элементы И блока 4 соединены с входами регистра 5. Регистр 5 управляет работой УДЧ 2. Вход элемента 6 задержки соединен с входом элементов И блока 4, а

25 выход — с установкой нуля счетчика 3.

С помощью УДЧ 1 производится непрерывное деление опорной частоты Fp на входной код

580555

Г 1.

I шшЛ и ш ш Ь шш иЪ шш, +8х

1

I ! (J

Z I

Р ! !

I I I

У - — — — 1 - 3- — —, -1 — 4 1 )

I I I

lх 5

Ф г г

1 о

Фиг. 1 фиг.2

Изд. № 889 Тираж 818

Подписное

Заказ 275/5

НПО

Типография, пр, Сапунова, 2

Поделенная частота поступает в счетчик 3, где в каждом периоде Т„, входной частоты накапливается код, равный

Fo

7 „,.,= удч1 . Тв„.=

7 Гвх Fsx.

В момент окончания текущего периода входной частоты импульс входной частоты открывает элементы И блока 4, переписывая содержимое счетчика 3 в регистр 5, и, пройдя элемент задержки 6, обнуляет счетчик 3.

Выходная частота формируется путем деления на УДЧ 2 опорной частоты Ро на код, записанный в регистре 5

Npxx

Fo

Fsxx— — вх. Fsx.

1 гргв

Таким образом, в -м периоде входной частоты определяется кодNpxs, = РьдчРв., a в

i-м производится деление опорной частоты Fs на этот код.

В предлагаемом устройстве диапазон изменения выходной частоты расширен, по сравнению с известным, в без ухудшения степени ее неравномерности.

Смещение сигнала в более высокочастотную область позволяет резко улучшить динамические характеристики последующих частотно. импульсных операционных устройств без усложнения их структуры.

Формула изобретения

Устройство умножения частоты на код, содержащее блок элементов И, счетчик, элемент задержки, первый делитель частоты, первая

10 группа входов которого соединена с входной кодовой шиной, второй вход — с шиной опорной частоты, а выход — с первым входом счетчика, шина входной частоты через элемент задержки соединена с вторым входом счетчика, выходы счетчика соединены с первой группой входов элементов И блока, вторые входы которых соединены с шиной входной частоты, отличающееся тем, что, с целью расширения частотного диапазона, в устройство

2о введены второй делитель частоты и регистр, входы которого соединены с выходами элементов И блока, выходы — с первой группой входов второго делителя частоты, а второй вход соединен с шиной опорной частоты, выход

25 второго делителя частоты является выходом устройства.

Источники информации, принятые во внимание при экспертизе

1. Патент США № 3885142, кл. 235-164, ЗО 1975.

2. Phe Radio and Electronic Engineer, Vol.38, № 6, р. 334 — 335, 1969.

Устройство умножения частоты на код Устройство умножения частоты на код 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх