Цифро-аналоговый кусочно-линейный аппроксиматор

 

(t ti 580564

ОПИСАНИЕ

ИЗО6РЕТ ЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (б1) Дополнительное к авт. свид-ву (22) Заявлено 03.05.76 (21) 2355333/24 с присоединением заявки ¹ (23) Приоритет (43) Опубликовано 15.11.77. Бюллетень № 42 (45) Дата опубликования описания 01.11.77 (51) М. Кл. - G 06J 1/00

Государственный комитет

Совета Министров СССР оо делам изобретений и открытий (53) УДК 681.34(088.8) (72) Авторы изобретения

В. А. Ильин и Ю. А. Попов

АП П РОКС ИМАТОР

Изобретение относится к автоматике и вычислительной технике и может найти применение в специализированных вычислительных устройствах.

Известен кусочно-линейный функциональный преобразователь, содержащий блок ввода, генератор импульсов, блоки памяти, счетчик, блок совпадения, сумматор и интеграторы. Этот известный преобразователь характеризуется пониженной точностью преобразования, обусловленной использованием аналоговых интеграторов. Известен также функциональный преобразователь, содержащий дешифратор, блок памяти, цифроаналоговые преобразователи, суммирующий блок и множительный блок. Наиболее близким к изобретению является цифроаналоговый кусочно-линейный аппроксиматор, содержащий цифроаналоговые преобразователи, суммирующий блок, выход которого соединен с выходом аппроксиматора, а входы — с выходами первого цифроаналогового преобразователя и цифроаналогового множительного блока, цифровые входы которых подключены к соответствующим выходам блока памяти, входы которого соединены с выходами группы элементов

ИЛИ, входы которых подключены к соответствуюитим выходам дешифратора, вход которого соединен с входом аппроксиматора.

Этот известный аппроксиматор характеризуется сложностью конструктивной реализации, обусловленной необходимостью дополнительного введения двух цифроаналоговых преобразователей и вычитающего блока для формирования приращений аппроксимируемой функции на подинтервалах ее представления.

Целью изобретения является упрощение аппроксиматора. В описываемом аппроксиматоре это достигается тем, что в него введена до1о полнительная группа элементов ИЛИ, входы которых подключены к соответствующим выходам дешифратора, а выходы через второй цифроаналоговый преобразователь соединены с аналоговым входом цифроаналогового мно15 жительного блока.

На чертеже показана блок-схема описываемого аппроксиматора.

Он содержит дешифратор 1, входы которого соединены с входом аппроксиматора.

20 Выходы дешифратора 1 подключены и входам групп элементов ИЛИ 2 и 3. При этом общее число элементов ИЛИ 2 равно количеству узловых точек интерполяции, а числов входов

L-го элемента ИЛИ равно числу дискретных

25 значений аргумента в диапазоне между (-й и (К+1) -й узловыми точками интерполяции; общее число элементов ИЛИ 3 равно количеству различных дискретных значений приращений аргумента, а число входов каждого

ЗО элемента ИЛИ 3 равно количеству прираще580564

f (х) = f (х,) + К (х;) Лх, Ьх= х — х;.

Составитель С. Казинов

Тсхрсд Н. Рыбкина

Корректор Н. Аук

Редактор Л, Тюрина

Заказ 2451/7 Изд..Хв 891 Тира>к 8!8

НПО Государственного комитета Совета Министров СССР но делам изобретений и открытий

113035, Москва, >К-35, Раугнская наб., д. 4/5

Подписное

Типография, пр. Сапунова, 2 ний аргумента, имеющих дискретное значение, соответствующее данному элементу

ИЛИ. Выходы элементов ИЛИ 2 соединены с входами блока памяти 4, выходы которого подключены к входу цифроаналогового преобразователя 5 и цифровому входу цифроаналогового множительного блока 6. Выходы элементов ИЛИ 3 соединены с входами цифроаналогового преобразователя 7, выход которого подключен к аналоговому входу множительного блока 6, причем выходы блока 6 и преобразователя 5 соединены с входами суммирующего блока 8.

Код аргумента поступает на вход дешифратора 1. С помощью дешифратора 1 выбирается один из элементов ИЛИ 2 и один из элементов ИЛИ 3. Сигнал с выбранного элемента ИЛИ 2 поступает в блок 4 памяти, из которого считываются коды значений функции в выбранной узловой точке интерполяции (х;) и коэффициент наклона в данной точке ./((х;) и поступают, соответственно, на входы цифроаналогового преобразователя 5 и множительного блока 6. Сигнал с выбранного элемента ИЛИ 3 поступает на вход цифроаналогового йреобразователя 7, который осуществляет преобразование единичного кода приращения аргумента в соответствующее значение приращения в аналоговой форме и может быть выполнен, например, на основе обычного преобразователя «цифра — аналог» с дополнительными элементами ИЛИ на входе.

Приращение аргумента Лх с выхода преобразователя 7 умножается в блоке 6 на коэффициент наклона в данной точке интерполяции

I((х;). Напряжение с выходов преобразоватсля 5 и множительного блока 6 поступает на входы суммирующего блока 8, на выходе которого образуется значение функции

Формула изобретения

Цифроаналоговый кусочно-линейный аппроксиматор, содержащий цифроаналоговые преобразователи, суммирующий блок, соединенный выходом с выходом аппроксиматора, а входами — с выходами первого цифроаналогового преобразователя и цифроаналогового множительного блока, подключенных цифро20 выми входами к соответствующим выходам блока памяти, входы которого соединены с выходами группы элементов ИЛИ, подключенных входами к соответствующим выходам дешифратора, соединенного входом с входом

25 аппроксиматора, отл ич а ю щийся тем, что, с цель1о упрощения аппроксиматора, в него введены дополнительная группа элементов

ИЛИ, подключенных входами к соответствующим выходам дешифратора и соединенных

30 выходами через второй цифроаналоговый преобразователь с аналоговым входом цифроаналогового множительного блока,

Цифро-аналоговый кусочно-линейный аппроксиматор Цифро-аналоговый кусочно-линейный аппроксиматор 

 

Похожие патенты:

Изобретение относится к области вичислительной техники и может быть использовано в гибридных вычислительных системах

Изобретение относится к области вычислительной техники и может быть использовано в вычислительных системах с параллельной обработкой информации смешанной формы представления

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц

Изобретение относится к вычислительной технике и может быть применено для целей моделирования и управления
Наверх