Частотное делительное устройство

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

{11) 596 945 (61) Дополнительное к авт. свнд-ву (22) Заявлено 16,02,76 (21)2323673/24 с присоединением заявки № (23) Приоритет (43) Опубликовано 05.03,78фюллетень № g. (46) Дата опубликования описания 15.02.78

{51) N. Кл.о

& 06 Р 7/52

Государственный иамнтет

Совета Министров СССР оо делам изобретений и открытий (53) УДК 681.325 (088,8) (72) А вторы изобретения

В, С. Тверезовский и В. Д. Балахонов (71) Заявитель.(54) ЧАСТОТНОЕ ДЕЛИТЕЛЬНОЕ УСТРЭЙСТВО

Изобретение относится к автоматике и вычислительной технике и может использоваться для деления двух частотных сигналов.

Известны частотные целительные устройства, содержащие схему пересчета, распределитель, блок хранения результата, схему перезаписи, счетчик, элементы И, ИЛИ, триггер, пересчетную декаду и генератор тактовых импульсов (1) .

Известно также устройство, содержащее два счетчика триггеры эле нт» И, ИЛИ, группы элементов И, причем единичный выход первот о и второго триггеров соединены соответственно с первыми входами первого, та второго и третьего элементов И, первая

:управляющая шина соединена с единичным входом первого триггера, а вторая управляющая шина — с нулевыми входами первого, второго и третьего триггеров, с первы-й0 ми входами первого и второго счетчиков.

Белью изобретения является упрощение устройства.

Для этого в устройстве единичный вход второго триггера соединен с единичным выходом третьего триггера, второй вход первого элемента И соединен с первой шиной, а выход является выходом устройства, (второй вход второго элемента И соединен с нулевым выходом третьего триггера и вторым входом третьего элемента И, вторая входная шина устройства соединена с третьим и первым входами второго и четвертого элементов И, второй вход четвертого элемента И соединен с нулевым выходом третьего триггера, третья входная шина соединена с третьим входом третьего элемента з, . выход которого соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента И, второй вход первого счетчика соединен с выходом второга элемента И, а выход — с информационным входом второго счетчика, второй вход которого соединен с выходом элемента ИЛИ, а третий — с единичным выходом третьего триггера, первая группа информационных выходов второго счетчика соединена со входами элементов И первой группы, а вторая группа информационных выходов — со вхоf дами элементов И второй группы, выходы

596945,можно записать выражение (2) N=f,t

После этого на счетный вход счетчика 2 через элемент И 10 и элемент ИЛИ 6 поступают импульсы частоты j а на выход элемента И 12 импульсы частоты f

При переполнении счетчика 2 группа элементов Й 7 вырабатывает потенциал, устанавлива1ощий триггер 3 в другое состояние, при этом он подает запрещающий сигнал на элемент И 12.

Для счетчика 2 справедливо равенство (1). На выход же устройства поступает число импульсов, равное

N,= =f,t; (Ъ)

Учитывая уравнения (1) и (2), выражение (3) можно записать следующим образом

N =ЯЬ 60

3 элементов И первой и второй группы соединены соответственно с единичным и нулевн : входом третьего и второго триггеров.

Н: чертеже показана структурная схема предлагаемого устройства.

Устройство содержит счетчики 1 и 2, триггеры 3-5, элемент ИЛИ 6, группы элементов И 7, R, элементы И 9-12, Исходное состяние устройства определяется подачей импульсов Сброс", при этом счетчики 1 и 2 устанавливаются в нулевое состояние, триггер 3 подает запрещающий потенциал на элемент И 1 2, триггер 5 запрещает прохождение сигналов на выход элементов И 9 и 11. С приходом импульса

"Пуск триггер 5 устанавливается в положени е, при кот ором им пул ьс ы о порн or о сигнала частоты через элемент И 11 поступают на счетный вход счетчика 1, а импульсы сигнала частоты через эле- 2О мент И, 9 и элемент ИЛИ 6 подаются на счетный вход счетчика 2. Оба счетчика работают на сложение. При установлении в счетчике 2 некоторого заданного числа N на выходе группы элементов И 8 появля- 25 ется потенциал, который устанавливает триггер 4 в другое состояние. При этом состоянии триггер 4 подает запрещающий сигнал на элементы И 9, 11, производит запись обратного счетчика 1 в счетчик 2, подает ЭО разрешающий потенциал на элемент И 10, устанавливает триггер 3 в другое состояние.

Триггер 3 разрешает прохождение сигналов частоты . f на выход элемента И 12. Для

1 счетчика 1 при этом справедливо равенство

Ng =fgt, (1) где К - число импульсов, находящихся в счетчике 1; — время поступления импульсов в счетчик.

Для счетчика 2

Так как Я является постоянной величиной, то число импульсов, поступающих на в фод устройства, прям о пропорционально частному от деления сигнала частоты на сигнал частот f, которое поступает последовательно во времени. формула изобретения

Частотное целительное устройство, содержащее два счетчика, триггеры, элементы

И, ИЛИ, группы элементов И, причем единичный выход первого и второго триггеров соединены соответственно с первыми входами первого, второго и третьего элементов

И, первая управляющая шина соединена с единичным входом первого триггера, а вторая управляющая шина — с нулевыми входами первого, второго и третьего триггеров, е первыми входами первого и второго счетчиков, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, в нем единичный вход второго триггера соединен с единичным выходом третьего триггера, второй вход первого элемента И соединен с первой входной шиной„а выход является выходом устройства, второй вход второго элемента И соединен с нулевым выходом третьего триггера и вторым входом третьего элемента И, вторая входная. шина устройства соединена с третьим и первым входами второго и нетвертого элементов И, второй вход четвертого элемента

И соединен с нулевым выходом третьего триггера, третья входная шина соединена с третьим входом третьего элемента И, выход которого соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом четвертого элемента И, второй вход первого счетчика соединен с выходом второго элемента И, выход — с информационным входом второго счетчика, второй вход которого соединен с выходом элемента

ИЛИ, а третий — с единичным выходом третьего триггера, первая группа информационных выходов второго счетчика соединена со входами элементов И первой группы, а вторая группа информационных выходовсо входами элементов И второй группы, выходы элементов И первой и второй группы соединены соответственно с единичным и нулевым входом третьего и второго триггеров.

Источники информации, принятые во вни-. мание при экспертизе:

1. Авторское свидетельство СССР № 474005, кл. Gr 06 F 7/52, 1975.

2. Авторское свидетельство СССР

¹ »336633009966, кл. G 06 & 7/16, 1970.

596948

Составитель А. Уткин

Редактор И. Марховская Гехред Э. Чужик

Корректор Л. Небола

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Заказ 1142/47 Тираж 826

ЦНИИПИ. Государственного комитета по делам изобретений и

113035, Москва, Ж-35, Подиисное

Совета Министров СССР откр ьл ий

Раушская наб., д. 4/5

Частотное делительное устройство Частотное делительное устройство Частотное делительное устройство 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх