Делитель частоты следования импульсов

 

(61) Дополнительное к авт. свнд-ву (22) 3аявлено 01,08. 76 (21) 2383922/18-21 с присоединением ааявкн,% (23) приоритет

Опубликовано 05.01.79,бюллетень Ю 1

Дата опубликовання описания 08.01.79 (53) М. Кл.

И 03 К 23/О0О

Гвсударетвеикьй хоаит

СССР в девая и36бр6Т9ии1 я бтхРытнй (53) УЙК 621.374..33(088.8) Б. A. Капнннчев н Ю. К. Петрушенко (7l) Заявитель (S4> ДИЛИтЕЛЬ ЧЛСтОтЫ СЛЕДОВЛНИЯ ИМПЬЛЬСОВ

Изобретение относится к импульсной технике и может быть использовано и автоматике телемеханике и вычислительной технике, например в качестве формирователя адресов контролируемых объектов в адресных системах телемеханики.

Известен делитель частоты импульсов, содержащий счетчик импульсов, блок управления, блок памяти и блок уточнения 1 .

Недостатком делителя частоты импульсов является возможность фиксации лишь момента перехода счетчика импульсов er разрешенных состояний к запрещенным, что влияет на время вхокдения в синхронизм при сбоях.

Наиболее близким к предлагаемому делителю частоты следования импульсов является делитель частоты импульсов, содержащий счетчик импульсов, выходы которого соединены со входами дешифратора, вход подключен к выходу первого вентиля, первый вход которого соединен со входом устройства н с первым входом второго вентиля, а вход

«сброс» счетчика импульсов соединен с выходом второго вентиля и с первым входом элемента ИЛИ, и инвертор 2).

Недостатком данного делителя частоты является его низкая помехозащищенность.

Цель предлагаемого изобретения — повышение помекозащищенности.

Для этого в делитель частоты следования импульсов, содержащий счет нк импульсов, выходы которого соединены со входами дешифратора, вход — подключен к выходу первого вентиля, первый вход которого соединен со входом устройства и с первым @ входом второго вентиля, вход «сброс» счетчика импульсов соединен с выходом второго вентиля н с первым входом элемента

ИЛИ, и ннвертор, введены и — 1 дополнительных элементов ИЛИ, где n — коэффициент деления, первые входы которых соединены с выходамн дешнфратора, второй вдод каждого, кроме последнего, дополнительного элемента ИЛИ соединен с выходом последующего, а второй вход последнего дополнительного элемента ИЛИ соединен с и-м входом

25 дешифратора, причем выход элемента ИЛИ соединен со входом ннвертора, выход которого подключен ко второму входу первого вентиля и со вторым акодом второго вентпля, а второй вход — с вьиоаом n — 1-го.

641657

IS

26

З5

3 дополнительного элемента ИЛИ, например, через переключатель.

На чертеже изображена сз руктурная электрическая схема делителя частоты следования импульсов.

Он содержит первый вентиль I, второй вентиль 2, счетчик 3 импульсов, элемент

ИЛИ 4, инвертор 5, дешифратор 6, дояолнительнь1е элементы ИЛИ 7, 8, 9, 10, переключатель 11, входная 12 и выходная 13 шины.

Выходы дешифратора 6, число которых равно максимальному коэффициенту деления делители и, соединены со входами и — I делителя частоты дополнительных элементов ИЛИ 7 — 10 (на чертеже представлен вариант п=5), а входы — с выходами счетчика 3 импульсов. Вторые входы этих элементов ИЛИ, кроме последнего 10, соединены с выходами последующих дополнительных элементов ИЛИ, а второй вход последнего дополнительного элемента ИЛИ .10 соединен с и выходом дешифратора 6. Выходы допол нительных элементов ИЛИ 7 — 10, а также последний выход дешифратора соединены, например, через переключатель l,l с первым входом элемента ИЛИ 4.

Делитель частоты следования импульсов работает следующим образом.

Рассмотрим работу делителя для случая, «огда переключатель I I соединен с выходом элемента 9. Коэффициент деления делителя в этом случае равен 3.

Исходное положение счетчика 3 импульсов делителя характеризуется наличием разрешающего сигнала на первом выходе дешифратора 6 и на выходе дополнительного элемента ИЛИ 7: На всех остальных выходах дешнфратора 6, а также выходах дополнительных элементов ИЛИ 8, 9, 10, присутствует запрещающий сигнал.

Запрещающий сигнал с выхода дополнительного элемента ИЛИ 9 через переключатель 1l и элемент ИЛИ 4 поступает на вход второго вентиля 2 и через инвертор 5 на вход первого вентиля 1, тем самым запрещая прохождение импульсов счета на выходную шину 13 устройства и разрешая прохождение на счетный выход счетчика 3 импульсов, После прихода первого счетного импульса на вход счетчика Э импульсов, сигнал разрешения появляется на втором выходе дешифратора 6 и вызывает появление сигнала разрешения на выходе дополнительного элемента ИЛИ 8, который, в свою очередь, вызывает появление сигнала разрешения на выходе дополнительного элемента ИЛИ ".

Сигнал с выхода дополнительного элемента

ИЛИ 9 в этот момент не влияет на работу устройства.

После прихода второго счетного имгульса на вход счетчика 3 импульсов, сигнал разрешения появляется уже на третьем выходе дешифратора 6 и на ныходах дополнит линях элементов ИЛИ 9, 8, 7. Сигнал разрешения с выход» дополнительного элемента ИЛ11 9 поступает на вход второго вентиля 2 и через инвертор 5 на вход первого вентиля I, тем самым разрешая прохождение следующего счетного импульса на выходную шину 13 делителя и запрещая его прохождение на вход счетчика 3 импульсов, Третий счетный импульс проходит на выход и производит сброс счетчика 3 импульсов в исходное состояние и через элемент

ИЛИ 4 удерживает в течение длительности импульса счета на входе второго вентиля 2 разрешающий, а иа входе первого вентиля

1 запрещающий сигнал, хотя на выходе дополнительного элемента ИЛИ 9 появился уже запрец1ающий сигнал, так как сброс счетчика 3 импульсов в исходное положение производится от первого фронта.

После окончания третьего импульса на входах первого и второго вентилей 2 и 1 появляется соответственно запрещающий и разрешающий сигналы. После этого цикл работы делителя повторяется. При этом каждый третий входной импульс появляется на выходной шине 13 делителя.

Изменение коэффициента деления делителя производится путем подключения входа элемента ИЛИ 4 с помощью переключа-. теля 11 (перепаек) к одному из выходов дополнительных элементов И,ЧИ 7, 8, 9 или последнему выходу дешифраторэ 6.

В случае сбой счетчика делителя и перехода его в одно из запрещенных состояний, например, в предпоследнее или пмледнее состояние, на выходе дополнительного эЛемента ИЛИ 10 появляется сигнал разре. шения, который воздействует на предыдущие дополнительные элементы ИЛИ, в том числе и на элемент 9, и вызывает появление на их выходах сигнала разрешения. Сигнал разрешения с выхода дополнительного элемента ИЛИ 9 поступает на элемент ИЛИ 4 н первый же входной импульс устанавливает счетчик 3 импульсов в исходное состояние и цикл продолжается. Таким образом осуществляется уменьшение времени вхождения в синхронизм делителя при сбоях.

При использовании делителя частоты следования импульсов в качестве формирователя адресов, код адреса снимается с выходов счетчика 3 импульсов делителя. При этом регулирование частотой входных импульсов и съем кода со счетчика 3 импульсоа осуществляется специальным управляющим ус гройством.

Введение дополнительных элементов

ИЛИ позволяет значительно уменьшить время вхождения в синхрониэм делителя с большим диапазоном изменения коэффициента деления при работе его с малым коэффициентом деления при его сбоях. Особенно это сказывается при использовании данного делителя частоты в качестве формирователя адресов в адресных системах телемеханики.

64!657

Формуяа изобретения

Составитель А. Дэвбенко

Текред О. Луговая Корректор Е. Днчннская

Тираж f059 Подписное

Редактор Б. Павлов

Заказ 7543cL/56

ЦНИИПИ Государственного комитета СССР по делам нзобретений и открытий

l 13035, Москва, Ж-35. Раушская иаб.. д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

В таких системах сформированный адрес передается на объект. Иосле получения ннформации с данного объекта формируется адрес следующего объекта. Введенне элементов ИЛИ исключает возможность формирования адресов несуществующнх объектов н тем самым сокращается время обслуживания подключенных объектов.

Использование счетчиков импульсов с двухступенчатым запоминанием позволяет упростить схему путем исключения нз схемы управления триггера н использовать выпускаемые в настоящее время счетчики в ннтегральном исполнении.

Делитель частоты следования нмпульсов, содержащий счетчик импульсов, выходы которого соединены со входом дешнфратора, вход — подключен к выходу первого вентнля, первый вход которого соединен со входом устройства н с первым входом второго вентнля, вход ссброс» счетчика нмнульсов соедннен с выходом второго вентиля н с первым входом элемента ИЛИ, н нннертор, отличающийся тем, что, с целью повышения

5 по, в него введены и--I дополннтельных элементов ИЛИ, где и— коэффициент деления, первые входы которых соединены с выходами дешнфратора, а второй вход каждого, кроме последнего, дополннтельного элемента ИЛИ соединен с

ig выходом последующего, а второй вход последнего дополннтельного элемента ИЛИ соедннен с п-ым выходом дешнфратора, причем выход элемента ИЛИ соединен со входом ннвертора, выход которого подключен ко второму входу первого вентнля, н со вто рым входом второго вентиля, а второй вход — c выходом n — 1-го дополннтельного элемента ИЛИ, например, через переключатель.

Источники ннформацнн, прннятые во внн2в мание прн экспертизе:

l. Авторское свидетельство СССР

¹ 403069, кл. Н 03 К 2196, 1973.

2. Авторское свидетельство СССР № 349727, кл. Н 03 К 23/00, !972.

Делитель частоты следования импульсов Делитель частоты следования импульсов Делитель частоты следования импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к автоматике и импульсной технике и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к цифровой микроэлектронике, в частности к микросхемам на эмиттерно-связанной логике

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах
Наверх