Устройство для вычитания постоянной составляющей

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

tI ц 694861

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свпд-ву (22) Заявлено 18.11.77 (21) 2549106, 18-24 (51) М. Кл. - б 06г 7,! 50 с присоединением BB5tBi ¹

Государственный комитет (23) Приоритет (43) Опубликовано 30.10.79 Бюллетень № 40 (45) Дата опуб:пп ования описания 30.10.79 (53) УДК 681.325 (088.8) по делам изобретений и открытий (72) Автор изобретения (71) Заявитель

М. Е, Шишков

Научно-исследовательский институт прикладных физических проблем при BeëîðóññêîM ордена Трудового Красного Знамени государственном университете им. В. И. Ленина (54) УСТРОЙСТВО ДЛЯ ВЫЧИТАНИЯ

ПОСТОЯ Н НОЙ СОСТАВЛЯЮЩЕЙ

Изобретение относится к автоматике и вычислительной технике, в частности к устройствам для вы штания цифровых кодов.

Известно устройство для вычисления разности кодов (1), содержащее генераторр импульсов переписи, временной селектор с пусковым блоком и два счетчика импульсов, Известно также устройство для вычитания кодов (2), содержащее реверсивный счетчик, выполненный на двоичном счетчике и элементах НЕ.

Недостаток известных устройств заключается в невысоком быстродействии при вычитании из входных кодов кода постоянной составляющей.

Прототипом изобретения является устройство для вычитания постоянной составляющей (3), содержащее счетчик импульсов, счетный вход которого соединен с информационным входом устройства, а установочные входы разрядов подключены к

Выходам блока элементов НЕ, соединенного информационнымн входами с выходами блока памяти, а управляющим входом — с шиной разрешения записи в счетчик, причем счетный вход блока памяти соединен с дополнительным информационным входом устройства.

Недостаток этого устройства состоит в его сложности прп последовательной ооработке и ьводс входных сигналов пз-за

Выполнснпя Олока памяти В Впдс дВОпчно5 десяти !ного счетчик;., обсспсчпвающсго нс только xpa«CI3»c кода постоянной состав 1 Bi 10 Ill,сй, нo ll c !!ты В !1 ни с этого :,Ода lip ll его задании в число-пх;пульсной форме.

Цель изобретения — упрощенис устрой-!

О ства прп послсдоватслызой обработке сигналОВ.

С этой целью В устройстве для Вы !икания постоянной составляющей, содержащем счетчик импульсов, счетный вход ко-!

5 торого соединен с информационным входом cTpollcTI3B, а мcT!IН0130 1ныс входы разряд013 подк,110чсны 1 13ых!)даъl бз!Ока элсм llтов НЕ, соединенного информационными входами с выходамп блока памяти, а уп20 равляющим входом — с шиной разрешения записи В с tcãшк, информацпонныс Входы

О. !Ока 11ам51тп, сосдп!ICIIНОГО уllp;113л5!10lljlIAt

ВХОД03! C IIIII IIOlj Р;1ЗРСП1сlll151 3 alii!ICII B х!и 1 ь, подк. Io Iñllы к Выход. !. РазРЯД013

25 счетчика импульсов.

Н!1 чертеже представлен» структурная схема устройства.

1 cTPOI!cTBQ Дл51 !3ь! .!!!тания llocTQHHH011 составляющей содер пг счетчик 1 импульЗО сОВ, подк lio !снп ь1:1 131 !хо !ах!и р азр51д013 к

3 информационным входам блока 2 памяти, соединенного выходами с информационными входами блока 3 элементов НЕ, подключенного выходами к установочным входам разрядов счетчика 1. Счетный вход счетчика 1 соединен с информационным входом 4 устройства, а управляющие входы блока 2 памяти и блока 3 элементов HE под.:<л(очены соответственно к шине 5 разрешения записи в память и к шине 6 разрешения записи в счетчик.

Работает устройство следующим образом.

Сначала в счетчик 1, представляющий собой самодополняющийся двоично-десятичный счетчик импульсов, записывается вычитаемое число Л (, соответствующее ги>стоянной составляющей, путем подачи серии импульсов на вход 4 устройства. Затем полученное число переносится в блок 2 памяти подачей на шину 5 сигнала разрешения записи в память. Перед началом каждого цикла вычитания счетчик 1 обнуляется, а затем в него записывается постоянная составляющая в дополнительном коде E— — Л г — 1 (где E — емкость счетчика). Для этого на шину 6 подается сигнал разрешения записи в счетчик и число Л „хранящееся в блоке 2 памяти, через блок 3 элементов HE записывается в инвертированном виде в счетчик 1. Для компенсации уменьшения предустановленного числа на счетный вход счетчика 1 подается один импульс. Далее на счетный вход счетчика 1 с входа 4 устройства подается последовательность импульсов, соответству(ощая умсньгпаемому числу Ла. Результирующий код на выходе счетчика 1 соответствует числу

N — Š— A, -1- N, = A, — A,.

69486I

В последующих циклах обработки сигналов нет необходимости записывать постоянную составляющую в счетчик 1 путем подачи последовательности импульсов на вход 4, так как эта составляющая в счетчик, предварительно устанавливаемый в нуль, записывается из блока г;амяти подачей на шипу 6 сигнала разрешения записи.

Таким образом, введение новых связей в

10 рассмотренном устройстве позволяет за счет перераспределения функций упростить конструктивное выполнение блока памяти, а следовательно, и само устройство для вычитания постоянной составляющей.

Формула изобретения

Устро((ство для 13ь(с(итг(ния постоянной составляющей, содержащее счетчик импульсов, счетный вход которого соединен с

20 информационным входом устройства, а установочнь(е входы разрядов подключены к выходам блока элеме(ггов НЕ, соединенного информационными входами с выходами блока памяти, а управляющим входом — с

25 шиной разрешения записи в счетчик, отл ии а ю щ е е с я тем, гго, с целгпо упрощения устройства прп последовательной обработке сигналов, информацпонныс входь блока памяти, соединенного управляющим входом

j0 с шиной разрешения записи в память, подключены к выходам разрядов c (åò÷èêà импульсов.

icTn:(((((ê((информации, прппягыс an внимание нрп экспертизе ,з 1. Лв(орс(ос с,((pcxcльство СССР

„","о 414741 кл Н ОЗК 21/00 1971

2, Iа (с(1> СИЛ № 3651415, кл, 328 — 44, оп уй:. и к. 1972.

3. Но (н(".,ки(П. В. ((д1з. Цифровь(е г!ри-;0 боры с часто:ными дат:(иками. Л., «Энергия», 1970, с. 249 — 250.

Заказ 2о 2.,j

П(ПО «Поиск»

Тираж 780

Типография, пр. Сапунова, 2

Изд. М (>23

Подписное

Устройство для вычитания постоянной составляющей Устройство для вычитания постоянной составляющей 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх