Устройство для контроля ферритовых запоминающих матриц

 

Союз Советских

Социалистических

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ к ьвтовскомю сви ательствь

<»769639 (61) Дополнительное к авт. свид-ву (22) Заявлено 301178 (21) 2690266/18 24 с присоединением заявки ¹ (23) Приоритет

Опубликовано 07.1080. Бюллетень Но 37

Дата опубликования описания 101080 (51)М. Клз

G 11 С 29/00

Государственный комитет

СССР ло делам изобретений н открытнй (53) УДК 681. 327 (088.8) (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ФЕРРИТОВЫХ

ЗАПОМИНАЮЩИХ МАТРИЦ

Изобретение относится к запоминающим устройствам.

Известно устройство для контроля ферритовых запоминающих матриц (1).

Оно обеспечивает проверку целостности обмоток матриц, однако не по.зволяет производить проверку количественных характеристик обмоток матриц.

Из известных устройств наиболее близким техническим решением к изобретению является устройство для контроля ферритовых запоминающих матриц, содержащее коммутатор, генератор импульсов, элемент "Запрет", блок индикации, блок обнаружения короткого замыкания обмоток матрицы и блок управления, причем входы элемента "Запрет" подключены соответственно к выходу блока управления, вход которого соединен.с выходом генератора импульсов, выходу блока обнаружения короткого замыкания обмоток матрицы и одному иэ входов устройства, первый выход элемента "Запрет" соединен с первым входом коммутатора, выходы.которого подключены соответственно ко входу блока индикации и к одному из выходов устройства $2j.

Однако это устройство не позволяет контролировать такой важный параметр как активное сопротивление обмоток, кроме того, при обнаружении неисправной обмотки происходит остановка устройства, а запись номера неисправной обмотки и запуск устройства для продолжения процесса контроля требует вмешательства оператора, что снижает быстродействие устройства и достоверность контроля.

Целью изобретения является повышение быстродействия устройства и достоверности контроля.

15 Это достигается тем, что устройство содержит дополнительный блок индикации и последовательно соединенные блок измерения сопротивления обмотки, выполненный в виде моста по20 стоянного тока, усилитель и ключ, причем вход блока измерения сопротивления обмотки и выход ключа соединены соответственно со входом устройства .и одним иэ входов элемента "За25 прет", второй выход которого подключен к одному.из входов дополнитель ного блока индикации, выход которого соединен со вторым входом коммутатора, а другой вход — с выходом блока

30 индикации.

69639

25

35

45

Формула изобретения

На чертеже изображена структурная схема предложенного устройства. устройство содержит генератор 1 импульсов, блок 2 управления, элемент

"Запрет" 3, коммутатор 4, блок 5 индикации, блок 6 питания, .блок 7 обнаружения короткого замыкания обмоток матрицы.

Контролируемая ферритовая запоминающая матрица 8, имеющая выход 9 и вход 10, подключается к выходам устройства. Устройство также содержит последовательно соединенные блок 11 измерения сопротивления обмотки, выполненный в виде моста постоянного тока, усилитель 12 и ключ 13.

B устройство входит дополнительный блок 14 индикации, выполненный, например, в виде блока 15 местного управления, соединенного с блоком 16 печати.

Вход блока 11 подключен к одному из входов устройства, выход ключа

13 — к одному из входов элемента

"Запрет" 3.

Первый и второй выходы элемента

"Запрет" 3 подключены соответственно к первому входу коммутатора 4 и одному из входов дополнительного блока 14 индикации, другой вход которого соединен с выходом блока 5 индикации, а выход — со вторым входом коммутатора 4.

Устройство работает следующим образом.

Генератор 1 вырабатывает импульсы с определенной частотой. Эти импульсы через блок 2, в зависимости от режима работы устройства, поступают на коммутатор 4 через элемент "Запрет"3 или проверяемую матрицу 8. Состояние выходов коммутатора отображается с помощью блока 5 индикации, который указывает порядковый номер обмоток.

При определении обрыва обмоток импульсы с генератора через блок 2 и элемент 3 и замкнутую контактную группу коммутатора 4 поступают на матрицу 8, а с нее через элемент "Запрет" 3 — на запуск коммутатора 4.

В случае обрыва обмотки прекращается подача импульсов запуска на коммутатор 4, последний останавливается, при этом в элементе "Запрет" 3 вырабатывается сигнал, по которому блоку 15 разрешается вывод на печать номера оборванной обмотки с блока ин— дикации 5. После печати номера оборванной обмотки в блоке печати 16 в блоке 15 вырабатывается сигнал "Конец печати строки", который переводит коммутатор 4 в следующее состояние. Далее процесс работы повторяется.

При определении короткого замыкания между обмотками матриц устройство работает следующим образом.

Импульсы с генератора 1 через блок 2 и элемент "Запрет" 3 поступают на коммутатор 4, состояние которого соответствует номеру проверяемой обмотки и отображается блоком 5 индикации. В режиме определения короткого замыкания между обмотками на матрицу

8 подается через контактные группы коммутатора 4 высокое напряжение с блока 6 питания.

С выхода матрицы 8 сигнал поступает на блок 7. Он в случае наличия ко- роткого замыкания в матрице выдает сигнал на элемент "Запрет" 3, который прекращает подачу импульсов запуска с генератора 1 на коммутатор 4, кроме того, элемент "Запрет" 3 вырабатывает сигнал, разрешающий блоку 15 вывод номера неисправной обмотки с блока 5 индикации на печать. После печати номера неисправной обмотки в блоке 6 печати в блоке 15 формируется сигнал "Конец печати строки", который переводит коммутатор 4 в следующее состояние.

Далее процесс работы повторяется.

При определении сопротивления обмоток матриц устройство работает следующим образом.

Импульсы с генератора 1 через блок

2 и элемент "Запрет" 3 поступают на запуск коммутатора 4, состояние которого соответствует номеру проверяемой обмотки и отображается блоком 5 индикации.

В режиме измерения сопротивления обмотки матриц последовательно подкучючаются посредством контактных групп коммутатора 4 к блоку 11.

В случае выхода сопротивления какой-либо обмотки за пределы допуска на выходе ключа 13 появляется сигнал, который воздействует на элемент

"Запрет" 3, благодаря чему прекращается подача импульсов запуска на коммутатор 4, при этом в элементе "Запрет"

3 вырабатывается сигнал, разрешающий блоку 15 вывод номера неисправной обмотки с блока 5 индикации на печать.

После печати номера неисправной обмотки в блоке 16 в блоке 15 формируется сигнал "Конец печати строки", который переводит коммутатор в следующее состояние. Далее процесс работы повторяется.

Предложенное устройство за счет автоматизации процесса контроля обмоток матриц снижает трудоемкость и значительно увеличивает достоверность контроля.

Устройство для контроля ферритовых запоминающих матриц, содержащее коммутатор, генератор импульсов, элемент

"Запрет", блок индикации, блок обнаружения короткого замыкания обмоток матрицы и блок управления, причем входы элемента "Запрет" подключены

769639

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

9 354473, кл. G 11 С 29/00, 1970.

2. Авторское свидетельство СССР

М 531196, кл. G 1.1 С 29/00, 1976 (прототип), Составитель В. Рудаков

Редактор Т. Клюкина Техред H.Ковалева Кориектор А. Гриценко

Тираж 662 Под пи с н ое

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, X-35, Раушская наб., д. 4/5

Заказ 7866/76

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 соответственно к выходу блока управления, вход которого соединен с выходом генератора импульсов, выходу блока обнаружения короткого замыкания обмоток матрицы и одному иэ входов устройства, первый выход элемента "Запрет" соединен с первым входом коммутатора, выходы которого подключены соответственно ко входу блока индикации и к одному иэ Выходов устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и достоверности контроля, оно содержит дополнительный блок индикации и последовательно соединенные блок измерения сопротивления обмотки, выполненный в виде моста постоянного тока, усилитель и ключ, причем вход блока измерения соПротивления обмотки и выход ключа соединены соответственно со входом устройства и одним иэ входов элемента "Запрет", второй выход которого подключен к одному иэ входов дополнительного блока индикации, выход которого соединен со вторым входом коммутатора, а другой вход — с выходом блока индикации.

Устройство для контроля ферритовых запоминающих матриц Устройство для контроля ферритовых запоминающих матриц Устройство для контроля ферритовых запоминающих матриц 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх