Устройство для контроля постоянной памяти

 

о И Е (ii)769640

ИЗОБРЕТЕНИЯ

Союз Советскнх

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ т ф- ф (61) Дополнительное к авт. свид-ву (22) Заявлено 10.01.79 (21) 2710625/18-24 с присоединением заявки № (23) Приоритет (51) М, Кл

G 11С 29/00

Государственный комнтет (43) Опубликовано 07.10.80. Бюллетень ¹ 37 (53) УДК 681.327 (088.8) по делам изобретений и открытий (45) Дата опубликования описания 07.10.80 (72) Авторы изобретения

И. Я. Козырь, Л. А. Коледов, О. А. Петросян и В. А. Шишанкин

Московский институт электронной техники (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСТОЯННОЙ

ПАМЯТИ

Изобретение относится к области запоминающих устройств.

Известны устройства для контроля постоянной памяти (1, 2).

Одно из известных устройств содержит считывающий блок, блок управления, регистр адреса, сумматор, счетчик и блок сравнения (1).

Недостатком этого устройства является отсутствие индикации слов и разрядов проверяемой постоянной памяти, что увеличивает время и снижает точность и достоверность контроля.

Из известных устройств наиболее близким техническим решением к изобретению является устройство для контроля постоянной памяти, содержащее блок управления, схему сравнения, причем первые вход и выход блока управления подключены соответственно к первым выходу и входу схемы сравнения (2).

Недостатками этого устройства является отсутствие индикации слов и разрядов проверяемой постоянной памяти, что вызывает необходимость ручной проверки ошибок, и применение в проверяемой постоянной памяти дополнительных элементов для получения контрольной суммы и запрещения прохождения сигнала при ошибке, что уменьшает быстродействие устройства, снижает точность и достоверность контроля.

Целью изобретения является повышение быстродействия устройства и достоверности

Поставленная цель достигается тем, что устройство содержит два регистра слов, блок поразрядного считывания, формирователь контрольных сигналов, дешифраторы, )Г) счетчики, два блока индикации, причем второй выход блока управления соединен с первыми входами регистров слов, третий выход — с первым входом блока поразрядного считывания, второй и третий входы ко)5 торого подключены соответственно к выходам первого и второго регистров слов, а выход — ко второму входу схемы сравнения, второй выход которой соединен со входом первого блока индикации, четвертый выход и второй вход блока управления подключены соответственно к входам и вторым выходам счетчиков, первые выходы которых соединены со входами второго блока индикации и дешифраторов, выходы которых подключены к выходам устройства и входу формирователя контрольных сигналов, выход которого соединен со вторым входом первого регистра слов, второй вход второго регистра слов подключен ко входу устрой30 ства.

769640

На чертеже приведена структурная схема описываемого устройства.

Устройство содержит блок управления 1, схему сравнения 2, первый 3 и второй 4 регистры слов, блок поразрядного считывания

5, формирователь контрольных сигналов 6, счетчики 7, дешифраторы 8, первый 9 и второй 10 блоки индикации. Первые вход и выход блока управления 1 подключены соответственно к первым выходу и входу схемы сравнения 2. Второй выход блока управления 1 соединен с первыми входами регистров слов 3 и 4, третий выход — с первым входом блока поразрядного считывания 5, второй и третий входы которого подключены соответственно к выходам первого

3 и второго 4 регистров слов, а выход — ко второму входу схемы сравнения 2, второй выход которой соединен со входом первого блока индикации 9. Четвертый выход и второй вход блока управления 1 подключены соответственно ко входам и вторым выходам счетчиков 7, первые выходы которых соединены со входами дешифраторов 8 и второго блока индикации 10. Выходы дешифраторов 8 подключены к выходам устройства и входу формирователя б, выход которого соединен со вторым входом регистра слов 3. Второй вход резистора слов 4 подключен ко входу устройства. Блок контролируемой постоянной памяти 11 подключается ко входу и выходам устройства.

Устройство работает следующим образом.

В блоке управления 1 вырабатываются сигналы, необходимые для работы устройства в автоматическом режиме. В начале работы блок управления 1 устанавливает триггеры регистров слов 3 и 4 в нулевое состояние. После этого в блоке управления

1 вырабатывается сигнал, поступающий на входы счетчиков 7 и через дешифраторы 8 и формирователь 6 и блок контролируемой постоянной памяти 11. В результате выбираются из блока 11 соответствующие разряды слова, которые записываются в соответствующие регистры слов 3 и 4, при этом в блок поразрядного считывания 5 поступают разрешающие сигналы из блока управления 1, в результате чего происходит поразрядное считывание с регистров слов 3 и 4 информации, которая сравнивается схемой сравнения 2. Если информация в блок 11 записана правильно, то на выходе схемы сравнения 2 формируется разрешающий сигнал и происходит контроль следующего слова проверяемой постоянной памяти. Когда весь объем информации проверен, с вторых выходов счетчиков 7 в блок управления 1 поступает сигнал, который автоматически останавливает устройство, одновременно сигнализируя оператору о том, что контроль закончен и прошел успешно. При наличии ошибки на выходе схемы сравнения 2 появляется запрещающий сигнал, который авто5

GO матически останавливает контроль проверяемой постоянной памяти. При этом блок индикации 10 отражает информацию об адресе данного слова. Одновременно с этим блок индикации 9 фиксирует содержащий ошибку разряд этого слова и характер ошибки (ошибка в нуле или единице). 3аписав адрес и разряд неправильно записанного слова, оператор запускает устройство, и происходит дальнейший контроль в автоматическом режиме.

Таким образом, происходит автоматический контроль информации, записанной в блоке контролируемой постоянной памяти 11.

Технико-экономические преимущества описываемого устройства заключаются в том, что индикация разрядов и адресов дефектных слов исключает ручную проверку при наличии ошибки, в результате чего повышается быстродействие устройства, повышается точность и достоверность контроля, уменьшаются затраты времени при контроле постоянной памяти большой информационной емкости.

Формула изобретения

Устройство для контроля постоянной памяти, содержащее блок управления, схему сравнения, причем первые вход и выход блока управления подключены соответственно к первым выходу и входу схемы сравнения, о тл и ч а ю щ ее с я тем, что, с целью повышения достоверности контроля и быстродействия устройства, оно содержит два регистра слов, блок поразрядного считывания, формирователь контрольных сигналов, дешифраторы, счетчики, два блока индикации, причем второй выход блока управления соединен с первыми входами регистров слов, третий выход — с первым входом блока поразрядного считывания, второй и третий входы которого подключены соответственно к выходам первого и второго регистров слов, а выход — ко второму входу схемы сравнения, второй выход которой соединен со входом первого блока индикации, четвертый выход и второй вход блока управления подключены соответственно к входам и вторым выходам счетчиков,. первые выходы которых соединены со входами второго блока индикации и дешифраторов, выходы которых подключены к выходам устройства и входу формирователя контрольных сигналов, выход которого соединен со вторым входом первого регистра слов, второй вход второго регистра слов подключен ко входу устройства.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

М 510753, кл. G 11С 29/00, 1974.

2. Авторское свидетельство СССР

М 514349, кл. G 11С 29/00, 1974 (прототип).

769640

Составитель Т. Зайцева

Техред А. Камышиикова

Редактор Л. Утехина

Корректор 3. Тарасова

Типография, пр. Сапунова, 2

Заказ 1998/18 Изд. Мв 496 Тираж 673 Подписное

НПО «Поиск» Государственного комитета СССР по делам изобретений и открытий

113035, й1осква, )К-35, Ра>шская наб., д. 4 5

Устройство для контроля постоянной памяти Устройство для контроля постоянной памяти Устройство для контроля постоянной памяти 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх