Устройство задержки импульсов

 

.м ей,) г дат

Союз Советских

Социалистических

Республик

О П И С А Й И"Е

ИЗОБРЕТЕНИЯ (11790205

К АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ (á1) Дополнительное и авт. свид-ву (51)М. Кл.3 (22) Заявлено 02. 06. 78 (21) 2623182/18-21 с присоединением заявки М (23) Приоритет

Опубликовано 231280. Бюллетень ¹ 47

Дата опубликования описания 251280

Н 03 К 5/13

Государственный комитет

СССР

Ао делам изобретений и открытий (53) УДК 621. 374. .5(088.8) (72) Авторы изобретения

Ю.A. Плужников, Е. A. Евсеев, В. A. Ойкин и A. С. Чередниченко (71) Заявитель (54 ) УСТРОЙСТВО 3AQEPKKH ИМПУЛЬСОВ

Устройство задержки импульсов относится к импульсной технике и может быть использовано в устройствах вычислительной и измерительной техники.

Известны устройства задержки импульсов, которые осуществляют задержку импульсов с сохранением длительности импульсов (11 .

Недостатком таких устройств является невозможность осуществлять задержку на величину, превышающую период следования импульсов.

Известны также устройства, содержащие задержку импульсов на величину, превышающую длительность серии входных импульсов 12).

Недостатком таких устройств является невозможность осуществления задержки на величину меньшую длительности серии входных импульсов. Кроме того, такие устройства имеют недостаточно высокую точность формирования задержки и длительности импульсов, которые определяются точностью цепочки последовательно срабатывающих аналоговых элементов задержки.

Наиболее близкими к предлагаемому являются -устройства задержки, содержащие генератор импульсов, первый элемент И, элемент задержки переднего фронта импульса, формирователь импульсов, первый N-разрядный счетчик импульсов, элементы И перезаписи, второй М-разрядный счетчик импульсов, суммирующий триггер, триггер управления. Это устройство обеспечивает сдвиг импульсного сигнала со скважностью, равной двум. Для скважности

1О произвольно варьируемой в процессе работы (но постоянной в пределах пачки), удваивается число счетчиков 3).

Недостатком известного устройства регулируемой задержки импульсов является то, что оно обеспечивает временной сдвиг (задержку) только такихпачек импульсов, у которых скважность равна двум. При удвоении числа

20 счетчиков известное устройство сможет осуществлять задержку пачки импульсов с произвольной скважностью, но йостоянной в пределах пачки. Таким образом, известное устройство мо25 жет осуществлять задержку таких пачек импульсов, в которых Импульсы имеют одинаковую длительность и следуют с постоянным периодом. Задержку пачек, в которых импульсы имеют разЗО ную длительность и следуют с перемен7790205 ным периодом, известное устройстно не обеспечивает.

Цель изобретения — расширЕние Функциональных воэможностей. указанная цель достигается тем, что н устройство задержки импульсов, 5 содержащее генератор импульсов, подключенный к первому элементу И и к первому входу формирователя импульсон, первый й-разрядный счетчик импульсов, неразрядные выходы которого Ж соединены через соответствующие элементы И перезаписи с установочными входами второго й-разрядного счетчика импульсов, суммирующий триггер и триггер управления выход KoToporo 15 соединен со вторым входом первого эле мента И, введены по и входных элементов И первой группы, входных элементов "И" второй группы, входных элементов И контроля нуля, выходных элементов И контроля нуля, установочных элементов И, й-1 элементов ИЛИ, й+1 выходной элемент И, й+1 дифференцирующая цепь, дополнительный элемент

ИЛИ и дифференцирующая цепь, иннертор, Формирователь сброса, (И+1)-раз- 5 рядный регистр управления вычитанием и й-разрядный регистр управления сложением, поразрядные выходы которого подключены через соответствующие вход- ные элементы И первой группы к по- 3О разрядным входам первого счетчика, нулевые входы триггеров регистра управления сложением подключены к первому выходу формирователя импульсов и ко вторым входам элементов И переэапи- 3Я си, единичные входы триггеров со второго по й-регистра управления сложением соединены с выходами уста-. новочных элементов И с первого по й-1 соответственно и с единичными вхо-4О дами соответствующих разрядов со второго по и регистра управления вычитанием, единичный вход й+1 триггера регистра управления вычитанием соединен с выходом й-ro установочного элемента И, первые входы установочных 45 элементов И подключены к прямым выходам второго счетчика, инверсные выходы которого подключены к первым входам выходных элементов И контроля нуля и первым, входам входных элемен- Я тон И контроля нуля, вторые входы которых с nepaoro по й-1 соединены с выходами последующих элементов И контроля нуля и со вторыми входами соответствующих установочных элементов И, выход первого входного элемента И контроля нуля подключен к единичным входам первых разрядов регистров управления сложением и вычитанием, второй вход й-ro входного элемента И контроля нуля соединен с нто- О рым входом й-ro установочного элемента И, со входом установки в нуль перного счетчика, с единичным входом триггера упрвления и со вторым выходом Формирователя импульсон, второй 65 вход которого подключен к выходу генератора, поразрядные входы второго счетчика подключены к выходам соответствующих входных элементов И второй группы, первые входы которых со-, единены с выходами регистра управления вычитанием и с первыми нходамй выходных элементов И, вторые входы входных элементов И второй группы подключены к выходу первого элемента

И и ко вторым входам входных элементов И первой группы, причем третьи входы входных элементов И второй группы подключены ко вторым входам выходных элементон И и ко вторым входам выходных элементов И контроля нуля, кроме того, вышеупомянутые входы входных элементов И второй группы со второго по It подключены к выходам элементов И контроля нуля предыдущего разряда, а первого — к выходу элемента задержки переднего фронта импульса, выход й-го выходного элемента И контроля нуля подключен к первому входу (И+1)-ro выходного элемента И и через дополнительную дифференцирующую цепь — к первому входу формирователя сброса и к нулевому входу триггера управления, при этом второй вход (И+1}-го выходного элемента И подключен к выходу (И+1)"ro триггера регистра управления вычитанием, единичный вход которого соединен с выходом й-го установочного элемента И, выходы выходых элементов И через дифференцируюие цепи подключены ко входам дополнительного элемента ИЛИ, кроме того, выходы дифференцирующих цепей со второго по и соединены с первыми входами элементов ИЛИ с первого по й-1 соответственно, вторые входы которых соединены с нулевыми входами триггеров со второго по й-регистра управления вычитанием, кроме того вторые входы элементов ИЛИ с первого по й-2 соединены с выходами элементов ИЛИ предыдущих разрядон, а второй вход й-1 элемента ИЛИ соединен с выходом И+1 дифФеречцирующей цепи, при этом выход первого элемента ИЛИ соединен с нулевым входом первого разряда регистра управления вычитанием, выход дополнительного элемента ИЛИ подключен ко входу суммирующего триггера, инверсный выход которого соединен со вторым входом формирователя сброса, третий вход которого подключен через иннертор ко входу устройства.

На фиг. 1 изображена функциональная схема предлагаемого устройства; на фиг. 2 — диаграмма работы устройства.

Устройство задержки импульсов содержит генератор 1 импульсов, элемент 2 задержки переднего фронта импульса, элемент И 3, триггер 4 управления, И-разрядные счетчики 5 н 6, триггеры 7-1 - 7-й регистра упранле790205 ния сложением, триггеры 8-1 — 8-(М+1) егистра управления вычитанием, входые элементы И 9-1 - 9-N первой групп пы, входные элементы И 10-1 — 10-М второй группы, входные элементы И

11-1 - 11-М контроля нуля, выходные элементы И 12-1 -12-М контроля нуля, установочные элементы И 13-1 — 13-Н, элементы И 14-1 -14-Й перезаписи, элементы ИЛИ 15-1 -15-Й, выходные элементы И 16-1 — 16-(6+1) дифt

16 ференциру.зщие цепи 17-1 — 1 7-(М+1), формирователь 18 импульсов, допол-. нительную дифференциальную цепь 19, формирователь 20 импульсов сброса, дополнительный элемент HJIH 21, суммирующий триггер 22, инвертор 23. Выходы триггеров 7-1 — 7-М регистра управления сложением подключены через соответствующие входные элементы

И 9-1 — 9-М первой группы к поразрядным входам первого счетчика 5, ну- Щ левые входы триггеров 7-1 - 7-М регистра управления сложением подключены к первому выходу формирователя

18 импульсов и ко вторым входам элементов И 14-1 - 14-М перезаписи. Еди- yg ничные входы триггеров 7-2 — 7-М регистра управления сложением соедине.ны с выходами установочных элементов

И 13-1 - 13-(М-1) соответственно и с единичными входами триггеров 8-2 -8регистра управления вычитанием. Единичный вход триггера 8-(М+1) регистра управления вычитанием соединен с выходом установочного элемента И 13Первые входы установочных элементов

И 13-1 13-М подключены к прямым выходам триггеров 6 счетчика, инверсные выходы которых подключены к первым входам выходных элементов И 12-1

12-N контроля нуля и к первым входам входных элементов И 11-1 — 11-М кон- 4Q троля нуля. Вторые входы элементов

И 11-1 - 11-(N-1) соединены с выходами последующих элементов И 11-2

11-М и со вторыми входами соответствующих установочных элементов 45

И 13-1 — 13- (М-1) . Выход элемента

И 11-1 подключен к единичным входам триггеров 7-1 и 8-1 регистров управпе ния сложением и вычитанием. Второй вход М-ro входного элемента И 11-М соединен с вторым входом М-го устаноЗО вочного элемента И 13-М, со входом установки в нуль первого счетчика 5, с единичным входом триггера 4 управления и со вторым выходом формироваг теля 18 импульсов, второй вход которого подключен к выходу генератора 1.

Поразрядные входы второго счетчика 6 подключены к выходам соответствующих входных элементов И 10-1 — 10-N, первые входы которых соединены с выхода- у ми триггеров 8-1 — 8-М регистра управления вычитанием и с перваки входа. ми выходных элементов И 16-1 — 16-М.

Вторые входы входных элементов H

К 10-1 — 10-М подключены к выходу элемента И 3 и ко вторил входам входных элементов И 9-1 9-И. Третьи входы входных элементов И 10-1 - 10- и подключены ко вторым входам выходных элементов И 16-1 - 16- N и ко вторым входам выходных элементов И 12-1

-12-t4 контроля нуля, кроме того, вышеупомянутые входы входных элемен- тов И 10-2 — 10- N подключены к выходам элементов И 12-1 — 12-)4-1 предыдущего разряда, а первого входного элемента И 10-1 к выходу элемента 2 задержки переднего фронта импульса.

Выход N-ro выходного элемента, И 12 контроля нуля подключен к перзому входу (N+1) -ro выходного элемента

И 16-(И+1) и через дополнительную диффеоенциапьную цепь 19 — к первому входу формирователя ?0 импульсов сброса и к нулевому входу триггера 4 управления. Второй вход (N+1) -го выходного элемента и 16-(NwI) подключен к выходу триггера 8 †(М+1) регистра управления вычитанием, единичный вход которого соединен с выходом установочного элемента И 13-N. Выходы выходны элементов И 16 — 1 — 16-.(14+1) через дифференцирующие цепи 17-1

-17-(И+1) подключены ко входам дополнительного элемента ИЛИ 21. Кроме того, вюсоды дифференцирующих цепей 17-2 — 17-1Я соединены с первыми входами элементов HJIH 15-1

15- (N-1) соответственно, вторые входы которых соединены с нулевыми входами триггеров 8-2 — 8-Ц регистра управления вычитанием. Кроме того вторые входы элементов ИЛИ 15-1 15- (М-2) соединены с выходами элементов

HJIH 15-2 15 †(М-1) соответственно, а второй вход элемента ИЛИ 15- (М-1) соединен с выходом дифференцирующей цепи 17-(М+1). Выход первого элемента ИЛИ 15-1 соединен с нулевым входом триггера 8-1 регистра управления вычитанием.

Выход дополнительного элемента

ИЛH 21 подключен ко входу суммирующего триггера 22, инверсный выход которого соединен со вторым входом формирователя 20 импульсов сброса, третий вход которого подключен через инвертор 23 ко входу устройства и к первому входу элемента 2 задержки переднего фронта импульса. Второй вход элемента задержки переднего фронта импульса 2 подключен к выходу генератора 1 и к первому входу элемента H 3, второй вход которого соединен с выходом триггера 4 управления. Прямые выходы триггеров 5 первого счетчика через элементы

И 14 — 1 — 14-М перезаписи соединены с установочными входами второго счетчика 6 соответ твенно.

Примем состояние триггеров, при котором на прямом выходе разрешающий (высокий) потенциал, за единичн е — 1, а состояние триггеров, при

790205 котором на инверсном выходе разрешающий (высокий ) потенциал, эа нулевое — О. устройство работает следующим образом.

B исходном состоянии счетчики 5 и б, триггеры 7-1 — 7-й и 8-1-8-(й+1) регистров управления сложением и вычитанием, а также триггер 4 управления и суммирующий триггер 22 находятся в нулевом состоянии. Элемент И 3 закрыт по второму входу низким потен- о циалом прямого выхода триггера 4 управления. Входные элементы И 9-1 -9-Й первой группы закрыт низкими потенциалами выходов триггеров 7-1 — 7-й регистра управления сложением. Вход- 15 ные элементы И 10-1 - 10-й второй группы и выходные элементы И 16-1 -16закрыт низкими потенциалами выходов триггеров 8-1 - 8-й регистра управления вычитанием, а элемент И 16-(й+1) д закрыт низким потенциалом выхода триггера 8-(й+1). Входные элементы

И 11 — 1 — 11-N и выходные элементы

И 12-1- — 12-N контроля нуля открыты по первым входам высокими потенциалами инверсных выходов разрядов счетчика 6, а по вторым входам закрыты низким потенциалом выхода элемен-:.а И контроля нуля предыдущего разряда. Элемент И 12-1 закрыт низким потенциалом выхода элемента 2 задержки ЗО переднего фронта импульса. установочные элементы И 13-1 — 13-й закрыты низким потенциалом прямых выходов триггеров соответствующих разрядов счетчика 6. Элементы И 14-1 — 14-й 35 перезаписи закрыты по первым входам низкими потенциалами прямых выходов счетчика 5.

™о приходу серии импульсов, состоящей, например иэ четырех импульсов, первым импульсом запускается элемент 2 задержки переднего фронта импульса. По переднему фронту импульса на выходах формируются два коротких следующих друг за другом импульса (фиг. 2). При этом импульс 4$ с первого выхода формирователя 18 поступает на обьединенные входы элементов И 1 4 1 1 4й перезаписи задкры тых по другим входам низкими потенциалами прямых выходов триггеров счет- gg чика 5, и на нулевые входы триггеров

7-1 - 7-й регистра управления сложекием, подтверждая нулевое состояние триггеров. Импульс со второго выхода формирователя 18 поступает на .установочные нулевые входы счетчика 5, подтверждая нулевое состояние, на единичный вход триггера 4 управления, устанавливая его в единичное состояние, и на входной элемент И 11-й контроля нуля, открывая последователь-6О ио элементы И 11 от й-го до первого.

Импульс с выхода элемента И 11-N устанавливает триггеры 7-1 и 8-1 в единичное состояние.При этом установочные элементы И 13 остаются закрытыми 65

По концу первого входного импульса серии на выходах формирователя 18 снова формируются два коротких импульса. При этом импульс с первого выхода формирователя 18, поступая на нулевые входы триггеров 7-1 — 7-N регистра управления сложением, возвращает в исходное состояние триггер

7-1 и, поступая на вторые входы элементов И 14-1 — 14-йперезаписи, переносит содержимое счетчика 5 в счетчик 6. Допустим, что старшим разрядом числа, записанного в счетчике б (находящкчся в состоянии "1"), будет

i-ый разряд. Тогда высоким потенциалом прямого выхода i-ro разряда счетчика б откроется по первому входу установочный элемент И 13 . i+1 разряда, а низким потенциалом инверсного выхода триггера закроется входной

Элемент И 11 контроли нуля i-го разряда. В результате этого закроются элементИ И 11 всех предыдущих разрядов. Импульс со второго выхода формирователя 18 обнуляет счетчик 5, устанавливает в "1" триггер 4 и, проходя последовательно через элементы

И 11-И, И 11-(N-1) и т.д., открывает элемент И 11-(i+1) выходной сигнал по первым входам низкими потенциалами прямых выходов триггеров счетчика 6.

Импульсы генератора 1 проходят через бткрытый высоким потенциалом прямого выхода триггера 4 управления элемент И 3 и через открытый высоким потенциалом прямого выхода триггера 7-1 входной элемент И 9-1, на первый разряд счетчика 5, работающего в режиме сложения. Счетчик 5 заполняется импульсами генератора 1.

Спустя необходимое время сдвига, т.е. в момент времени с,((фиг ° 2) на выходе элемента 2 задержки появляется высокий потенциал, который проходит последовательно через открытые выходные элементы И 12-1 — 12-й контроля нуля на вход дифференцирующей цепи 19, с выхода которой короткий импульс поступает на нулевой вход триггера 4 управления, возвращая его в исходное состояние, при этом закрывается элемент И 3 и прекращается поступление импульсов генератора 1 на вход счетчика 5. Кроме того высокий потенциал выхода элемента задержки 2 открывает вь1ходной элемент

И 16-1, дифференцируется дифференцирующей цепью 17-1 и короткий импульс чер з дополнительный элемент ИЛИ 21 поступает на вход суммирующего триггера 22. Суммирующий триггер 22 устанавливается в "1" и на его прямом выходе (на выходе устройства) формируется передний фронт первого задержанного импульса серии. В таком содтОянии устройство находится до окончания первого входного импульса серии (момент времени по диаграмме на фиг. 2).

790205

10 (О

25

В момент времени (см. диаграмму}, что соответствует окончанию первого выходного импульса серии, все разряды с первого по i счетчика б, 65 которого через установочный элемент .И 13 устанавливается в "1" триггеры

7-(i+1), 8-(i+1) регистров. При установке в "1" триггера 8-(i+1) открываются по первым входам элементы

И 10-(i+1) и И 16-(i+1)(при установке н "1" триггера управления 4 открывается элемент И 3, при установке в "1" триггера 7 открывается элемент И 9-(i+1) и импульсы эталонной частоты с его выхода начинают поступать через соответствующий элемент

ИЛИ счетчика 5 на вход триггера i+1 разряда счетчика 5. После открывания элемента И 3 импульсы эталонной частоты начинают поступать также через элемент И 10-1, открытый высоким потенциалом выхода триггера 8-1 и высоким потенциалом выхода элемента 2 задержки, на вход счетчика 6, работающего в режиме вычитания.

К приходу второго входного импульса серии в счетчике 5 записывается число с +1 по 3 разряд, соотнетстнующее длительности паузы между первым и вторым импульсами серии. С приходом второго входного импульса (по переднему фронту импульса) формирователь 18 снова формирует два коротких импульса. Импульс с первого выхода формирователя 18, поступая на нулевые входы триггеров

7-1 — 7-N возвращает н исходное состояние триггер 7-(i+1), кроме того, поступая на вторые входы элементов

И 14-1 — 14-й перезаписи, переносит содержимое счетчика 5 (число, соответствующее паузе и находящееся с

i+1 поj разряд счетчика 5) в счетчик 6. При этом число, соответствующее паузе, запишется соответственно с )+1 по 1 разряд в счетчик б. Тогда высоким потенциалом прямого выхода

1-го разряда счетчика б откроется по переднему входу установочный элемент И 13 j+1 разряда, а низким потенциалом инверсного выхода триггера закроется входной элемент И 11 j контроля нуля j-ro разряда. В результате этого закроются элементы И 11 всех предыдущих разрядов. Импульсы со второго выхода формирователя 18 обнуляет счетчик 5, подтверждает .единичное состояние триггера управления 4 и через элементы И 11-(j+1) и И 13-j устанавливает в "1" триггеры 7-(j+1), 8-()+1), j+1 разряда.

При этом открываются по первым входам входной элемент И 10-()+1) и выходной элемент И 16-(j+1) входной элемент

И 9-(1+1) и импульсы опорной частоты с его выходами начинают поступать через соответствующий элемент ИЛИ счетчика 5 на вход триггера j +1 разряда счетчика 5. работающего на вычитание, переходят в нулевое состояние и открывают инверсными выходами выходные элементы

И 12-1 - 12-j контроля нуля. При этом открынаются входной элемент И 10-((+1) выходкой элемент И 16-(i +1) и на его выходе появляется высокий потенциал, который дифференцируется дифференцирующей цепью 17- ((+1). С выхода дифФеренцкрующей цепи 17- (i+1) короткий импульс через дополнительный элемент

ИЛИ 21 возвращает суммирующий триггер 22 н исходное состояние, формируя на его выходе задний фронт перного задержанного импульса, а через элементы ИЛИ 15 с J+1 по ) первый поступает на нулевой вход триггера 8-1 регистра управления вычитанием и возвращает его в исходное состояние. Импульсы опорной частоты с выхода элемента И 3 через открытый входной элемент И 10-(j+1) начинает поступать через соответствующий элемент ИЛИ счетчика б на вход триггера +1 разряда счетчика 6. Начинается вычитание числа, соответствующего паузе.

К концу второго входного импульса серии (момент времени t на диаграм5 ме) в счетчике 5 с j+1 по i разряд

3аписынается число, соответствующее длительности второго входного импульса. По окончании второго входного импульса (по заднему фронту импульса) формирователь 18 вновь формирует два коротких импульса. Импульс с первого выхода формирователя 18, поступая на нулевые входы триггеров 7-1 — 7-й возвращает в исходное состояние триггер 7-(j+1), кроме того, поступая на вторые входы элементов И 14-1 — 14-й перезаписи, переносит содержимое счетчика 5 (число соответствующее длительности второго импульса и находящееся с j+1 по разряд в счетчике 5) в счетчик 6. При этом число в счетчик б запишется соответственно с )+1 по 2 разряд. Тогда высоким потенциалом прямого выхода триггера

l-го разряда счетчика 6 откроется по первому входу установочный элемент И

13-) i+1 разряда, а низким потенциалом инверсного выхода триггера закроется входной элемент И 11 р контроля

Куля 3-ro разряда. В результате этого накроются элементы И 11 всех предыду

aux разрядов. Импульс со второго выхода формйронателя 18 обнуляет счетчик 5, подтверждает единичное состо» яние триггера управления 4 и через элементы И 11-(В+1) и И 13- Р устанавливает s "1" триггеры 7-(8+1),8-(Г+1) .

При этом открываются по первым входам входной элемент И 10-(l+1) и выходной элемент И 16-(3+1) входной элемент И 9-(2+1) и импульсы опорной частоты с его выхода начинают поступать через соответствующий элемент ИЛИ счетчика 5 на вход триггера 2+1 разряда счетчика 5.

В момент времени tg, что соответс тв уе т началу в торо гО выхОднО гО им пульса серии, все разряды с i+1 по счетчика 6 переходят в нулевое состояние и открывают инверсными выходами соответствующие выходные элементы И 12 контроля нуля с i+1 по при этом открываются входной элемент И 10-(j+ 1), выходной элемент

И 16-(j+1) и на его выходе появляется высОкий потенциалр кОтОрый диф ференцируется дифферениирующей цепью

17-(j+1). С выхода дифференцирующей цепи 17-(j+1) короткий импульс через дополнительный элемент ИЛИ 21 устанавливает в "1" суммирующий триггер

22, формируя на его выходе передний фронт второго задержанного импульса, а через элементы ИЛИ 15 с ((+1) по g первый поступает на нулевые вхо ды соответствующих триггеров 8 и возвращает триггер 8- ((+1) в исход" ное состаянис. Импульсы опорной частоты с выхода элемента И 3 через открытый входной элемент И 10- (j+1) начинают поступать через соответствующий элемент ИЛИ счетчика б на вход триггера j+1 разряда счетчика б.

Начинается вычитание числа, соответствующего длительности второго импульса.

В момент времени tz, что соответствует окончанию второго выходного импульса серии, все разряды с j +1 по В счетчика б переходят в нулевое состояние и открывают инверсными выходами соо-. âåò..ñòâóþùèå выходные элементы И 12 КОнтроля нуля с )+1 ПО

При этом открываются входной элемент

И 10-(8+1), выходной элемент

И 16- (0+1 ) и на его выходе появляется высокий потенциал, который дифференцируется дифференцирующей цепью

17(g +1). С выхода днфференцирующей цепи 17((+1) короткий импульс через дополнительный элемент ИЛИ 21 возвращает суммирующий триггер 22 в исходное состояние, формируя задний фронт второго задержанного импульса, а через злемен-.ы ИЛИ 15 с j+1 по и первый поступает на нулевые входы соотг=-тствующкх триггеров 8 и возвращает

)триггер 8-(j+1) в исходное состояние. лроме тога, так как счетчик б пол1 костью обнуляется, то инверсные выходы его открывают соответствующие выходные элементы И 12 контроля нуля с первого по И. На выходе элемента

И 12-Н контроля нуля появляется высокий потенциал, который дифференцирует дифференцирующей цепью 19. Импульс с выхода дифференцирующей цепи 19 поступает на вход формирователя импульсов сброса 20, открытого по другим входам высоким потенциалом инверсного вьмода суммирующего триггера 22 и высоким потенциалом выхода инвертора 23. Выходной импульс формирователя 20 устанавливает все эле12 менты схемы в исходное состояние (момент времени t на диаграмме, фиг.2).

С момента времени ty по t8 устройство находится в исходном состоянии.

В момент времени tg происходит третий импульс серии, по которому вновь запускается элемент 2 задержки переднего фронта импульса. По переднему фронту третьего импульса на выходах формирователя 18 снова формируется два коротких следующих друг за другом импульса. Импульсом со втоporо выхода взводится триггер 4 управления и в триггеры 7-1 и 8-1 через элементы 11-И - 11-1 записывается "1"

Р при этом в счетчике 5 с момента времени ta по t> записывается число, с первого по m разр щ счетчика 5, соОтветствующее длительности третьего импульса. По концу третьего импульса число из счетчика 5 переписывается в счйтчик 6, обиуляются триггер 7-1 и счетчик 5 и записывается "1" в триггеры 7-{m+1) и 8-(а+1) и т.д.

Таким образом, после окончания четвертого импульса в счетчик б с первого по m разряд записывается число, соответствующее длительности третьего импульса, с m+1 по разряд записывается число соответствующее паузе между третьим и четвертым импульсами, с Р+1 по r разряд записывается число, соответствующее длительности четвертого импульса. Соответственно записывается "1" в

18-(р+1), 7-(г+1), 8-(r+1) триггеры.

Спустя необходимое время сдвига

Т, т.е. в момент на выходе элемента 2 задержки появляется высокий потенциал, который открывает входной элемент И 10-1 и выходной элемент

И 16-1 дифференцируется дифференцирующей цепью 17-1 и через дополнительный элемент ИЛИ 21 поступает на счетный вход суммирующего триггера

22, на выходе которого появляется высокий потенциал задержанного третьего импульса. Кроме того, через

Открытый входной элемент И 10-1 на вход. счетчика 6 поступают импульсы счета. После вычета из счетчика б числа импульсов, соответствующего дли тельности третьего импульса открываются выходные элементы И 12 с первого no m разряд. При этом открываются входной элемент И 10-(m+1) и выходкой элемент И 16-(m+1), на выходе которого появляется высокий потенциал,IIoступающий на вход дифференцирующей цепи 17-(m+1). Короткий импульс выхода дифференцирующей цепи 17-(m+1) через дополнительный элемент ИЛИ 21 поступает на счетный вход суммирующего триггера 22 и возвращает его в исходное состояние, кроме то" î коро; кия импульс выхода дифференцирующеи цепи 17-(m+1) через элементы ИЛИ 15 с в по первый поступают на нулевые входы соответствующих триггеров 8 регистра .управления вычитанием и обнуляет триггер г8-1 тем самым закрывая

:входной элемент И 10-1 и выходной эле мент И 1б-1. Аналогичным образом формируется и четвертый задержанный импульс. После окончания четвертого импульса выполняются условия запуска формирователя сброса 20 и на его выходе появляется импульс сброса, приводящий устройство в исходное состояние.

Конструктивные особенности предлагаемого технического решения позволяют расширить функциональные возможности устройства -задержки импульсов. Устройство позволяет осуществлять задержку серии импульсов, со- 15 стоящей из импульсов имеющих разную длительность и следующих с переменным периодом.

Формула изобретения

Устройство задержки импульсов, содержащее генератор импульсов, подключенный к первому элементу И и к первому входу элемента задержки переднего фронта импульса, второй вход которого подключен ко входу устройства и ко входу формирователя импульсов, первый N-разрядный счетчик импульсов, поразрядные выходы которого соединены через соответствующие элементы И перезаписи с установочными входами второго И-разрядного счетчика импульсов, суммирующий триггер и триггер управления, выход которого соединен со вторым входом первого элемента И, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей, в него введены по й-входных элементов И первой груп- Щ пы, входных элементов И второй группы, входных элементов И контроля нуля, выходных элементов И контроля нуля, установочных элементов И, N-1

Ьлементов ИЛИ, И+1 выходной элемент гИ „

И+1 дифференцирующая цепь, дополнительный элемент ИЛИ и дифференцирующая цепь, инвертор, формирователь сброса, (й+1)-разрядный ря. гистр управления вычитанием и N,.-разрядный о регистр управления сложением, пораз- . рядные выходы которого подключены через соответствующие входные элементы И первой группы к поразрядным входам первого счетчика, нулевые входы триггеров регистра управления сложением подключены к первому выходу формирователя импульсов и ко вторым входам элементов И перезаписи, единичные входы триггеров со второго по й-регистра управления сложением 6О соединены с выходами установочных элементов И с первого по й-1 соответственно и с единичными входами соответствующих разрядов со второго по й-регистра управления вычитанием- 65 единичный вход N+1 триггера регистра управления вычи-.анием ссединен с выходом И-го установо.-:ного элемента И„ первые входы установочных элеме»тов

И подключены к прямым выходам второго счетчика, инверсныЕ выходы которого подключены к первым входам выходных элементов И контроля нуля и первым входам элементов И контроля нуля, вторые входы которых а первого по N-1 соединены с выходамн последующих элементов И контроля нуля и со вторыми входами соответствующих установочных элементов И, выход первого входного элемента И контроля Hуля подключен к единичным входам первых разрядов регистров управления сло жением и вычитанием, второй вход N-го входно=о элемента И контроля нуля соединен с вторым входом N-го установочного элемента И, со входом установки в нуль первого счетчика, с единичным входом триггера управления и со вторым выходом формирователя импульсов, второй вход которой подключен к выходу генератора, поразрядные входы второго счетчика подключены к выходам соответствующих входных элементов И второй группы, первые входы которых соединены с выходами регистра управления вычитанием и с первьми входами выходных злеме»тов И, вторые входы входных элементов И второй группы подключены к выходу первого элемента И и ко вторым входам входных элементов H первой группы, причем третьи входы входных элементов И второй группы подключены ко вторым входам выходных элементов И и ко вторым входам выходных элементов И контроля нуля, кроме того, вышеупомянутые входы входных элементов и второй группы со второго по N подключены к выходам элементов И контроля нуля предыдуще" î разряда,,а первого — к выходу элемента задержки переднего фронта импульса, выход

М-ro выходного элемента И контроля нуля подключен к первому входу (й+1)го выходного элемента И и через: дополнительную дифференцирующую цепьк первому входу формирователя сброса и к нулевому входу триггера управления, при этом второй вход (И+1)-го выходного элемента И подключен к выходу (К+1)-го триггера регистра управления вычитанием, единичный вход которого соединен с выходом И-го установочного элемента И, выходы выходных элементов И через дифференцирующие.цепи подключены-ко входам дополнительного элемента ИЛИ, кроме того, выходы дифференцирующих цепей со второго по и соединены с первыми входами элементов ИЛИ с первого по N-1 соответственно, вторые входы которых соединены с нулевыми входами триггеров со второго по М-регистра управления вычитанием, кроме того вторые входы

0205

ВНИИПИ

АеЕ

Заказ 9133/77 - Тираж 995

Подписное

Филиал ППП "Патент", r. ужгород, ул. Проектная, 4

М., Ф

1 Щ 79 ) .%элементов ИЛИ с первого по. й-2 соединены с выходами элементов ИЛИ предыдущих разрядов, а второй вход М-1 элемента HJIH соединен с выходом И+1 диФФеренцнрующей цепи, при этом выход первого элемента ИЛИ соединен с нулевым входом первого разряда регистра управления вычитанием, выход дополнительного элемента ИЛИ подключен ко входу суммирующего триггера, инверсный, выход которого соединен со вторым входом формирователя сброса, третий вход которого подключен через инвертор ко входу устройства.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Р 479234, кл. Н 03 К 5/153, 30.07.75.

2. Авторское свидетельство СССР

М 465726, кл. Н 03 K 5/13, 30.03 ° 75.

3. Авторское свидетельство СССР

Р 402652, кл. G 04 11/08, 19.10.73. йпа9

Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов Устройство задержки импульсов 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх