Запоминающее устройство с самоконтролем

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистические

Республик (1883976 (61) Дополнительное к авт. свид-ву N 600618 (22) Заявленo10.10 ° 79 (21) 2826683/18-24 с присоединением заявки РЙ (23) Приоритет (5! )М. Кл .

G 11 С 29/00

Геаударстееииый комитет ле делам изобретений и открытий

Опубликовано 23.11.81 Бюллетень № 43

Дата опубликования описания 23.11 (53) УД К 681 . 327 .6(088.8) (72) Автор изобретения

Б.Н. Палецкий

i ЛТ",. " :

Г"Специальное конструкторское бюро промышпенмой, автоматики (7I ) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТ80 С САМОКОНТРОЛЕМ

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в системах памяти при разработке накопителей на базе интегральных матриц с дефектами.

По основному авт.св. N 600618 известно запоминающее устройство с самоконтролем, содержащее накопитель, входы которого подключены к выходам элементов ИЛИ и дешифратора, соедито ненного с регистром адреса, а выходк регистру слова, подключенному к блоку кодирования - декодирования, выход которого соединен с одними

1S входами элементов ИЛИ, блок обнаружения и анализа неисправностей накопителя и блок формирования управляющего кода, вход которого подключен к первому выходу блока обнаружения

20 и анализа неисправностей накопителя, выход регистра слова соединен с блоком формирования управляющего кода и блоком обнаружения и анализа неисправностей накопителя, второй выход которого подключен к другим входам элементов ИЛИ t1) .

Недостаток устроиства — возможность сбоев при записи информации в накопитель вследствие большого количества ступеней преобразования информации.

Цель изобретения - повышение надежности работы запоминающего устройства.

Поставленная цель достигается тем, что в запоминающее устройство с самоконтролем введены дополнительный регистр слова, входы которого подключены к информационным входам устройства, блок сравнения, первые и вторые входы которого подключены, соответственно, к выходам дополнительного регистра и к выходам блока кодирования и декодирования, и счетчик, вход которого подключен к выходу блока сравнения, а выход к соответствуккцему входу блока управления.

883976

На чертеже изображена структурная схема устройства °

Устройство содержит регистр 1 адреса с информационным входом 2, выходы которого через дешифратор 3 соединены с адресными входами Ч накопителя 5, выходом 6 связанного с основным регистром 7 слова, блок 8 обнаружения и анализа неисправностей накопителя, блок 9 формирования ynpasляющего кода, блок 10 кодированиядекодирования, выход которого соеди,нен с одними входами элементов ИЛИ 11, олок 12 управления с входами 13 и выходами 14. Вход блока 9 формирования управляющего кода подключен к первому выходу блока 8 обнаружения и анализа неисправностей накопителя,а выходы соединены с входом блока 10 кодирования-декодирования и блока 8 обнаружения и анализа неисправностей накопителя,второй выход которого подключен к другим входам элементов ИЛИ 11. Устройство содержит также дополнительный регистр 15 слова, своим входом соединенный с основным регистром 7 слова, а выходом - со входом блока l6 сравнения, выход которого подключен ко входу счетчика 17. Входы основного регистра слова 7 и дополнительного регистра 15 слова соединены между собой и являются информационным входом устройства 18.

Устройство работает следующим образом.

Блок 12 управления осуществляет управление работой адресного регистра 1 и дешифратора 3, сигналом с выхода которого осуществляется адресация запрашиваемой ячейки накопителя 5.

Содержимое ячейки накопителя по сигналу с блока 12 управления через регистр 7 слова поступает на блок 8 обнаружения и анализа неисправностей накопителя, Затем с выхода регистра слова через блок 10 кодирования-декодирования, элемент ИЛИ l1 считанное содержимое ячейки накопителя 5 перезаписывается в ту же ячейку накопителя и вновь считывается через регистр 7 слова на блок 8 обнаружения и анализа неисправностей накопителя.

В блоке 8 определяется в каких разрядах запрашиваемой ячейки накопителя имеет место отказ, определяется вид отказа.

Полученная информация первдается ! на вход блока 9 формирования управ20

25 зо

55 дирования-декодирования и сравнивается с содержимым регистра 15 с помощью блока 16 сравнения.

При несравнении организуется повторный цикл записи и чтения этого же слова информации. При сравнении в блок 12 управления идет разрешение на выбор очередного адреса. При обнаружении устойчивого отказа с поляющего кода, на второй вход которого поступает через регистр 7 информационное слово, подлежащее записи в ячейку накопителя 5.

В блоке 9 формирования управляющего кода анализируется, в каких разрядах вид отказа совпадает с двоичными значениями битов записываемого информационного слова, т.е, какие разряды последнего не должны инвертироваться при записи, а в каких разрядах вид отказа не совпадает с двоичным значением битов, т.е. какие разряды должны инвертироваться при записи.

На основании полученных данных ,производится выбор такой комбинации инвертирования, где инвертируются те разряды записываемого информационного слова, в которых вид отказа не совпадает с двоичными значениями их битов.

Соответствующий выбранной кодовой комбинации дополнительный код поступает вместе с информационным словом на блок 10 кодирования-декодирования, в нем инвертируются разряды записываемого слова в соответствии с комбинацией инвертирования, которая соответствует принятому кодовому слову.

Проинвертированное таким образом слово вместе с дополнительным кодом через элементы ИЛИ !1 записывается в ячейку накопителя 5. В таком виде информация хранится в дефектной ячейке устройства.

При считывании эта информация через регистр 7 слова поступает на блок 10 кодирования-декодирования, в нем инвертируются разряды считывания слова в соответствии с комбинацией инвертирования, которая соответствует считанному кодовому слову, При записи информационное слово пишется в основной регистр 7 и дополнительный регистр 15.

После записи слова в накопитель организуется цикл чтения. Информационное слово переписывается из накопителя, преобразуется в блоке 10 ко-88397 в блок 12 схемы информазначиработы ЗУ. формула изобретения

Запоминающее устройство с самоконтролем по авт.св, У 600618, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введены дополнительный регистр алова. входы которого

Составитель С.ШУстенко

Техред И.Нинц Корректор С.Шекмар

Редактор В.Еремеева

Заказ 10240/77 Тираж 648 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

5 мощью счетчика 17 выдается сигнал об отказе схемы 3У, Таким образом, введение защиты от сбоев при записи ции в накопитель позволяет тельно повысить надежность

6 6 подключены к информационным входам устройства, блок сравнения, первые и вторые входы которого подключены, соответственно, к выходам дополнительного регистра и к выходам блока кодирования и декодирования, и счетчик, вход которого подключен к выходу блока сравнения, а выход к соответствующему входу блока управления.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство CCCP

И 6006180 кл. G 11 С 29/00, 1976 (прототип) .

Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх