Экстраполятор

 

Союз Советскик

Социалистическмк

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

<»i960857 (61) Дополнительное к а вт. с вид-ву (22) Заявлено 27. 09. 79 (21) 2821026/18-24 с присоединением заявки № (5! )М. Кл.

G 06 G 7/30

3Ьоудеретееииый комитет

СССР по делам изобретений и открытий (23) Приоритет Опубликовано 23.09.82. Бюллетень № 35

Дата опубликования описания 23. 09 . 82 (5Ç) УДК 681.33 (088. 8) (72) Авторы изобретения с

Г. И. Лапушки на, P . M, Иуниц, А. К. Петров и Л. С.

1енд@9ЩХИ() 3Ч и Ч

ДЛТЕНТНФ13 технически 1

ВМЬЛИОТЕЫА (71) Заявитель (Я) ЭКСТРАПОЛЯТОР

Изобретение относится к аналоговой вычислительной технике и может быть применено в системах передачи информации для восстановления прерванного сигнала.

Известны экстраполяторы, формирующие экстраполирующую функцию по характеристикам сигнала, измеренным в момент начала экстраполяции $1) и (2).

Известен также электроплятор, в котором производится дискретное дифференцирование сигнала, что снижает точность на высоких частотах (1).

Однако конструкция такого экстраполятора не может обеспечить экстраполяции полиномом выше второго порядка, Наиболее близким по технической сущности из известных является экстраполятор, содержащий ряд параллель- 2о но включенных каналов по числу членов экстраполирующего полинома. Каждый канал содержит соединенные последовательно первый ключ, запоминающий

2 элемент, второй ключ и несколько интеграторов, число которых равно порядку соответствующего члена экстраполирующей зависимости. На вход .каждо ro канал а подает ся соот вет ст вующая производная входного сигнала.

Недостаток известного экстраполягора — увеличениечисла каналов при повышении порядка экстpàполирующего полинома, т.е. сложность конструкции и невысокая надежность работы, Цель изобретения - упрощение и повышение надежности экстраполятора.

Цель достигается тем, что экстраполятор,.содержащий и последовательно соединенных дифференциаторов, вход первого из которых является входом экстраполятора, а выход и-го дифференциатора через ключ связан с входом запоминающего элемента, а также и последовательно соединенных интеграторов, причем выход и-го интегратора соединен с первым входом сумматора, выход котoporo является

0857 4 интегрируется и раз, так что на выходе n-ro интегратора восстанавливается переменная составляющая вход" ного сигнала, которая подается на .второй вход сумматора 2.

Таким образом,.еигнал на выходе сумматора 2 равен входному сигналу.

В момент пропадания входного сигнала управляющим сигналом размыкаетso ся ключ 4. При этом в запоминающем элементе 5 в момент пропадания сигнала имеется напряжение, равное и-ой производной входного сигнала, на выходе первого интегратора 6 „ - напряts жение, равное (и-1)-ой производной и т,д., на выходе и-го (последнего) интегратора 6 и - напряжение переменной составляющей входного сигнала. . Постоянная составляющая входного сигщ нала на выходе фильтра 1 сохраняет свое значение в течение интервала экстраполяции, Поэтому на выходе сум матора 2 получается сигнал, равный сумме переменной и постоянной сос25 тавляющих входного сигнала к моменту начала экстраполяции, Напряжение на выходе интегратора

6> в процессе экстраполяции имеет вид (1 11ь It tA с ат оров, вход пер во го из которых я вляется входом экстраполятора, а выход и-го дифференциатора через ключ связан с входом запоминающего элемента, а также и последовательно соединенных интеграторов, причем выход и-го интегратора соединен с первым

4О входом сумматора выход которого явФ ляется выходом экстраполятора, а управляющий вход ключа соединен с шиной прерывания экстраполятора, отли чающий ся тем, что, с целью упрощения и повышения надежности, он содержит фильтр нижних частот, вход которого соединен с входом экстраполятора, выход - с втов рым,входом сумматора, а выход запоминающего элемента - с входом первого интегратора.

3 96 выходом экстраполятора, а управляющий вход ключа соединен с шиной прерывания экстраполятора, содержит фильтр нижних частот, вход которого соединен с входом экстраполятора, выход - с вторым входом сумматора, а выход запоминающего элемента соединен с входом первого интегратора.

На чертеже представлена схема э кст р аполятора.

Она содержит фил ь тр 1 нижних частот, сумматор 2,дифференциаторы 3 3, ключ 4, запоминающий элемент 5, интеграторы 61-6п.

Экстраполятор содержит также вход

7, шину 8 прерывания и выход 9 экстраполятора.

Экстраполятор работает следующим образом,,При наличии входного сигнала ключ

4 замкнут. Постоянная составляющая входного сигнала выделяется фильтром

1 и поступает на первый вход аумматора 2. Переменная составляющая входного сигнала поступает на вход дифференциаторов 3 -3,полученная и-я производная непрерывно запоминается в запоминающем элементе 5 и поступает на вхол интегратора 61-6п, где

) „ - 11 о о < о 2.( где со - момент пропадания сигнала;

00 - напряжение на выходе интегратора 6 в момент

Таким образом, напряжение на выходе интегратора 6 „ представлено рядом Тейлора.

Сигнал на выходе сумматора 2 после момента со будет представлять собой аналитическое продолжение входного сигнала до этого момента времени. Число звеньев и определяется необходимой точностью восстановления входного сигнала с заданными временными характеристиками на требуемый промежуток времени после его пропадания.

Использование накопительных свойст интеграторов приводит к упрощению конструкции экстраполятора по сравнению с известным, причем при повышении порядка экстраполяции эффект упрощения увеличивается, Это определяет технико-экономический эффект от использования изобретения.

Формула изобретения

Экстраполятор, содержащий и после.довательно соединенных дифференциИсточники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

V 467368, кл. G,06 G 7/30, 1974 °

2. Авторское свидетельство СССР

N 98746, кл. G 06 г 7/30, 1950 (прототип).

Экстраполятор Экстраполятор Экстраполятор 

 

Похожие патенты:

Изобретение относится к вьтчислительной технике и обеспечивает решение нел;1нейного алгебраического уравнения

Изобретение относится к вычислительной технике и может быть использовано в системах автоматического управления, оптимальных по быстродействию.Целью изобретения является упрощение и повышение надежности устройства

Изобретение относится к вычислительной технике и может быть использовано в системах автоматического управления, оптимальных по быстродействию
Наверх