Матричный накопитель для постоянного запоминающего устройства

 

Матричный накопитель для постоянного запоминающего устройства, содержащий полупроводниковую подложку первого типа проводимости, в приповерхностном слое которой расположены диффузионные шины второго типа проводимости; на поверхности полупроводниковой подложки и диффузионных шин расположен первый диэлектрический слой, адресные поликремниевые шины, расположенные перпендикулярно разрядным поликремниевым и диффузионным шинам, поликремниевые электроды, второй, третий и четвертый диэлектрические слои, отличающийся тем, что, с целью повышения степени интеграции, на первом диэлектрическом слое расположены поликремниевые электроды, на поверхности которых размещен второй диэлектрический слой, на котором над поликремниевыми электродами с перекрытием их расположены разрядные поликремниевые шины, на поверхности и торцах которых, торцах поликремниевых электродов и поверхности первого диэлектрического слоя над одними диффузионными шинами расположен третий диэлектрический слой, на поверхности третьего диэлектрического слоя, торцах разрядных поликремниевых шин и поликремниевых электродов, поверхности первого диэлектрического слоя над другими диффузионными шинами расположен четвертый диэлектрический слой, на котором размещены адресные поликремниевые шины, перекрывая торцы поликремниевых электродов и разрядных поликремниевых шин.



 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх