Устройство для установки логических элементов в исходное состояние при перерывах напряжения питания

 

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (1% (11) Э(Я) Н 03 К 19/08

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABT0PCHGMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (.21 ) 34 1048 3/1 8-21 (22) 22.03.82 (46) 07.08.83. Вюл. 9 29 (72) A.Â. Ковалев, В.С. Бабенко и В.Н. Кузьменко (53) 621.374(088.8) (56) 1. Авторское свидетельство СССР

Р 718923, кл. Н 03 К 17/28, 1979.

2. Авторское свидетельство СССР

Р 450364, кл. Н 03 К 19/08, 1975 (прототип). (54)(57) уСТРОНСТВО ДЛЯ УСТАНОВКИЛОГИЧЕСКИХ ЭЛЕМЕНТОВ В ИСХОДНОЕ

СОСТОЯНИЕ ПРИ ПЕРЕРЫВАХ НАПРЯЖЕНИЯ

ПИТАНИЯ, содержащее первый транзистор, база которого через резистор, а эмиттер. непосредственно соединены с общей шиной питания, база через стабилитрон и последовательно соединенный с его катодом резистор соединена с первым источником питания, а коллектор через резистор — с вторым источником питания, второй транзистор, эмиттер которого соединен с общей шиной питания, а коллектор через резистор - с первым источником питания, инвертирующий транзистор, эмиттер которого соединен с общей шиной питания, коллектор через резистор - с вторым источником питания и непосредственно с базой транзистора эмиттерного повторителя, коллектор которого соединен с вторым источником питания а эмиттер - с

4 выходной шиной и черльз резистор— с общей шиной питаниями, о т л и— ч а ю щ е е с я тем, что, с целью упрощения устройства и повышения его надежности, в нем коллектор е

Ф первого транзистора через резистор соединен с базой инвертирующего транзистора, а через другой резис тор - с базой второго транзистора, коллектор которого через конденсатор соединен с катодом стабилитрона. Я

1034190

Изобретение относится к автоматике и вычислительной технике °

Известно устройство для установки логических элементов в исходное состояние содержащее усилитель на составном транзисторе и (C-цепь, в котором база первого транзистора соединена с общей шиной, эмиттер соединен с базой второго транзистора и через конденсатор — с шиной питания, а через резистор — с общей шиной питания, коллекторы транзисторов соединены с выходом устройства и через резистор — с шиной питания Р 1).

Устройство реализует установку . логических элементов в исходное состояние с небольшими аппаратурными затратами, но имеет следующие недостатки:.не позволяет определить уровень напряжения, при котором вырабатывается сигнал установки, так как не имеет элемента, измеряющего это напряжение, и не срабатывает при медленном изменении напряжения питания, так как ток, протекающий в RC-цепи, не создает на ее резисторе напряжения, достаточного для открывания одного из транзисторов.

Известно также устройство для установки логических элементов в исх.дное состояние при перерывах напряжения питания, содержащее основной транзистор, база которого через стабилитрон и резистор подключена к первому источнику питания и через резистор — к общ@й шине, коллек- тор транзистора через резистор подключен к второму источнику питания, и конденсатор, одна обкладка которого соединена с общей точкой резистора и стабилитрона, а другая — с общей шиной, логическую схему ИЛИ-НЕ, эмиттерный повторитель, дополнительный транзистор, стабилитрон и резистор, дополнительный резистор, при этом база дополнительного транзистора через стабилитрон подключена к первому источнику питания, а коллектор — к второму источнику питания через дополнительный резис». тор, кроме того, коллекторы основного и дополнительного транзисто- ров подсоединены к входам логической схемы ИЛИ-ЧЕ, выход которой с входом эмиттерного повторителя.

В иЗвестном устройстве при нарастании напряжения питания и заряда конденсатора до уровня, соответствующего напряжению пробивания, пробивается второй стабилитрон и устройство вырабатывает сигнал, разрешающий работу логических схем. В дальнейшем нарастание напря>кения питания пробивает первый стабилитрон, не влияющий на работу устройства при нарастании напряжения питания. При перерыве напряжения питания и его изменении пробивается первый стабилитрон (более быстродействующий, .так как он не имеет конденсатора) и формирует сигнал, устанавливающий логическую схему в исходное состояние. Для того, чтобы пропустить сигнал установки от двух стабилитронов на один выход, в прототипе применена диодная схема

10 ИЛИ Ã2).

Недостатком известного устройства,, является его аппаратурная избыточность, так как для реализации установки элементов в исходное состояние необходимо применение второго стабилитрона и схемы ИЛИ .

Цель изобретения — упрощение устройства, повышение его экономичности и надежности.

Указанная цель достигается тем, что в устройстве, содержащем первый транзистор, база которого через резистор, а эмиттер непосредственно соединены с общей шиной питания, база через стабилитрон и последовательно соединенный с его катодом резистор соединена с первым источником питания, а коллектор через резистор - с вторым источником питания, второй транзистор, эмиттер которого

30 соединен с общей шиной питания, а коллектор через резистор — с первым источником питания, инвертирующий транзистор,,эмиттер которого соединен с общей шиной питания, кол35 лектор соединен через резистор с вторым источником пи :=ния и непосредственно с базой транзистора эмиттерного повторителя, коллектор которого соединен с вторым источником

40 питания, а эмиттер — с выходной шиной и через резистор - с общей шиной питания, коллектор первого транзистора через резистор соединен с базой инвертирующего транзистора, 4 а через другой резистор — с базой второго транзистора, коллектор которого через конденсатор соединен с катодом стабилитрона.

Стабилитрон предлагаемого устройства при нарастании напряжения питания пробивается, как второй стабилитрон прототипа, при достижении уровня заряда конденсатора, соответствующего напряжению,его пробивания, а при перерыве напряжения питания — как первый быстродействующий) стабилитрон прототипа, на которой практически не оказывает влияния конденсатор.

Такой режим работы стабилитрона

60 обеспечивается тем, что работой конденсатора управляет второй транзистор, который при нарастании напряжения питания открыт и позволяет конденсатору заряжаться, при перерыве напряжения питания закрыт 1=@ 3Z19O

Составитель С.Пронин

Редактор A.Ворович ТехредМ.Гергель Корректор A.Äýÿòêî

Заказ 5643/59

Тираж 936 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5 филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 и конденсатор практически не влияет на..скорость срабатывания стабилитрона, отпадает необходимость во втором стабилитроне и схеме ИЛИ, которая объединяет на один выход сигна лы, формируемые двумя стабилитронами прототипа.

На чертеже представлена принципиальная схема устройства.

Устройство содержит первый 1 и второй 2 транзисторы, инвертирующий транзистор 3, конденсатор 4, резисторы 5 и б, транзистор 7 эмиттерного повторителя, стабилитрон 8, резисторы 9-14, шины 15 и Фб питания, общую шину 17 и выходную ши; ну 18.

Устройство работает следующим образом.

При включении напряжений питания

Е и E g напряжение, снимаемое с коллектора транзистора 1, открывает транзисторы 2 и 3, конденсатор 4 начинает заряжаться через резистор 5 и транзистор,2 ° Одновременно с резистора б нагрузки транзистора 7 эмиттерного повторителя 7 снимаетсянизкий уровень напряжения, осуществляющий установку в исходное состояние логических устройств.

При дальнейшем увеличении напря-, жения на конденсаторе 4 стабилитрон 8 пробивается, что приводит к открыванию транзистора 1 и под действием сигналов, проходящих через резисторы 9 и 10, — закрыванию транзисторов 2 и 3, а также появлению на эмиттере транзистора 7 высокого уровня напряжения, разрешающего работу логических устройств, и перезарядке конденсатора 4, причем обкладка конденсатора 4, соединенная с коллектором транзистора 2, заряжается до Е, а обкладка, соединенная с катодом стабилитрона 8> до напряжения пробивания, меньшего E .

При выключении питающих напряжений Е и Ер напряжение в цепи стабилитрана 8 уменьшается, причем на скорость изменения напряжения конденсатор 4 практически не оказыва1О ет"влияния, так как резистор 5 вы,бирается на порядок меньшим резис.тора 11:- :и ток разряда конденсатора через цепь с сопротивлением, равным сумме сопротивлений резистора 11, 15 пробитого стабилитрона 8:, открытого транзистора 1 и внутреннего сопротивления источника питания Е, практически не влияет на ток стабилитрона, определяемяй суммой сопротивлений резистора 5, пробитого стабилитрона 8, открытого транзистора 1 и внутреннего сопротивления источника питания Е . Когда транзистор. 1 начинает закрываться, а транзисторы 2 и 3 - открываться, напряжение конденсатора 4 оказывается приложенным так, что оно способствует закрытию транзистора i, а следовательно, открытию транзисторов

2 и 3, при этом на эмиттере транзис

Зо,тора 7 появляется низкое напряжение, устанавливающее логические . устрой,ства в исходное состояние. Резисторы 12-14 служат для обеспечения режимов работы транзисторов 1,2,3 и 7 по постоянному току.

Изобретение Вйгодно отлйчается от известных, устройств тем, что позволяет реализовать установку логических элементов в исходное состоя4О,ние при перерывах напряжения питания при сокращении аппаратурных затрат.

Устройство для установки логических элементов в исходное состояние при перерывах напряжения питания Устройство для установки логических элементов в исходное состояние при перерывах напряжения питания Устройство для установки логических элементов в исходное состояние при перерывах напряжения питания 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронным интегральным схемам типа, содержащего способные образовывать логические схемные структуры

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических комбинированных Би-КМОП сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности
Наверх