Инвертор (его варианты)

 

I. Инвертор, содержащий входную и выходную щины, шину питания, общую шину, управляющий и нагрузочный МДП- . транзисторы, конденсатор и динг , включенный между общей щиной и первой обкладкой ковденсатора, отличающийс я тем, что, с цепью повьпиения быстродействия , в него дополнительно введен биполярный транзистор, эмиттер которого подключен к общей шине, коллектор - к входной шине, а база - к аноду диода и первой обкла,аке ковденсатора, вторая обкладка которого соединена с входной шиной. 2. Инвертор, содернсащи входнз/то и выходную шины, шину питания, общую щянуг управляющий и нагрузочный МДПтранзисторы , ковденсатор и диод, включенный менаду ойцей шиной и первой обкладкой конденсатора, от-личающ и и с я тем, что, с целью повыщения быстродействия, в нем подложка, управля (О ющего транзистора подключена к аноду С диода и к первой обкла,цке ковденсатора, вторая обкладка которого соединена с входной шиной.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ . РЕСПУБЛИН . (1Е (11)!

5801 A

З(511 Н 03 К 19/08

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ п)судАРстВенный НОмитет сссР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (2l) 3290335/18-21 .(22) 13 05.8 I„ (46) 15.08,83. Бюл, % 30 (72) Д. В, Игумнов, Г. П. Костюнина, И. С. Громов и Б. И. Лапшин (71) Московский институт радиотехники, электроники и автоматики (53) 621.373(088.8) (56) 1. Кроуфорц Р. Схемные применения

МОП- гранзисторов. "Мир, 1970, с. 138, рис. 5,8.

2. Пашли, Оуэн, Кокконен Ибел.

Быстродействующие ЗУПВ с малым потреблением мощности. — "Электронике", 1977, % 16, с. 36, рис..1. (Я4) ИЙВЕРТОР (ЕГО ВЛРИАНТЫ), (57) l. Инвертор, содержащий входную и выходную шины, шину питания, общую шину, управляющий и нагрузочный МДП транзисторы, конденсатор и .ци»., ч люченt ный между обшей шиной и первой обкладкой конденсатора, о т л и ч а ю щ и йс я тем, что, с целью повышения быстродействия, в него дополнительно введен ! биполярный транзистор, емиттер которого подключен к общей шине, коллектор - к входной шине, а база - к аноду диода и первой обкладке конденсатора, вторая обклацка которого соединена с входной шиной.

2. Инвертор, содержащий входную и выходную шины, шину питания, общую шину, управляющий и нагрузочный МДПтранзисторы, конденсатор и диоц, иклю.ченный межцу общей шиной и первой обкладкой конденсатора, о т и и ч а юшийся тем, что, с целью повышения быстродействия, в нем подложка управляющего транзистора подключена к аноду диоца и к первой обкладке конценсатора, вторая обклццка которого соединена с входной шиной.

03.

1 10368

Изобретение относится к импульсной технике и можег бьггь использовано при, создании быстродействующих цифровых устройств различного назначения.

Известен инвертор на МЙПгранэиогорах, содержащий два МЙП гранзистора с индуцированными каналами р. гипа проводимость при етом один МЙП-,транзистор является управляющим, а другой включает в цепь стока управляющего МЙП-транзис- . тора и выполняет роль нагрузочного резистора. Подложка нагрузочного МДП тран зистора соединена с общей шиной (1 3.

Наиболее близким к предлагаемому является инвертор, содержащий упрйвляю-. щий и нагруэочный МЙП гранэисторы, а также цепь смещения подложки на конденсаторе и двух диодах Г2 ), Недостатком известных ус.гройств является низкое быстродействие. цель изобретения - повышение быстродействия инвертора.

Входной сигнал отрицательной поляр,ности поступает одновременно на затвор транзистора 2 и через конденсатор 3 на базу транзистора 9. Поскольку биполярный транзистор 9 характеризуется более высоким быстродействием, чем МЙП- транзистор 2, то первым открывается транзистор 9 и находится в открытом состоянии только во время действия переднего

Фронта управляющего, сигнала. Затем открывается транзистор 2, а транзистор 9 закрывается.

Таким образом, одновременная подача входного сигнала на затвор МЙП гранзистора 2 и на базу биполярного транзистора 9 приводит к уменьшению временивключения инвертора и, следовательно, к повышению его быстродействия, Устройство по второму варианту работает следующим образом.

Поставленная цель достигается тем, что в инвертор, содержащий входную и выходную шины, шину питания, общую шину, управляющий и нагрузочный МЙПтранзисторы, конденсатор и диод, включен. ный между общей шиной и первой обкладкой конденсатора,,дополнительно введщ 30 биполярный транзистор, эмиттер которого подключен к обшей шине, коллектор - к входной шине,,а база - к аноду диода и, первой обкладке конденсатора, вторая обкладка которого соединена с входной З5 шиной..

Согласно второму варианту подложка управляющего транзистора подключена к аноду диода и к первой обкладке конденса тора, вторая обкладка которого соединена 4О с вхоцной шиной.

На фиг. 1 представлена электрическая схема предлагаемого устройства, выполненного согласно первому варианту; на фиг. 2 — электрическая схема устройства, выполненного согласно второму варианту (фиг. 1).

Инвертор (фиг. 4) содержит, нагрузочный l и управляющий 2 МЙП-гранзисторы, конденсатор 3, диод 4, входную

5 и выходную 6 шины, шину 7 питания, общую шину 8 и биполярный транзистор 9.

Устройство (фиг. 2) .содержит нагрузочный 1 и управляющий 2 МЙП гранэисторы, конденсатор 3, диод 4, входную 5 и выходную 6 шины, шину 7 шггания и

55 общую шину 8.

Инвертор по первому варианту работает следующим образом.

Входной сигнал отрицательной полярности поступает одновременно на затвор управляющего транзистора 2 и на его подложку, при этом на подложку подается сигнал, дифференцированный цепью, образованной конденсатором 3 и сопротивлением p — h -перехода исток-подложка транзистора 2. При подаче управляющего сигнала на подложку транзистора

2 р - n -nepekoä. исток-подложка смещается в прямом направлении и инжектирует дырки в подложку, кото ые затем экстрагируются р — n -переходом и стокподложка, т, е. имеет место механизм усиления, аналогичный механизму биполярного транзистора. Поскольку входной сигнал на подложку подается через конденсатор 3, то укаэанный механизм усиления с МЙП-транзистора 2 имеет место только во время действия отрицательного фронта управляющего сигнала и приводит к уменьшению входного сопротивлений транзистора 2. Управление в статическом режиме осуществляется лишь по затвору

Tp8HGHcTopB 2, который характеризуется большим входным сопротивлением и имеет малое потребление мощности источника сигнала. Таким образом, обцновременное управление МЙП-транзистором как по затвору, так и по подложке приводит к умень- шению постоянной времени цепи управления в момент переключения и, слецовательно, к повышению быстродействия инвертора.

Йиод в первом и втором вариантах выполнения инвертора служит для уменьшения постоянной времени цепи разряда к о Нденсатор а. 1035801 Составитель Н. Ферапонтова

РедактоР Л. Алексеенко ТехРед М Кузыа КоРРектоР Л. Бокшан

Заказ 5855/60 Тираж 936 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

l13035, Москва, Ж35, Раушская наб., д. 4/5

Филиал ППП "Патент», r. Ужгород, ул. Проектная, 4

Инвертор (его варианты) Инвертор (его варианты) Инвертор (его варианты) 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронным интегральным схемам типа, содержащего способные образовывать логические схемные структуры

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических комбинированных Би-КМОП сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности
Наверх