Накапливающий сумматор

 

НАКАПЛИВАЮЩИЙ СУММАТОР, содержащий В каждом -разряде счетный триггер и элемент задержки, причем прямой выход счетного триггера соединен с выходом суммы данного разряда сумматора, выход элемента, задержки подключен к выходу переноса данного разряда сумматора, нулевой вход счетного триггера соединен с шиной сброса сумматора, отличающийся тем, что, с целью упрощения сумматора , в каждый его разряд введен элемент сложения по модулю два, входы которого соединены соответственно с входом операнда и входом переноса данного разряда сумматора, а выход подключен к счетному входу счетного i триггера, инверсный выход которого соединен с входом элемента задержки. (Л оо Г) 00 00

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

88 А (19) (ill

3(59 606F7 50

ОПИСАНИЕ ИЗОБРЕТЕНИЯ 13

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 35514 35/18-24 (22) 11.02.83 (46) 23„04 ° 84. Бюл. 9 15 (72) С.Й.Лубянов и A.Â.Ñàýîíîâ (71) Московский ордена Трудового

Красного Знамени инженерно-физический институт (53) 681.325.5 (088.8) (56) 1. Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств.

М., Советское радио,1975,с.331, рис. 8,9.

2. Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств.

М., Советсткое радио, 1975,с.330, рис ° 8,8 (прототип) . (54) (57) НАКАПЛИВАЮЩИЙ СУММАТОР, содержащий в каждом разряде счетный триггер и элемент .задержки, причем прямой выход счетного триггера соединен с выходом суммы данного разряда сумматора, выход элемента. задержки подключен к выходу переноса данного разряда сумматора, нулевой вход счетного триггера соединен с шиной сброса сумматора, отличающийся тем, что," с целью упрощения сумматора, в каждый его разряд введен элемент сложения по модулю два, входы которого соединены соответственно с входом операнда и входом переноса данного разряда сумматора, а выход подключен к счетному входу счетного а триггера, инверсный выход которого соединен с входом элемента задержки.

1087988

Составитель .А.Êìîåâ

Редактор.Г.Волкова Техред B.äàëåêîðåé Корректор С.Шекмар

Заказ 2673/45 Тираж 699 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4!5.Филиал ППП Патент, r. Ужгород, ул. Проектная,4

Изобретение относится к вычислительной технике и может быть использовано при разработке цифровых микроэлектронных устройств.

Известен накапливающий сумматор со сквозным перекосом, содержащий 5 в каждом разряде счетный триггер, элемент задержки и элемент ИЛИ, и также содержащий узел сквозного переноса Г13, Недостатком этого сумматора явля тся наличие большого количества компонентов, что делает схему сумматора сравнительно сложной.

Наиболее близким к предлагаемому является накапливающий сумматор, со- .15 держащий в каждом разряде счетной триггер, элемент И, элемент ИЛИ и элемент задержки, причем прямой выход счетного триггера является выходом суммы данного разряда сумматора и подключен к первому входу элемента И, выход которого череэ элемент задержки соединен с выходом переноса из данного разряда сумматора, второй вход элемента И соединен со счетным входом счетного триггера и выходом элемента ИЛИ, входы которого соединены со входом переноса в данный разряд и входом операнда устройства, нулевой вход счетного триггера соединен с шиной 30 ,сброса сумматора(2 .

Схема такого накапливающего сумматора является наиболее простой.

Однако при реализации составляющих, ее элементов на МДП-транзисторах 35 схема несколько усложняется .ввиду того, что не существует достаточно простой реализации элементов И и

ИЛИ на МДП-транзисторах.

Целью изобретения является упро- 40 щение сумматора.

Поставленная цель достигается .тем, что в накапливающем сумматоре, содержащем в каждом разряде счетный триггер и элемент задержки, причем прямой выход счетного триггера соединен с выходом суммы данного разряда сумматора, выход элемента задержки подключен к выходу переноса данного разряда сумматора, нулевой вход счетного триггера соединен с шиной сброса сумматора, в каждый разряд введен элемент .сложения по модулю два, входы которого соединены соответственно с входом операнда и входом переноса данного разряда сумматора, а выход подключен к счетному входу счетного триггера, инверсный выход которого соединен с входом элемента задержки.

На чертеже приведена функциональная схема одного ряда накапливающего сумматора.

Сумматор содержит в каждом разряде счетный триггер l,счетный вход которого подключен к выходу элемента . 2 сложения по модулю два,один из

I входов 3 которого подключен ко входу соответствующего разряда операнда, а другой вход 4 -к выходу переноса из предыдущего раз.ряда сумматора. Прямой выход 5 триггера 1 является выходом суммы данно; ro разряда сумматора, инверсный выход подключен к входу элемента 6 задержки, выход 7 которого является выходом переноса из данного разряда сумматора. Для начальной установки всех разрядов, сумматора организуется шина 8 сброса.

При поступлении сигнала логической единицы на вход 3 или иа вход 4 счетный .триггер 1 перебрасывается в новое состояние либо в состояние логической единицы, при этом 1 поступает на выход 5 суммы данного разряда, либо в состояние логического нуля, при этом на выход суммы поступает . 0,. а на выходе элемента

6 задержки появляется сигнал переноса, который по истечении времени задержки поступает на выход переноса в старший разряд сумматора, Меньшее по сравнению с известным число компонентов в схеме предлагаемого сумматора позволяет упростить схему сумматора при реализации его на МДП-транзисторах, с помощью которых весьма просто реализуется элемент сложения по модулю два.

Накапливающий сумматор Накапливающий сумматор 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх